主机板及其电源供应模块的制作方法

文档序号:6610397阅读:220来源:国知局
专利名称:主机板及其电源供应模块的制作方法
技术领域
本发明是有关于一种电源供应技术,且特别是有
关于 一 种应用在能支持AM 2 CPU与AM 2 +CPU的主机 板的电源供应模块。
背景技术
众所皆知,在可支持AM 2 CPU与AM 2 +CPU的主 机板,当主机板(Motherboard)上的CPU插槽(Socket) 所安装的CPU版本为AM 2 CPU时,主机板上的电源供 应模块必须供应 一 组核心电压供AM 2 CPU执行运作时 使用。而当主机板上的CPU插槽所安装的CPU版本为 AM 2 +CPU时,主机板上的电源供应模块必须提供二组 不同电压准位的核心电压供AM 2 +CPU执行运作时使 用。
图1所示为已知可支持AM 2 CPU与AM 2 +CPU的 主机板1 0 0的CPU核心电压供给系统方块图。请参 照图1 ,电源供应模块1 0 1为直接植在主机板1 0
0上,而CPU1 0 3则被安装于主机板1 0 0的CPU
插槽(图中未示)上。其中,电源供应模块l 0 l会 依据CPU 1 0 3的版本,而受控于CPU 1 0 3以提供 相应的核心电压VDD —CORE或是提供相对应的核心电压 VDD —CORE以及核心电压VDD —NB给CPU1 0 3使用。
更清楚来说,假设CPU 1 0 3为AM2 CPU,且其 执行运作时即会提供 一 个版本信号VS给电源供应模块 1 0 1 ,以致使电源供应模块1 0 1供应 一 组核心电 压VDD_CORE给AM 2 CPU 1 0 3使用。另夕卜,假设CPU 1 0 3为AM 2 + CPU,且其执行运作时即会提供另 一 个 版本信号VS给电源供应模块1 Q 1 ,以致使电源供应 模块1 0 1同时供应核心电压 VDD_CORE与核心电压 VDD —NB给AM 2 + CPU1 0 3使用。
已知的电源供应模块l0l的电路架构一般会包 括脉宽调变控希ij器 (Pulse Width Modulation Controller) 1 0 5与五组电压产生单元1 0 7 a— 1
0 7e。其中,脉宽调变控制器l 0 5会产生脉宽调变 信号PWM —CORE 1 — PWM —C0RE4 , 并且依据CPU 1 0 3 所提供的版本信号VS,而决定是否产生脉宽调变信号 PWM_NB。接着,当电压产生单元l 0 7a—l 0 7e接 收至lj其所对应的脉宽调变信号PWM —CORE 1 — PWM — CORE
4 、 PWM —NB时,则输出相应的核心电压VDD —CORE与核
心电压VDD —NB给CPU1 0 3使用。
举例来说,假设CPU 1 0 3为 AM 2 CPU,此时 CPU 1 0 3会致使脉宽调变控制器1 0 5输出脉宽调 变信号PWM_C0RE 1 — PWM —CORE 4 , 且CPU 1 0 3会提 供 一 个版本信号VS给脉宽调变控制器1 0 5 ,以致使 脉宽调变控制器l 0 5不产生脉宽调变信号PWM—NB。 接着,电压产生单元l 0 7a—l 0 7d会对应的接收 脉宽调变信号PWM —CORE 1 — PWM_CORE 4 , 而提供核心 电压VDD —CORE给AM 2CPU1 0 3使用。
另夕卜,假设CPU 1 0 3为AM 2 +CPU, 此时CPU 1
0 3会致使脉宽调变控制器1 0 5输出脉宽调变信号 PWM_C0RE 1 — PWM—CORE 4 , 且CPU 1 0 3会提供另夕卜 一个版本信号VS给脉宽调变控制器1 0 5 ,以致使脉 宽调变控制器l 0 5产生脉宽调变信号PWM —NB。接着, 电压产生单元l 0 7a—l 0 7e会对应的接收脉宽调 变信号 PWM—CORE 1 — PWM —CORE 4 、 PWM—NB, 而同时提 供核心电压VDD —CORE与核心电压VDD —NB给AM 2 +CPU
1 0 3使用。

发明内容
本发明的目的在于,提供一种电源供应模块,其 是利用切换单元依据主机板的中央处理单元所提供的
版本信号,以致使本发明所提出的电源供应模块可以 达到最大使用效益。
本发明的另一目的在于,提供一种主机板,其由 将上述本发明所提出的电源供应模块直接植在其中, 以降低主机板的制作成本。
本发明所提出的电源供应模块,适用于同时支持
AM 2CPU与AM 2 +CPU的主机板,且其包括脉宽调变控
制器、第电压产生单元、切换单元,以及第二电压
产生单元苴 z 、中,脉宽调变控制器受控于主机板的中
央处理单元CPU ),以当中央处理单元执行运作时,
输出第脉宽调变信号与第脉宽调变信号,并且依
据中央处理单元所提供的版本信号的状态,进而决定
第二脉宽调变信号输出与否
第一电压产生单元会依据脉宽调变控制器所输出
的第脉宽调变信号,而提供第核心电压给中央处
理单元使用切换单元会依据中央处理单元所提供的
版本信号的状态,而致使脉宽调变控制器所输出的第
—脉宽调变信号与第二脉宽调变信号择输出。第—
电压产生单元会依据切换单元的输出,而对应的提供
上 雨述第一核心电压或第核心电压给中央处理单元使
在本发明的 一 实施例中中央处理单元所提供的
版本信号的状态主要是由中央处理单元的版本所决

在本发明的一实施例中,当中央处理单元的版本
为AM2中央处理单元时,中央处理单元所提供的版本
信号的状态为浮接电位,以致使脉宽调变控制器停止
输出第三脉宽调变信号,并使得切换单元输出第一脉
宽调变信号。
在本发明的一实施例中,当中央处理单元的版本
为AM2+中央处理单元时,中央处理单元所提供的版本
信号的状态为低电位,以致使切换单元输出第脉宽
调变信号。
在本发明的一实施例中,切换单元包括第曰 曰曰体
管、第二晶体管、第三晶体管,以及第四曰 曰曰体管
中,第一晶体管的栅极用以接收中央处理单元所提供
的版本信号、第一晶体管的第一漏/源极耦接主机板的
系统电压,而第 一 晶体管的第二漏/源极则賴接至参考
电压。第二晶体管的栅极耦接第 一 晶体管的第 一 漏/源 极、第二晶体管的第 一 漏/源极用以接收脉宽调变控制 器所输出的第二脉宽调变信号,而第二晶体管的第二 漏/源极则耦接参考电压。
第三晶体管的栅极耦接第 一 晶体管的第 一 漏/源 极、第三晶体管的第一漏/源极耦接主机板的系统电
压,而第三晶体管的第二漏/源极则耦接参考电压第
四曰 曰曰体管的栅极耦接第三晶体管的第 一 漏/源极、第四
曰 曰曰体管的第 一 漏/源极用以接收脉宽调变控制器所输
出的第三脉宽调变信号,并且耦接至第二电压产生单
元,而第四晶体管的第二漏/源极则耦接第二晶体管的
第漏/源极。
在本发明的 一 实施例中,切换单元还包括第电
阻、第二电阻、第三电阻,以及第四电阻。其中,第
电阻耦接于主机板的内存电压与第一晶体管的恤 微极
之间。第二电阻耦接于主机板的系统电压与第曰 曰曰体
管的第 一 漏/源极之间。第三电阻耦接于第 一 晶体管的
第漏/源极与参考电位之间。第四电阻耦接于主机板的系统电压与第三晶体管的第 一 漏/源极之间。
在本发明的一实施例中,当中央处理单元所提供
的版本信号的状态为浮接电位时,第 一 晶体管与第四
曰 曰曰体管导通,而第二晶体管与第三晶体管截止,且使
得第四晶体管的第 一 漏/源极输出第二脉宽调变信号,
并当中央处理单元所提供的版本信号的状态为低电位
时,第 一 晶体管与第四晶体管截止,而第二晶体管与
第二晶体管导通,且使得第四晶体管的第 一 漏/源极输出第三脉宽调变信号。
在本发明的 一 实施例中,第 一 晶体管、第一曰 曰曰体管、第三晶体管与第四晶体管皆为N通道金属氧化物
半导体场效应晶体管(N-channel MOSFET)。
在本发明的 一 实施例中,脉宽调变控制器更用以
输出第四脉宽调变信号与第五脉宽调变信号,由此电
源供应模块还包括第三电压产生单元与第四电压产生
单元。其中,第三电压产生单元会依据脉宽调变控制
器所输出的第四脉宽调变信号,而提供上述第核心
电压给中央处理单元使用。第四电压产生单元会依据
脉宽调变控制器所输出的第五脉宽调变信号,而提供
上述第一核心电压给中央处理单元使用。
从另一观点来看,本发明提供 一 种具有上述本发
明所提出的电源供应模块的主机板,且能同时支持AM
2CPU与AM 2 +CPU。
本发明所提供的电源供应模块可以直接植在现今
同时支持AM 2CPU与AM 2 +CPU的主机板上,而本发
明所提供的电源供应模块主要是由利用切换单元依据
主机板的中央处理单元所提供的版本信号,以将生
AM 2 CPU执行运作时所需的核心电压的 一 组脉宽调变 信号与产生AM 2 +CPU执行运作时所需的核心电压的脉 宽调变信号进行切换。因此,无论主机板上的CPU插 槽为安装AM 2 CPU或AM 2 +CPU,本发明所提出的电源 供应模块皆可达到最大使用效益,且其所应用的同时
支持AM 2CPU与AM 2 +CPU的主机板的制作成本也会
随之下降。


为了要让本发明的电源供应模块与主机板的技术 特征与其各别所欲达成的技术攻效能更浅显易懂,下 文特举几个实施例,并配合附图,作详细说明如下,
其中
图1所示为已知可支持AM 2 CPU与AM 2 +CPU的 主机板的CPU核心电压供给系统方块图。
图2所示为本发明 一 实施例的可支持AM 2 CPU与 AM 2 +CPU的主机板的CPU核心电压供给系统方块图。
图3所示为图2的切换单元内部的实际电路图。
图4所示为本发明另 一 实施例的可支持AM 2 CPU 与AM2+CPU的主机板的CPU核心电压供给系统方块 图。
具体实施例方式
根据背景技术所揭露的内容可知,由于 AM2+CPU 执行运作时,主机板的电源供应模块必须同时提供二 组不同电压准位的核心电压,但AM 2CPU执行运作时,
主机板的电源供应模块仅需提供 一 组核心电压即可, 而电源供应模块中提供另 一 组核心电压的装置则处于
闲置状态。因此,已知可支持AM 2 CPU与AM 2 +CPU 的主机板的电源供应模块便不能发挥其最大的使用效 益,同时也会造成主机板的制作成本无谓地提升。有 鉴于此,本发明提出 一 种电源供应模块来解决背景技 术所揭露的可支持AM 2CPU与AM 2 +CPU的主机板的
电源供应模块所造成的缺点。
图2所示为本发明一实施例的可支持AM2CPU与
AM 2+ CPU的主机板2 0 0的CPU核心电压供给系统方
块图。请参照图2 ,主机板2 0 0包括电源供应模块
2 01与CPU2 0 3,而电源供应模块2 0 1内包括
脉宽调变控制器2 0 5 、切换单元2 0 7 ,以及组
电压产生单元209a、209b 。其中,脉宽调变控
制器2 0 5受控于CPU 2 0 3, 用以当CPU 203执
行运作时,输出第一脉宽调变信号PWM一CORE 1与第
脉宽调变信号PWM—CORE 2 , 并且依据CPU 2 03所提供的版本信号VS的状态,进而决定第三脉宽调变信号
PWM_NB输出与否。
电压产生单元2 0 9a会依据脉宽调变控制器2
0 5所输出的第 一 脉宽调变信号PWM_CORE 1 ,而提供
第一核心电压VDD —CORE给CPU 2 0 3使用。切换单元2 0 7会依据CPU 2 0 3所提供的版本信号VS的状 态,而致使脉宽调变控制器2 0 5所输出的第二脉宽 调变信号PWM_CORE 2与第三脉宽调变信号PWM-NB择一 输出。电压产生单元2 0 9b会依据切换单元2 0 7的 输出,而对应的提供第一核心电压VDD —CORE或第二核 心电压VDD_NB给CPU2 0 3使用。
而在此先值得一提的是,AM2+CPU用以接收上述 第二核心电压VDD_NB的接脚(PIN)同样为AM2 CPU 用以接收上述第 一 核心电压VDD_CORE的接脚。
于本实施例中,CPU 2 0 3所提供的版本信号VS 的状态主要是由CPU 2 0 3的版本所决定。更清楚地 说,当CPU 2 0 3的版本为AM 2 CPU时,CPU 2 0 3所提供的版本信号VS的状态为浮接电位(floating level),以致使脉宽调变控制器2 0 5停止输出第三 脉宽调变信号PWM—NB,并使得切换单元2 0 7输出第 二脉宽调变信号PWM_C0RE 2 。另夕卜,当CPU 2 0 3的 版本为AM 2 +CPU时,CPU 2 0 3所提供的版本信号VS 的状态为低电位(low level),以致使切换单元2 0 7输出第三脉宽调变信号PWM一NB 。
故依据上述可知,假设主机板2 0 O的CPU插槽 (图中未示)为安装AM 2CPU 2 0 3 ,此时AM 2 CPU 2 0 3会致使脉宽调变控制器2 0 5输出第 一 脉宽调
变信号PWM —CORE 1与第二脉宽调变信号P¥M —CORE 2 , 并且提供一个状态为浮接电位的版本信号VS给脉宽调 变控制器2 0 5 ,以致使脉宽调变控制器2 0 5不产 生脉宽调变信号PWM_NB。接着,AM2 CPU 2 0 3同 时会提供版本信号VS至切换单元2 0 7 ,以控制切换 单元2 0 7输出第二脉宽调变信号PWM_C0RE 2 。
由此,电压产生单元2 0 9a与电压产生单元2 0 9b便会对应的接收脉宽调变信号 PWM —CORE 1 、 PWM—CORE 2 , 而提供第一核心电压 VDD_C0RE给 AM 2 CPU2 0 3使用。因此,电源供应模块2 0 1内所有 的电路元件即可达到最大使用效益。
此外,假设主机板2 0 0的CPU插槽为安装AM 2 + CPU2 0 3 , 故此时AM 2 +CPU2 0 3会致使脉宽调 变控制器2 0 5输出第一脉宽调变信号PWM_C0RE 1与 第二脉宽调变信号PWM —CORE 2 , 且AM 2 +CPU 203 提供 一 个状态为低电位的版本信号VS给脉宽调变控制 器2 0 5,以致使脉宽调变控制器2 0 5产生脉宽调 变信号PWM_NB。接着,AM 2 +CPU 2 0 3同时会提供版 本信号VS至切换单元2 0 7,以控制切换单元2 0 7 输出第三脉宽调变信号PWM —NB 。
由此,电压产生单元2 0 9a与电压产生单元2 0 9 b便会对应的接收脉宽调变信号 PWM_C0RE 1 、
PWM_NB,而同时提供第 一 核心电压VDD_C0RE与第二核 心电压VDD —NB给AM 2 +CPU 203使用。因此,电源 供应模块2 0 1内所有的电路元件同样可以达到最大 使用效益,所以无论主机板2 0 0上的CPU插槽为安 装AM 2 CPU 2 0 3或AM 2 +CPU 2 0 3 , 本实施例的 电源供应模块2 0 1皆可达到最大使用效益,进而降 低主机板2 0 0的制作成本。
据此,为了要实现上述实施例的电源供应模块2
0 1所欲达到的技术功效,AM 2CPU2 0 3或 AM 2 + CPU2 0 3所提供的版本信号VS要如何控制切换单 元2 0 7的输出,便成为上述实施例的电源供应模块
2 0 l的关键技术之一。而以下内容将例举一种切换 单元2 0 7的具体实施方式
给该发明领域的技术人员 参详,但并不应此例举而局限本发明。
图3所示为图2的切换单元2 0 7内部的实际电 路图。请合并参照图2及图3 ,切换单元2 0 7包括 晶体管Tl — T4 (例如皆为N — channel M0SFET) 以及 电阻R 1 — R 4 。其中,晶体管T 1的栅极用以接收CPU
2 0 3所提供的版本信号VS ,晶体管T 1的第 一 漏/源 极通过电阻R 2耦接至主机板2 0 0的系统电压VEE
(例如为1 2 V ),而晶体管T 1的第二漏/源极则耦接 至参考电压VSS (例如为接地电位)。晶体管T2的栅
极直接耦接晶体管T 1的第 一 漏/源极,晶体管T 2的 第 一 漏/源极用以接收脉宽调变控制器205所输出
的第二脉宽调变信号PWM_C0RE 2,而晶体管T2的第 二漏/源极则耦接参考电压vss。
晶体管T 3的栅极直接耦接晶体管T 1的第 一 漏/ 源极,晶体管T3的第一漏/源极通过电阻R4耦接至 主机板2 0 O的系统电压VEE,而晶体管T3的第二漏 /源极则耦接参考电压VSS。晶体管T4的栅极直接耦
接晶体管T 3的第 一 漏/源极,晶体管T 4的第--謂i/源
极用以接收脉宽调变控制器2 0 5所输出的第二脉宽
调变信号PWM_NB,并且耦接至电压产生单元209 b,
而晶体管T 4的第二漏/源极则直接耦接晶体管T2的
第一漏/源极。电阻R 1耦接于主机板2 0 0的内存电
压VDDIO (例如为2 V)与晶体管T 1的栅极之间,而
电阻R3则耦接于晶体管Tl的第一漏/源极与参考电
位VSS之间。
故依据图3所揭露的电路图可知,当CPU20 3
为AM 2 CPU时,其所提供的版本信号VS的状态为浮 接电位,同时致使脉宽调变控制器2 0 5停止输出第 三脉宽调变信号PWM_NB 。如此,晶体管T 1的栅极便 会接收主机板2 0 0的内存电压VDDIO,以致使晶体管 Tl导通,所以此时晶体管Tl的第一与第二漏/源极的
电位皆会呈现接地电位,故晶体管T 2与T 3便会截止。
另外,晶体管T 4的栅极会接收主机板2 0 0的系统电 压VEE ,以致使晶体管T 4导通,所以晶体管T 4的第 一漏/源极会接收脉宽调变控制器2 0 5所输出的第 二脉宽调变信号PWM_C0RE2,并且通过晶体管T4的 第二漏/源极输出至电压产生单元2 0 9 b。
此夕卜,当CPU 2 0 3为AM 2 +CPU时,其所提供的 版本信号VS的状态为低电位。如此,晶体管T 1的栅 极便会接收低电位的版本信号VS ,以致使晶体管T 1 截止,所以晶体管T 2与T 3便会导通。另外,因为晶 体管T3的第一与第二漏/源极的电位皆会呈现接地电 位,故晶体管T4会截止,所以晶体管T4的第一漏/ 源极会接收脉宽调变控制器2 0 5所输出的第三脉宽 调变信号PWM一NB,并且将其输出至电压产生单元2 0 9 b 。因此,图3所揭露的电路架构即可依据CPU 2 0 3所提供的版本信号VS ,而控制切换单元2 0 7的输 出,进而实现上述实施例的电源供应模块2 0 1所欲 达到的技术功效。
然而,在上述实施例中,电源供应模块2 0 l是 以二组电压产生单元2 0 9a、 2 0 9b为例来作说明,
但熟悉本发明领域的技术人员应当可知晓,若仅利用 电压产生单元2 0 9a、 2 0 9b来供应CPU 2 0 3执
行运作时所需的核心电压时,电压产生单元2 0 9 a 、 2 0 9 b极有可能在长时间的运作下而烧毁,进而导致 电源供应模块2 0 1运作失效。
故为了要延长电源供应模块2 0 l的寿命,以下 将再例举本发明另 一 实施例的同时支持AM 2 CPU与 AM 2 +CPU的主机板,由此来延长上述实施例的电源供
应模块2 0 1的寿命。
图4所示为本发明另 一 实施例的同时支持AM2
CPU与AM 2 +CPU的主机板4 0 0的CPU核心电压供全厶
系统方块图。请合并参照图2 —图4 ,主机板400
与主机板2 0 0近乎类似,而不同处在于主机板40
0的电源控制模块3 0 1的脉宽调变控制器3 05更
可以输出第四与第五脉宽调变信号PWM —CORE3、
PWM_CORE 4,以分别致使电压产生单元3 0 9b与30
9 c产生核心电压 VDD —C0RE。换言之,电压产生单元
3 09b与3 0 9c可分摊电压产生单元3 0 9a与3
0 9d的负担。因此,依据图4所揭露的主机板400
的系统架构,电源供应模块3 0 1的寿命将会比电源
供应模块2 0 1来的更长。
于本实施例中,电源控制模块3 0 1整体的运作
方式与电源控制模块2 0 1类似,以本发明领域技术
人员应当可轻易类推得知,故在此并不再加以赘述之。
综上所述,本发明所提供的电源供应模块主要是 由利用切换单元依据主机板的CPU所提供的版本信号,
以将产生AM 2 CPU执行运作时所需的核心电压的 一 组 脉宽调变信号与产生AM 2 +CPU执行运作时所需的核心 电压的脉宽调变信号进行切换。因此,在现今同时支 持AM 2 CPU与AM 2 +CPU的主机板,无论主机板上的 CPU插槽为安装AM 2 CPU或AM 2 +CPU,本发明所提出 的电源供应模块皆可达到最大使用效益,且其所应用 的同时支持AM 2CPU与AM 2 +CPU的主机板的制作成
本也会随之下降。
虽然本发明已 用以限定本发明, 在不脱离本发明的 与润饰,因此本发 定的为准。
以较佳实施例揭露如上,然并非
任何所属技术领域中的技术人员,
精神和范围内,当可作些许的更动
明的保护范围当视权利要求书所界
权利要求
1.一种电源供应模块,适于一主机板,其特征在于,上述电源供应模块包括一脉宽调变控制器,受控于上述主机板的一中央处理单元,以当上述中央处理单元执行运作时,输出一第一脉宽调变信号与一第二脉宽调变信号,并依据上述中央处理单元所提供的一版本信号的状态,进而决定一第三脉宽调变信号输出与否;一第一电压产生单元,耦接上述脉宽调变控制器,依据上述第一脉宽调变信号而提供一第一核心电压给上述中央处理单元使用;一切换单元,耦接上述脉宽调变控制器与上述中央处理单元,依据上述版本信号的状态而致使上述第二脉宽调变信号与上述第三脉宽调变信号择一输出;以及一第二电压产生单元,耦接上述切换单元,依据上述切换单元的输出,而对应的提供上述第一核心电压或一第二核心电压给上述中央处理单元使用。
2、根据权利要求1所述的电源供应模块,其特征在于中上述版本信号的状态由上述中央处理单元的版本所决定。
3、根据权利要求2所述的电源供应模块,其特征在于中当上述中央处理单元的版本为一 AM2中央处理单元时,上述版本信号的状态为一浮接电位,以致使上述脉宽调变控制器停止输出上述第三脉宽调变信号,并使得上述切换单元输出上述第二脉宽调变信号
4、根据权利要求2所述的电源供应模块,其特征在于,中当上述中央处理单元的版本为一 AM 2 +中央处理单元时,上述版本信号的状态为一低电位,以致使上述切换单元输出上述第三脉宽调变信号。
5、根据权利要求1所述的电源供应模块,其特征在于,中上述切换单元包括第曰 曰曰体管,上述第一晶体管的栅极用以接收上述版本信号,上述第一晶体管的第一漏/源极耦接上述主机板的系统电压,而上述第一晶体管的第二漏/源极贝u稱接一参考电压;一第晶体管,上述第二晶体管的栅极耦接上述第曰 曰曰体管的第一漏/源极,上述第二晶体管的第一漏/源极用以接收上述第二脉宽调变信号,而上述第二晶体管的第二漏/源极则耦接上述参考电压;一第三晶体管,上述第三晶体管的栅极耦接上述第一晶体管的第一漏/源极,上述第三晶体管的第一漏 /源极耦接上述主机板的上述系统电压,而上述第三晶 体管的第二漏/源极则耦接上述参考电压;一第四晶体管,上述第四晶体管的栅极耦接上述 第三晶体管的第 一 漏/源极,上述第四晶体管的第 一 漏/源极用以接收上述第三脉宽调变信号并耦接至上述第一电压产生单元,而上述第四晶体管的第二漏/源极则耦接上述第二晶体管的第 一 漏/源极;第一电阻,耦接于上述主机板的一内存电压与上述第晶体管的栅极之间;第二电阻,耦接于上述主机板的上述系统电压与上述第一晶体管的第 一 漏/源极之间;第三电阻,耦接于上述第一晶体管的第一漏/源极与上述参考电位之间;以及第四电阻,耦接于上述主机板的上述系统电压与上述第三晶体管的第 一 漏/源极之间,其中,当上述版本信号的状态为上述浮接电位时,上述第一晶体管与上述第四晶体管导通,而上述第二晶体管与上述第三晶体管截止,且使得上述第四晶体管的第漏/源极输出上述第二脉宽调变信号,并当上述版本信号的状态为上述低电位时,上述第一晶体管与上述第四晶体管截止,而上述第二晶体管与上述第 二曰 曰曰体管导通,且使得上述第四晶体管的第一漏/源极输出上述第三脉宽调变信号。
6、根据权利要求5所述的电源供应模块,其特征在于,其中上述第一晶体管、上述第二晶体管、上述第二晶体管与上述第四晶体管为N通道金属氧化物半导体场效应晶体管。
7、根据权利要求1所述的电源供应模块,其特征在于,其中上述脉宽调变控制器还用以输出一第四脉宽调变信号与 一 第五脉宽调变信号。
8、根据权利要求7所述的电源供应模块,其特征在于,其中还包括-第三电压产生单元,耦接上述脉宽调变控制器,依据上述第四脉宽调变信号而提供上述第 一 核心电压给上述中央处理单元使用;以及第四电压产生单元,耦接上述脉宽调变控制器,依据上述第五脉宽调变信号而提供上述第一核心电压给上述中央处理单元使用。
9、一种主机板,其特征在于,包括中央处理单元;以及电源供应模块,包括一脉宽调变控制器,耦接上述中央处理单元,上述脉宽调变控制器受控于上述中央处理单元,以当上述中央处理单元执行运作时,输出一第一脉宽调变信号与 一 第二脉宽调变信号,并依据上述中央处理单元所提供的一版本信号的状态,进而决定一第三脉宽调变信号输出与否;第 一 电压产生单元,耦接上述脉宽调变控制器, 依据上述第 一 脉宽调变信号而提供 一 第 一 核心电压给上述中央处理单元使用;切换单元,耦接上述脉宽调变控制器与上述中央处理单元,依据上述版本信号的状态而致使上述第二脉宽调变信号与上述第三脉宽调变信号择一输出以及一第二电压产生单元,耦接上述切换单元,依据上述切换单元的输出,而对应的提供上述第一核心电压或一第二核心电压给上述中央处理单元使用。
10、根据权利要求9所述的电源供应模块,其特征在于,其中上述切换单元包括一第一晶体管,上述第一晶体管的栅极用以接收上述版本信号,上述第一晶体管的第 一 漏/源极耦接上述主机板的一系统电压,而上述第一晶体管的第二漏/源极则耦接一参考电压一第二晶体管,上述第二晶体管的栅极耦接上述第 一 晶体管的第 一 漏/源极,上述第二晶体管的第 一 漏 /源极用以接收上述第二脉宽调变信号,而上述第二晶 体管的第二漏/源极则耦接上述参考电压;一第三晶体管,上述第三晶体管的栅极耦接上述 第一晶体管的第一漏/源极,上述第三晶体管的第一漏 /源极耦接上述主机板的上述系统电压,而上述第三晶体管的第二漏/源极则耦接上述参考电压;一第四晶体管,上述第四晶体管的栅极耦接上述第二曰 曰曰体管的第一漏/源极,上述第四晶体管的第一漏/源极用以接收上述第三脉宽调变信号并耦接至上述第电压产生单元,而上述第四晶体管的第二漏/源极则耦接上述第二晶体管的第一漏/源极;一第 一 电阻,耦接于上述主机板的一内存电压与上述第一晶体管的栅极之间, 第二电阻,耦接于上述主机板的上述系统电压与上述第 一 晶体管的第一漏/源极之间;第三电阻,耦接于上述第一晶体管的第一漏/源极与上述参考电位之间;以及第四电阻,耦接于上述主机板的上述系统电压与上述第三晶体管的第一漏/源极之间,中,当上述版本信号的状态为上述浮接电位时,上述第一晶体管与上述第四晶体管导通,而上述第二晶体管与上述第三晶体管截止,且使得上述第四晶体 管的第 一 漏/源极输出上述第二脉宽调变信号,并当上 述版本信号的状态为上述低电位时,上述第一晶体管 与上述第四晶体管截止,而上述第二晶体管与上述第 三晶体管导通,且使得上述第四晶体管的第 一 漏/源极 输出上述第三脉宽调变信号。
全文摘要
一种主机板及其电源供应模块。本发明所提供的电源供应模块可以直接植在现今能支持AM2 CPU与AM2+CPU的主机板上。本发明所提供的电源供应模块由利用切换单元依据主机板的中央处理单元所提供的版本信号,以将产生AM2 CPU执行运作时所需的核心电压的一组脉宽调变信号与产生AM2+CPU执行运作时所需的核心电压的脉宽调变信号进行切换。因此,无论主机板上的CPU插槽为安装AM2 CPU或AM2+CPU,本发明所提出的电源供应模块皆可达到最大使用效益,且其所应用的主机板的制作成本也会随之下降。
文档编号G06F1/26GK101344810SQ20071012277
公开日2009年1月14日 申请日期2007年7月9日 优先权日2007年7月9日
发明者吴江鑫, 陈恩理 申请人:华擎科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1