一种数据缓存式通讯装置的主控电路的制作方法

文档序号:14747180发布日期:2018-06-20 01:12阅读:来源:国知局
一种数据缓存式通讯装置的主控电路的制作方法

技术特征:

1.一种数据缓存式通讯装置的主控电路,包括控制电路,其特征在于所述控制电路连接有用通讯接口电路、数据缓存电路和USB接口,所述主控电路通过USB接口对外连接通信模块,实现与云端服务器之间的数据交换;所述主控电路通过所述通讯接口电路与外部的工控设备主控器进行数据交换,所述云端服务器与所述工控设备主控器传输至所述主控电路的数据被所述控制电路转化为数据包并缓存在所述数据缓存电路内。

2.根据权利要求1所述的数据缓存式通讯装置的主控电路,其特征在于所述数据缓存电路使用的存储芯片型号为W25N01GVZEIG。

3.根据权利要求1所述的数据缓存式通讯装置的主控电路,其特征在于所述控制电路包括主控芯片U1A和主控芯片U1B,所述主控芯片U1A和主控芯片U1B的芯片型号为V3S。

4.根据权利要求3所述的数据缓存式通讯装置的主控电路,其特征在于所述通讯接口电路包括RS485接口电路;所述RS485接口电路包括RS485芯片U4、共模电感L4、电容C15、双向稳压管ZD4、双向稳压管ZD5、电阻R9、电阻R10、电阻R11和连接器J6;所述RS485芯片U4的1引脚和4引脚分别接所述主控芯片U1B的40引脚和39引脚;所述RS485芯片U4的2引脚和3引脚接所述主控芯片U1B的41引脚;所述RS485芯片U4的5引脚接地;所述RS485芯片U4的8引脚通过所述电容C15接地,所述RS485芯片U4的5引脚与所述电容C15的节点接入5V电压;所述RS485芯片U4的6引脚分两路,一路通过所述电阻R11接地,另一路接所述共模电感L4的1引脚;所述RS485芯片U4的7引脚分两路,一路通过所述电阻R10接地,另一路接所述共模电感L4的3引脚;所述共模电感L4的1引脚和2引脚分别接所述连接器J6的1引脚和2引脚;所述电阻R9的一端接所述电阻R10与所述共模电感L4的3引脚的节点,另一端接所述电阻R11与所述共模电感L4的1引脚的节点;所述双向稳压管ZD4的一端接所述电阻R11与所述共模电感L4的1引脚的节点,另一端接地;所述双向稳压管ZD5的一端接所述电阻R10与所述共模电感L4的3引脚的节点,另一端接地。

5.根据权利要求3所述的数据缓存式通讯装置的主控电路,其特征在于所述通讯接口电路包括RS232接口电路;所述RS232接口电路包括RS232芯片U3、双向稳压管ZD1、双向稳压管ZD2、双向稳压管ZD3、二极管D1、电阻R8、电容C10、电容C11、电容C12、电容C13和电容C14;所述RS232芯片U3的1引脚通过所述电容C10接所述RS232芯片U3的3引脚;所述RS232芯片U3的4引脚通过所述电容C11接所述RS232芯片U3的5引脚;所述RS232芯片U3的2引脚通过所述电容C13接所述RS232芯片U3的15引脚;所述RS232芯片U3的6引脚通过所述电容C14接所述RS232芯片U3的15引脚;所述RS232芯片U3的16引脚分两路,一路接5V电压,另一路通过所述电容C12接所述RS232芯片U3的15引脚;所述RS232芯片U3的9引脚接所述二极管D1的负极,所述二极管D1的正极分两路,一路通过所述电阻R8接5V电压,另一路接所述主控芯片U1A的8引脚;所述RS232芯片U3的10引脚接所述主控芯片U1A的9引脚;所述RS232芯片U3的7引脚通过所述双向稳压管ZD3接地;所述RS232芯片U3的8引脚通过所述双向稳压管ZD1接地;所述双向稳压管ZD2的一端接所述双向稳压管ZD1与RS232芯片U3的8引脚的节点,另一端接所述双向稳压管ZD3与RS232芯片U3的7引脚的节点;所述RS232芯片U3的11引脚、12引脚、13引脚和14引脚悬空。

当前第2页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1