多瓦片处理阵列中的同步的制作方法

文档序号:17548408发布日期:2019-04-30 18:01阅读:来源:国知局

技术特征:

技术总结
本发明涉及一种计算机,包括:多个处理单元,每个处理单元具有保存本地程序的指令存储,执行本地程序的执行单元,用于保存数据的数据存储;具有输入线组的输入接口,具有输出线组的输出接口;切换结构,通过相应的输出线组连接到每个处理单元,并通过相应的输入线经由每个处理单元可控制的切换电路连接到每个处理单元;同步模块,该同步模块可操作以生成同步信号以控制计算机在计算阶段和交换阶段之间进行切换,其中处理单元被配置为根据公共时钟执行其本地程序,本地程序使得在交换阶段中至少一个处理单元从其本地程序执行发送指令,以在发射时间将数据包发射到其输出连接线组,该数据包的目的地是至少一个接收处理单元但没有目的地标识符,并且在预定的切换时间,接收处理单元从其本地程序执行切换控制指令,以控制其切换电路将其输入线组连接到切换结构,以在接收时间接收数据包,发射时间、切换时间和接收时间由公共时钟相对于同步信号来管控。

技术研发人员:西蒙·克里斯蒂安·诺尔斯;丹尼尔·约翰·佩勒姆·威尔金森;理查德·卢克·索斯维尔·奥斯本;艾伦·格雷汉姆·亚历山大;斯蒂芬·菲利克斯;乔纳森·曼格纳尔;大卫·莱西
受保护的技术使用者:图核有限公司
技术研发日:2018.10.22
技术公布日:2019.04.30
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1