用于FPGA的可编程晶振实时配置及监控方法与流程

文档序号:31052972发布日期:2022-08-06 08:39阅读:来源:国知局

技术特征:
1.用于fpga的可编程晶振实时配置及监控方法,其特征在于,利用fpga内部cfgmclk信号和eos信号,以cfgmclk信号作为工作时钟,以eos信号作为复位信号,为配置可编程晶振的逻辑提供时钟及复位。2.如权利要求1所述的用于fpga的可编程晶振实时配置及监控方法,其特征在于,fpga内部设置startup原语功能模块和时钟配置及监控功能模块,cfgmclk信号和eos信号均由startup原语功能模块提供,当时钟配置及监控功能模块接收到cfgmclk信号和eos信号后,对可编程晶振进行配置。3.如权利要求2所述的用于fpga的可编程晶振实时配置及监控方法,其特征在于,时钟配置及监控功能模块接口按照默认频率或者用户逻辑指定的频率对可编程晶振进行配置。

技术总结
本发明的用于FPGA的可编程晶振实时配置及监控方法,利用FPGA内部CFGMCLK信号和EOS信号,以CFGMCLK信号作为工作时钟,以EOS信号作为复位信号,为配置可编程晶振的逻辑提供时钟及复位。本发明的用于FPGA的可编程晶振实时配置及监控方法,利用FPGA内部已有的时钟信号和复位信号为配置可编程晶振的逻辑提供时钟及复位,即可省去为配置可编程晶振的逻辑提供时钟的额外晶振,使得FPGA仅需一片可编程晶振就能正常工作,从而满足不同产品的时钟需求,并降低硬件成本,提高产品集成度。提高产品集成度。提高产品集成度。


技术研发人员:迟东明 杨培靖 朱敏
受保护的技术使用者:上海航天电子有限公司
技术研发日:2022.03.29
技术公布日:2022/8/5
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1