一种数据存储电路的制作方法

文档序号:8866646阅读:225来源:国知局
一种数据存储电路的制作方法
【技术领域】
[0001]本实用新型涉及电子电路领域,具体涉及一种数据存储电路。
【背景技术】
[0002]在农业和工业定位系统的设计中,采用的是多任务实时控制架构,这种架构随时需要任务执行中的数据读写和存储,而且数据读写和存储量比较大。
[0003]在实际现场环境中,由于任务改变的速度极快,数据读写的速度也很快,如果实时控制中匹配不好,会引起较大的信号干扰,降低系统性能,严重时会造成系统崩溃。在这种情况下,必须在系统中加入硬件数据存储电路,保持线路匹配状况,从而保持电路特性。因此,亟需提供一种海量数据高效存储电路。
【实用新型内容】
[0004]为解决上述技术问题,本实用新型提供了一种数据存储电路,实现定位系统中数据的实时读写和存储任务,具有数据读写和存储效率高,成本价格低等优点。
[0005]本实用新型通过以下技术方案得以实现。
[0006]本实用新型提供的一种数据存储电路,包括USB接口单元、USB总线单元、高性能COMS静态RAM单元、存储单元、中央处理单元和译码器单元;所述USB接口单元通过USB总线单元与高性能COMS静态RAM单元连接,所述高性能COMS静态RAM单元的信号输出端与存储单元的信号输入端连接,所述存储单元的信号输出端与中央处理单元通讯连接;所述USB总线单元的信号输出端直接与中央处理单元的信号输入端连接,所述USB总线单元的信号输出端通过译码器单元与中央处理单元的信号输入端连接;所述高性能COMS静态RAM单元的信号输出端还与中央处理单元的信号输入端连接。
[0007]所述中央处理单元的主芯片为STC12C5A60S2单片机。
[0008]所述存储单元采用74ACT573N锁存器。
[0009]所述译码器单元采用SN74HC138N译码器。
[0010]所述高性能COMS静态RAM单元的芯片为CY62256。
[0011]所述USB总线单元的通用接口芯片为CH375。
[0012]所述接口芯片CH375的V3引脚外接电容C5后接地。
[0013]所述接口芯片CH375的TXD引脚接地。
[0014]所述接口芯片CH375的RSTl引脚与VCC之间跨电容C6。
[0015]所述的USB接口单元还并联一个储能电容C10。
[0016]本实用新型的有益效果在于:USB总线单元的接口芯片CH375的V3引脚外接电容,TXD引脚接地实现了并口工作方式,接口芯片CH375的RSTI引脚与VCC之间跨接了电容,这样能够使电源上电时,系统电路完成可靠复位并且有效减少外部产生的干扰,所述的USB接口单元并联一个储能电容缓解上电瞬时压降,可以有效避免CMOS电路中CH375出现大电流闩锁效应而损坏芯片;本实用新型实现定位系统中数据的实时读写和存储任务,具有数据读写和存储效率高,成本价格低等优点。
【附图说明】
[0017]图1是本实用新型的原理框图;
[0018]图2是本实用新型的电路图。
【具体实施方式】
[0019]下面进一步描述本实用新型的技术方案,但要求保护的范围并不局限于所述。
[0020]如图1和图2所示的一种数据存储电路,包括USB接口单元、USB总线单元、高性能COMS静态RAM单元、存储单元、中央处理单元和译码器单元;所述USB接口单元通过USB总线单元与高性能COMS静态RAM单元连接,所述高性能COMS静态RAM单元的信号输出端与存储单元的信号输入端连接,所述存储单元的信号输出端与中央处理单元通讯连接;所述USB总线单元的信号输出端直接与中央处理单元的信号输入端连接,所述USB总线单元的信号输出端通过译码器单元与中央处理单元的信号输入端连接;所述高性能COMS静态RAM单元的信号输出端还与中央处理单元的信号输入端连接。
[0021]所述中央处理单元的主芯片为STC12C5A60S2单片机。
[0022]所述存储单元采用74ACT573N锁存器。
[0023]所述译码器单元采用SN74HC138N译码器。
[0024]所述高性能COMS静态RAM单元的芯片为CY62256。
[0025]所述USB总线单元的通用接口芯片为CH375,所述接口芯片CH375的V3引脚外接电容C5后接地;所述接口芯片CH375的TXD引脚接地;所述接口芯片CH375的RSTl引脚与VCC之间跨电容C6。
[0026]所述的USB接口单元还并联一个储能电容C10。
[0027]本实用新型的存储电路采用5V电压工作,所述的USB总线单元的通用接口芯片CH375的V3引脚外接0.0luF的电容C5,所述的CH375的TXD引脚接地实现并口工作方式,所述的CH375的RSTI引脚与VCC之间跨接了一个0.47uF的电容,这样能够使电源上电时,系统电路完成可靠复位并且有效减少外部产生的干扰,所述的USB插座接口 P2并联一个储能电容ClO缓解上电瞬时压降,可以有效避免CMOS电路中CH375出现大电流闩锁效应而损坏芯片。本实用新型实现了定位系统中数据的实时读写和存储任务,具有数据读写和存储效率高,成本价格低等优点。
【主权项】
1.一种数据存储电路,包括USB接口单元、USB总线单元、高性能COMS静态RAM单元、存储单元、中央处理单元和译码器单元,其特征在于:所述USB接口单元通过USB总线单元与高性能COMS静态RAM单元连接,所述高性能COMS静态RAM单元的信号输出端与存储单元的信号输入端连接,所述存储单元的信号输出端与中央处理单元通讯连接;所述USB总线单元的信号输出端直接与中央处理单元的信号输入端连接,所述USB总线单元的信号输出端通过译码器单元与中央处理单元的信号输入端连接;所述高性能COMS静态RAM单元的信号输出端还与中央处理单元的信号输入端连接。
2.如权利要求1所述的数据存储电路,其特征在于:所述中央处理单元的主芯片为STC12C5A60S2 单片机。
3.如权利要求1所述的数据存储电路,其特征在于:所述存储单元采用74ACT573N锁存器。
4.如权利要求1所述的数据存储电路,其特征在于:所述译码器单元采用SN74HC138N译码器。
5.如权利要求1所述的数据存储电路,其特征在于:所述高性能COMS静态RAM单元的芯片为CY62256。
6.如权利要求1所述的数据存储电路,其特征在于:所述USB总线单元的通用接口芯片为CH375。
7.如权利要求6所述的数据存储电路,其特征在于:所述接口芯片CH375的V3引脚外接电容C5后接地。
8.如权利要求6所述的数据存储电路,其特征在于:所述接口芯片CH375的TXD引脚接地。
9.如权利要求6所述的数据存储电路,其特征在于:所述接口芯片CH375的RSTl引脚与VCC之间跨电容C6。
10.如权利要求1所述的数据存储电路,其特征在于:所述的USB接口单元还并联一个储能电容C10。
【专利摘要】本实用新型提供了一种数据存储电路,所述USB接口单元通过USB总线单元与高性能COMS静态RAM单元连接,所述高性能COMS静态RAM单元的信号输出端与存储单元的信号输入端连接,所述存储单元的信号输出端与中央处理单元通讯连接。本实用新型能够使电源上电时,系统电路完成可靠复位并且有效减少外部产生的干扰,所述的USB接口单元并联一个储能电容缓解上电瞬时压降,可以有效避免CMOS电路中CH375出现大电流闩锁效应而损坏芯片;本实用新型实现定位系统中数据的实时读写和存储任务,具有数据读写和存储效率高,成本价格低等优点。
【IPC分类】G06F13-16
【公开号】CN204576494
【申请号】CN201520287248
【发明人】吴廷强, 罗德莲
【申请人】遵义师范学院
【公开日】2015年8月19日
【申请日】2015年5月6日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1