微型磁盘驱动器的制作方法

文档序号:6747976阅读:225来源:国知局
专利名称:微型磁盘驱动器的制作方法
技术领域
本实用新型是涉及一种磁盘驱动器,特别是适用于掌上型、手持型或袖珍型计算机的含有预先录入的植入式伺服域的微型磁盘驱动器。
背景技术
随着计算机设备尺寸的减小,更小型磁碟机相应的产生,满足计算机器件尺寸减小的需求。一种硬盘驱动装置,包括一个3.5英寸的硬盘,该装置在美国专利第4,568,988号有所揭露。该专利描述了一个使用直径范围为85-100毫米3.5寸磁碟的温彻斯特微型磁盘驱动器,该驱动器的记录密度为每英尺600条磁道,每个磁道又被分为一个或者更多被称为扇区的部分。因而,磁盘驱动器必须在磁面上移动读写头寻道轨迹点来读写数据,然后必须跟随着那个轨迹直到希望的扇区通过读写头。因此读写头被安置在磁盘表面上一个预定的位置。
在磁盘驱动器中,每个读写头通常由一个机械手安装到一个机架上,然后通过机架的移动,读写头就可被安置在指定的磁道上。这种操作被称为寻道。在开环的磁盘驱动器中,使用一步进式发动机来移动机架,而在闭环磁盘驱动器中使用一伺服系统来移动机架。
目前有许多不同的伺服系统可以在微型磁盘驱动器中使用,其中一种是植入式伺服系统,其辨认数据位置的伺服域放置在磁道每个数据扇区之前。
现有技术中一些伺服系统没有包括自动增益控制(AGC)域。然而,大多数的便携式电脑的磁盘驱动器都包含一植入式伺服系统,该系统在磁盘上的每个伺服域里使用自动增益域,这样就可以确保系统可靠的执行。自动增益控制域对伺服系统的启动有重要的作用。

发明内容本实用新型的目的在于提供一种含有预先录入的植入式伺服域的微型磁盘驱动器、用于电脑、掌上电脑或膝上型电脑的微型磁盘驱动器。
本实用新型的目的是通过以下技术方案实现的一种微型磁盘驱动器,其包括一第一直径为35mm的机架,一支撑在所述机架内的磁盘,所述磁盘的表面含有大量同心磁道,所述同心磁道又被预先录入的植入式伺服域细分为多个扇区,所述的微型磁盘驱动器还包括使用所述预先录入的植入式伺服域在任意一个所述的同心磁道上径向及圆周向定位一个读写头,所述预先录入的植入式伺服域包括一个用于扇区识别的索引/AGC子域,所述索引/AGC子域包含在所述扇区内,同时还可同步地提供自动增益控制数据;及一个用于识别读写头径向位置的柱面地址/AGC子域,所述柱面地址/AGC子域还可同步地提供自动增益控制数据。
因此,本实用新型总的目的在于在不改变伺服域大小的情况下,通过让伺服域中的子域同时为至少两个不同的伺服模式提供数据,来得到高效率的植入式伺服系统,从而使本实用新型微型磁盘驱动器在体积较小的情况下依然保持较大的存储量及较好的存储性能。

下面参照附图结合实施例对本实用新型作进一步的说明。
图1是本实用新型微型磁盘驱动器的立体分解图。
图2是本实用新型微型磁盘驱动器的包含植入式伺服系统及磁盘的磁盘驱动器系统结构图。
图3是本实用新型微型磁盘驱动器的植入式伺服域的结构图。
图4是本实用新型微型磁盘驱动器的伺服域磁化模式图。
图5是本实用新型微型磁盘驱动器的当读写头位于伺服域所在磁道的中心线时该磁道的磁道信号图。
图6是本实用新型微型磁盘驱动器的伺服域信号时序图。
图7A至图7H是本实用新型微型磁盘驱动器的伺服域磁化模式比例图。
图8A至图8C是本实用新型微型磁盘驱动器的同步误码免疫图。
图9是本发明增强植入式伺服系统伺服域功能的方法的含交叉存取植入式伺服系统的磁盘驱动器的组合图。
图10A是现有技术伺服域的结构图。
图10B是图10A所示现有技术伺服域的磁化模式图。
图10C是图10B所示现有技术伺服域的磁道3的磁道信号图。
具体实施方式请参阅图1,本实用新型微型磁盘驱动器1包括一顶盖26、一磁盘10、一旋转马达3、一基板6。
该微型磁盘驱动器1的顶盖26和基板6相互密封组成一密封壳,该密封壳具有电磁屏蔽作用,其包容了至少一磁盘10,该磁盘10夹持在一旋转马达3和轴承之间。该微型磁盘驱动器1的工作电压为3.0或5.0伏,其采用传统的接触式动态磁头读写,在非工作状态下磁头停靠在磁盘表面的着陆区。
请参照图2,微型磁盘驱动器1包括一植入式伺服系统。磁盘驱动器电路需要和该植入式伺服系统合作才能响应磁盘控制器的写信号,从标准接口连接器215写入数据到磁盘10上。
每个磁盘至少有一个磁面及大量通过读写头202存取信息的同心圆磁道,如磁道221-i及221-(i+1)。不同磁面上的相应磁道近似地呈圆柱状排列。
每一个磁道通过预置于植入式伺服域的信息由分界线220-n分为多个扇区SCT-01,SCT-02,...,SCT-n。每一个伺服域区220-j(j=1,2,...,n)包括m个伺服域,其中m是磁盘上同心圆磁道的数量。
请参照图3,不像现有植入式伺服系统的每一数据区都包含读写转换区及仅仅一个AGC子域,本实用新型的植入式伺服系统增加了AGC数据的可用空间,同时,既没有增大伺服域所占空间,也没有削弱寻道的性能。以上是通过让伺服域中的各种子域同时完成两种功能来实现的,详细描述如下。
简单的说,比如,一第一子域在为读写头的定位提供数据的同时,还被第二子域用作AGC数据区。这样,该第一子域就同时执行了两种伺服功能。同时,相对于现有伺服域,本实用新型中的柱面地址子域并未与位置子域相邻。
伺服域300是一个全磁道地址伺服域,其包括6个子域第一AGC子域301,索引/AGC子域302,柱面地址/AGC子域303,扇区标识子域304,第二AGC子域305,及位置子域306。
请参照图4,为伺服域300的每一个子域的磁化模式400。其中包括磁盘的旋转方向及任意4个表示为“柱面0”到“柱面3”的磁道。对磁化模式400更详细的描述请参见比例图7A至图7H及以下。
请参见图5,其描述了当读写头位于磁道中心线时磁化模式400产生的波形500。图4及图5显示了本实用新型的几个重点,第一,磁化模式在各个磁道间是连续的。这种连续性保证了系统在读写头离开磁道中心线进行寻道时,仍然能提供可靠的AGC数据。
第二,所有提供AGC数据的模式及位置子域306都有两个时间段T1及T2。T1是正负最高峰之间的时间段,而T2等于T1的整数倍。如果两个最高峰同时出现在T1,例如,当磁道信号从正最高峰走向负最高峰时,那么就用负最高峰来产生时钟脉冲。根据时钟脉冲,在T2时间段对数据进行写操作。这样在T1加上T2的时间段中,时钟脉冲与数据位的组合就不断地在模式中反复执行。在此实施例中,时钟脉冲为负脉冲,而数据脉冲为正脉冲。其实,时钟及数据脉冲的极性可以是任意相反的,两者并无差别。
T2时间段的数据脉冲轨迹决定了该数据表示的是逻辑0还是逻辑1。此外,T2时间段的正脉冲位置决定了数据表示的是0还是1。如果正脉冲出现于3/4个T2时间段之前,那么该数据表示1。图5用实线显示了子域502及503中的数据1脉冲的波形。相反的,如果负脉冲出现于3/4个T2时间段之前,那么该数据表示0。图5用虚线显示了子域502及503中的数据0脉冲的波形。
在本实用新型的伺服域中,每一个数据区末尾的读写转换区在各种操作中,除了紧跟写操作,都被用于储存额外的AGC数据。用于储存AGC数据的读写转换区的作用是提供额外的空间给AGC数据,而并不增加伺服域长度。
请再次参考图3,这里AGC子域的长度为4位,其中1位对应于时间段T1。索引/AGC子域302与柱面地址/AGC子域303在提供索引及柱面地址信息的同时还提供AGC数据空间。另一种实施方式是,不使用第一AGC子域301,而仅仅用索引/AGC子域302与柱面地址/AGC子域303存放AGC数据。图5描述了第一AGC子域301的磁化模式401产生的波形501。
在该实施例中,索引/AGC子域302的长度为9位,其中包含3个数据位。索引/AGC子域302的作用之一在于识别磁道中的每一个扇区。
如果一个索引丢失,那么当读写头202通过每一个索引/AGC子域302时,这些索引/AGC子域302就会重建该索引。因此,一个索引最多对应于3个扇区,而通常为2个扇区。如果一个磁道含有72个扇区,那么这意味着该磁盘平均每旋转1/32就要建立一个索引,而在现有技术中,该磁盘平均需要旋转1/2,直到带有索引标识的扇区出现在磁头下方。因此索引/AGC子域302增强了索引的捕获率,同时减少了用于重建索引的潜伏时间。
因为索引/AGC子域302为每一个扇区都提供唯一的标识域,所以其能在寻道时对伺服模式进行完整性检验。波形502是索引/AGC子域302中磁化模式402 产生的信号的一个例子。
柱面地址/AGC子域303包含一个格雷(Gray)编码磁道地址。在本实施例中,柱面地址/AGC子域303的长度为30位。该格雷(Gray)编码磁道地址的基本功能与现有技术相向。格雷(Gray)编码是用于频率调制的,这种调制是本实用新型的一大特点,因为该格雷(Gray)编码同时用于确定磁道地址及AGC数据。波形503描述了柱面地址/AGC子域303中磁化模式403可能产生的信号。
扇区标识子域304的长度为18位,其用于识别磁道中每一个扇区的圆周位置。扇区标识子域304的前11位是完全DC消磁缺口。当最长间隙被限制在误码位的任意一边时,该完全DC消磁缺口的长度大于扇区标识子域304的该最长间隙。
完全DC消磁缺口用于为电路中的同步起始及磁道地址捕获提供标识区。因此,如果完全DC消磁缺口的长度不够,那么在最常间隙之后的下一个柱面地址/AGC子域303中随时都会出现一个位误码。如图5所描述的,由该间隙产生的信号是一个无效信号。
紧跟着完全DC消磁缺口的是第一同步位404A,其用于产生第一同步脉冲504A。第一同步位404A之后是长度为5位的第二DC擦除区。仅接着第二DC擦除区之后是第二同步位404B。第二DC擦除区的长度能够使同步位404A及同步位404B被明显的区别开,这样就不会引起柱面地址/AGC子域303中时钟脉冲或数据脉冲的丢失。
如下所述,一种检测方法将用于在第一同步脉冲504A丢失时,从第二同步脉冲504B处重新获得同步时间。这种从扇区标识子域304的任一同步脉冲获得同步时间的能力增强了磁盘驱动器的性能。
获得同步时间以后,就只需要位置子域306来完成伺服操作。而对位置子域306的读操作需要最佳的AGC精度。从索引/AGC子域302及柱面地址/AGC子域303获得的AGC精度等级必须能够精确的读取位置子域306。然而,为了确保精度,这儿还使用了一个长度为12位的第二AGC子域305。波形505就是产生于第二AGC子域305的磁化模式405。
位置子域306的作用是让读写头能够位于磁道的正中心。这样,柱面地址/AGC子域303就能够指示出读写头的径向移动过程,同时,位置子域306也就成了一个很好的径向位置指示器。在本实施例中,位置子域306包括由同等数量正常帧及积分帧组成的帧队,这些帧对是交叉存取的。磁盘驱动电路对位置子域306的最高振幅的采样及保持方式和现有技术相同。同时,为了获得径向位置误码信号,需要将该最高振幅的电子信号进行平均。
这里,一个正常帧是根据存储于半磁道位置的帧而形成的。在正常帧对中,一个帧存储于磁道中心线的上部区域,另一个存储于磁道中心线的下部区域。这些帧可以是任意大小的单元,其用于定义39位长的位置子域306的各个部分。正常帧对中的两个帧并不需要相互邻近。例如,在这两个正常帧中间可能有一个积分帧。为了确保读回信号间的差别,相邻磁道中的正常帧极性相反,该读回信号是用于提供相关磁道中心线的位置信息的。
在该实施例中,积分帧是根据存储于临近磁道位置的帧而形成的,并且可有可无。在积分帧对中,一个积分帧的临近磁道位置是磁化过的,而另一个积分帧的临近磁道位置没有被磁化。同时,在这两个积分帧之间适宜插入一个正常帧。同样的,相邻磁道中的积分帧极性相反。
请参照图4,为位置子域306的实施例的磁化模式,其包括相同数量的正常帧对及伺服帧对。其中,第一正常帧Na紧跟第一积分帧Qa。积分帧Qa紧跟第二正常帧Nb,而正常帧Nb紧跟第二积分帧Qb。这四个帧Na、Qa、Nb、Qb形成了一个单元,将该单元再重复两次后就可以得到包含三个单元供12帧的位置子域306。这12帧包括3对正常帧N1,N2,N3,及3对积分帧Q1,Q2,Q3。其中每一帧都包括一个脉冲对或没有脉冲。
磁盘驱动电路将正常帧Na及Nb的负脉冲反转相加。同时,磁盘驱动电路对相加后的正常脉冲的正最高峰的顶点进行采样,并且采样积分帧的正最高峰的顶点。如现有技术,该三个最高峰的平均值用于在事件中产生差错信号。
本实用新型的一个很重要的方面在于,位置子域306的位置数据包括共用于所有用于获得AGC精度等级的子域的频率。脉冲对在T1时间段被写入,同时,相邻脉冲对之间有一个T2时间段的间隔。位置子域306中的频率内容与AGC子域的近似匹配,其还使各独立部分有更大的差别,同时,该频率内容使积分及正常位置脉冲信息能得到更好的检测。如果位置脉冲间至少间隔一个T2时间段,那么信号间的冲突将会降到最低。
请参照图6,信号609产生于当前扇区的同步脉冲,其用于捕获每一个积分及正常位置脉冲。信号609的低部的窗口宽度为T2时间段,且窗口之间宽度为T1时间段。位置子域306提供精确的磁道跟踪信息。
这里关于位置子域306的描述只是适用于本实用新型伺服域的实施例之一,但位置子域306并不限于该实施例。
请参照表1,为本实用新型的伺服域300的长度概要数据。同时还列出伺服域100的长度概要数据作为对照。以上定义用作对照的单元的大小为1位,例如,从某极性最高峰到另一极性最高峰的周期。
表1现有技术伺服域100 伺服域300子域 长度子域 长度读写 约27读写 37AGC 约36扇区标志 约21AGCI 4索引1约2 索引/AGC 9故障 约2 柱面地址/AGC 30柱面地址 约25扇区标志 18索引2约2 AGC II12位置 约28位置 39合计 约143 合计 149%AGC(36/143)25 %AGC(w读/写) 62(w/o读/写)37与现有技术相比,本实用新型中AGC数据的长度在整个伺服域长度中所占的比例有所增加,而整个伺服域的长度仍然与现有技术的一样。如上所述,AGC数量的增加是通过让几个子域同时执行两种伺服功能来实现的。
在本实施例中,同时用于AGC及另一功能的伺服子域中的信息频率是由一个公用频率的带宽决定的,同时该公用频率也可以是尽量接近磁盘每个数据区频率的频率。例如,最低数据频率的周期范围可以是144纳秒到576纳秒,而最高数据频率的周期范围可以是92纳秒到384纳秒。上述两个范围的公共范围为144纳秒到384纳秒。在该公共范围中,T1时间段被选择为208纳秒,而T2时间段则选择为416纳秒。这种周期范围的选择有利于增强AGC控制。同时,T1时间段可以被两个数据周期所共用。
如上所述,索引/AGC子域302及柱面地址/AGC子域303可以被位置子域306用于AGC数据。将柱面地址/AGC子域303同时用作AGC子域及柱面地址子域时,需要在数据区310到柱面地址/AGC子域303的转换中保持较小的变化,这样在读取柱面地址时所需要的AGC调整就较小。柱面地址/AGC子域303中用于格雷编码的频率应该选择的和数据区310的频率相近似,例如,柱面地址/AGC子域307中使用T1及T2时间段。同样的,索引/AGC子域302也用这些时间段进行写操作,这样即使索引/AGC子域302直接出现于伺服域300的开始处,其3个数据位也能进行读写操作。
如上所述,时钟脉冲与数据脉冲有着不同的极性,如前者为正,而后者为负。为了存取索引及柱面地址,来自读写头202的信号将首先进行解调。
因为数据是调频模式的,所以可以使用任何的公共频率解调电路。磁盘10上的数据及由该数据或读写头202提供的频率都是串行数据。但是提供给磁盘驱动器微处理器210的数据最好为并行数据。所以,由读写头201为伺服域300所读取的串行数据需要在一个转换寄存器中进行串并转换。该转换寄存器比柱面地址/AGC子域303及索引/AGC子域302的数据位要多两个位。
请参照图7,转换寄存器将优先被索引/AGC子域302的开始部分激活。但转换寄存器的精确激活时间并不重要,只要其在任何串并转换产生前被激活即可,这样索引及柱面地址的数据位就不会丢失。在本实施例中,读写转换区312开头处之后的信号,由读写头201以6,667纳秒的周期提供给转换寄存器。
来自读写头201的串行信号将首先由频率解调电路解调。然后才从频率解调电路送到转换寄存器。
因为索引/AGC子域302及柱面地址/AGC子域303都使用频率调制方式,该方式由一个负脉冲开始并紧跟一个正数据脉冲,即一个脉冲对,而负脉冲用作时钟脉冲,所以在这些子域中的伺服域300是自同步的。这样,该负脉冲就被用于初始化时钟信号,并通过转换寄存器让索引及柱面数据同步。该时钟信号在伺服域300产生的每一个时钟脉冲之后再同步。该时钟信号的周期为T1加上T2。
每个数据位在按照时钟送入转换寄存器后都会被连续的转换。当一个数据位进入转换寄存器的末端后,改数据位将被转换在转换寄存器之外。因此,当直流擦除间隙足够时,该转换寄存器就获得了磁道地址及索引信息。
因为索引/AGC子域302及柱面地址/AGC子域303都是自同步的,所以当读取这些子域时,如果时钟位丢失将会引起数据位的丢失。在该实施例中,如果数据位产生丢失,那么后来的时钟位也会丢失。但转换寄存器的时钟信号可以在没有收到伺服域300的时钟脉冲的情况下,保持一个周期的正常运行。这样,伺服域中的在前时钟脉冲其实被用作后一个的参考。然而,如果伺服域300的第二个连续脉冲也丢失了,那么转换寄存器的时钟信号将会被关闭。
空闲的时钟信号将会提供固定的同步信号,因为在丢失的数据位中有50%可能为0。这样,通过转换寄存器将丢失的数据位同步为0平均就有50%的几率修复误码。
当直流擦除间隙足够时,转换寄存器时钟信号将延长两个周期,然后停止。因为转换寄存器包含两个多出的位,所以由多出的时钟周期将最后两位忽略。转换寄存器中的其他位包含索引及磁道地址。当直流擦除间隙足够时,这些数据位将被保持在转换寄存器中,同时时钟信号也被关闭。索引及格雷(Grey)编码读电路也被关闭,同时从伺服域300读取的13位索引及磁道地址信息将被储存。
3个索引位表示了一个0-7的数字。在这些扇区中的索引数字序列用以作为一个读写头圆周位置的线路指示器。在本实施例中,磁盘每一磁道中的该索引数字序列都是相同的,并且被储存在一个固件中以便被磁盘驱动微处理器使用。表2为一具体实施方式

表2扇区索引 扇区 索引 扇区索引扇区索引0 018 236 2 54 41 119 137 2 55 42 020 338 5 56 53 221 139 2 57 44 222 440 2 845 023 441 6 59 66 324 142 2 60 47 025 543 2 61 48 426 144 7 62 79 427 645 3 63 510 0 28 146 4 64 611 5 29 747 4 65 612 0 30 248 3 66 513 6 31 249 5 67 714 0 32 350 3 68 715 7 33 251 6 69 616 1 34 252 3 70 617 2 35 453 7 71 7当一个索引被储存在转换寄存器中后,微处理器会保存该索引。当微处理器保存邻近扇区的索引后,微处理器会将该两索引与表2中的数据相比较以确定该扇区号。如果这两个索引相同,那就需要第三个索引来确定读写头的大概圆周位置。这样确定扇区位置平均需要读取2.24次扇区。因此,建立索引并不需要让读写头读写预定的扇区,如现有技术,而索引通常建立在3次扇区读写中。
此外,索引数据在寻找过程中还会对伺服模式进行完整性检测。这里,完整性检测的意思是确定伺服模式得到正确的读取。如果因为某些原因伺服时间或一个数据位丢失,那么伺服模式的读取就会出错。
例如,一寻找期间读/写头201可以跳过伺服区间的多个磁道。因此,微处理器只知道该柱面地址应该在一些磁道范围内,但这对于精确的伺服模式完整性检测是无效的。作为对比,本实用新型的索引提供了读至多三个伺服扇区后的一完整性检测。
特别的,该微处理器读出两伺服扇区的索引,如果该两扇区索引值不同,则使用表2来计划下一个伺服扇区的索引。如果该两扇区索引值相同,则读出一第三索引值,然后使用表2来计划后续伺服扇区的索引。该微处理器把该计划索引同后续读出的索引相比较。如果后续读出的索引同该计划索引相同,则该伺服域模式第一完整性检测已执行。在寻找过程中使用该方法,通过提供潜在不良伺服模式的警告提升了该磁盘驱动器的寻找性能。因此,该索引/AGC子域302中的索引服务于双模式,也就是大致的圆周定位和伺服域完整性检测。该两个模式和该AGC模式的使用提供了相当多的数据,且未增加该伺服系统操作。
现有技术中,一些位有时被用作完整性检测,但是这些位即没有提供有关单个扇区的信息,也没有提供AGC等级。这些位经常成为一个好的伺服域的唯一限制条件。因此,现有技术中这些位的一单独位错误就会增加伺服域的同步丢失或错误率。
根据本实用新型原理,该索引/AGC子域302的完整性检测仅是多个完整性检测之一。因此,如果该索引完整性检测是不良的,则附加的伺服域完整性检测就会决定是否使用该伺服信息或只使用其中一部分。
另一要点是,任何一完整性检测的丢失都不会引起同步的丢失,不管它是扇区地址(索引),或是柱面地址,同步遗漏或扇区窗口未对准。一单独不良完整性检测只产生该非原始伺服模式及相应处理的警告。
例如,写操作是该错误伺服扇区例子中最危险的操作方式。因此,在执行写的过程中,若任何一伺服域完整性检测失败,该写操作应该立即停止并报告一错误,这样就可以尝试重新读和写该伺服域。相反,在空闲模式下,若任何一伺服域完整性检测失败,则没有附加的特殊动作,除了可能检测该错误是否重复。
由于该索引/AGC和柱面地址AGC子域302,303是自定时的,因此不需要同步脉冲来定时,这些子域可以定位在扇区标志子域304前。如上所述,自域302,303模块可以作为索引和柱面地址子域也可以作为AGC子域。然而,通过提供第一AGC子域301提供了额外的AGC空间。
带有索引标志子域302和柱面地址子域303的第一AGC子域301,对于扇区标志子域304和位置子域306的精确读取是靠有效的AGC数据。如上一实例冲提到第二AGC子域305,用来提供额外AGC空间给位置子域306。
该索引位置在下列情况下使用(i)磁盘驱动器初始阶段;(ii)寻找期间伺服域的完整性检测;(iii)当索引丢失时。在这些情况中,该磁盘驱动器不处于写模式,所以在数据区310末端的读写转换区312不需要执行读写恢复,因此可被AGC数据用来读取该索引位。在写模式下,对扇区进行计数用来保持扇区数的磁道,读取柱面地址用来确保数据在合适的位置写入。
从而,在读写转换区312中为索引子域302提供了额外的AGC数据。为了避免这些位在读写转换区312中滞留,一伺服域写保护信号601在读写转换区312开始后大约一微秒起作用,且直到下个数据区开始前一直保持为高。
请参阅图6,对伺服域写保护信号601进行了计时,写模式AGC保持信号602,除了写模式信号603的AGC保持,同步1扇区参照窗口606和同步2扇区参照窗口608,特别使用了在前的伺服扇区域300中扇区标志子域304产生的同步脉冲进行计时。当同步在当前扇区被建立后,AGC保持信号从当前扇区开始计时。当然,这只应用于当同步未被建立时不被使用的AGC子域305。特殊的,窗口602A和603A在当前扇区被同步计时,这样可以捕捉到AGC子域305中的AGC数据。
每个伺服子域的计时长度及该数据区和该读写转换区是已知的。因此,简单计算自先前扇区同步脉冲经过的时间,就可以决定先前扇区同步脉冲后直到一特殊信号转换阶段的延迟时间。
由于伺服域写保护信号601保护读写转换区312的完整性,所以无论何时当磁盘驱动器不在写模式下时该伺服域都是有用的。当AGC数据在读写转换区312中使用时,至少有三种情况。包括(i)当读取索引位来建立该索引;(ii)在脉冲能耗模式下;(iii)寻找中,读/写头下无数据时。
本实用新型伺服域300另一重要的方面是最大AGC等级和保证伺服的精确读入需要从最小AGC等级整理而来的数据。因此,伺服模式由索引位后不包含数据的位开始,通过利用AGC的读写转换区读入,格雷码在地址子域303、扇区标识子域304内,位置子域306。这样的子域顺序保证每一个子域按必要的AGC等级被读取,以保证可靠运行。
写模式AGC保持信号602和写模式信号603(图6)分别表示写模式和所有其它模式的AGC保持信号。当AGC保持信号起作用,比如AGC保持信号为高,当前AGC等级被保持。当AGC保持信号不起作用,比如AGC保持信号为低,数据被读入,用来调节AGC等级。写模式AGC保持信号602和写模式信号603显示子域302、303和305用作AGC数据,和读写转换区312不在写模式相同。在第一同步脉冲在在前伺服领域之后,图6中时钟零约188微秒。
在除写后和来自子域301到303的情况外,从读写转换区312获得一个理想的AGC等级之后,磁盘驱动器读信道预备侦测扇区标志子域304产生的第一同步脉冲504A和第二同步脉冲504B。
如果第一同步脉冲504A和第二同步脉冲504B其中之一没有被捕获,扇区标志子域304之后的伺服信息也会丢失或被破坏。因此侦测同步脉冲的容错性和一个侦测错误同步脉冲的方法就很重要。此发明中的伺服域300对于错误同步脉冲的产生有免疫性,也能获得一种侦测错误同步脉冲的方法。
与容错性相关的是,有两个型号的伺服域读错误缺少位和冗余位。信号位容错性是本实用新型的一个重要方面。如果在扇区标志子域304的同步样式易受信号位错误的影响,在所使用技术固有的错误率下同步样式可能丢失。在磁盘驱动器中,此错误率为1/1010。
设计一个同步样式是可能的,即一个扇区标志子域只易受两个或更多位错误的影响,然后容错性显著增加。在磁盘驱动器中,两个独立位错误的错误率是单个位错误率的平方。用单独位错误率的1/1010,一个同步样式需要两个独立的位错误,导致1/1010错误率(因为错误失独立事件,它们的可能性增加)。因此,如果同步样式对两个独立位错误是免疫的,错误出现100亿次的较少频率。
为了与磁盘同步,必须确认一个在实际同步位位置前的区域,以便在同步脉冲上触发的硬件能装配。被确认的区域是在扇区标志子域304中的DC消磁缺口。特定的,伺服域300中两个脉冲间的距离受到监控且当在预定时间段没有检测到脉冲时,在此实例中典型的值是两微秒,硬件也能检测同步脉冲。
因此,DC消磁缺口既不会在柱面地址子域303被缺少位的出现错误的识别,也不会因为在扇区标志子域304中DC消磁缺口中的冗余脉冲而错过。为了在不丢失同步时钟的情况下允许更大的转速变化,即不捕获同步位,检测DC消磁缺口的硬件在柱面地址/AGC子域303被及早给予电压。
特别的,DC消磁缺口搜寻窗信号604在读-写恢复区312开启后大约13微秒开始起作用,DC消磁缺口搜寻窗信号604保持活动直到大约19微秒解决转速变化。DC消磁缺口的长度必须比任何自然出现的DC消磁缺口更长。
因为DC消磁缺口检测在柱面地址/AGC子域303开始,DC消磁缺口的合格长度比任何平常出现的在格雷码磁道地址内的DC消磁缺口要长。另外,为了缺少位的免疫性,DC消磁缺口必须比最长的平常出现的的在格雷码内由于缺少位的出现而产生的DC消磁缺口要长。DC消磁缺口的长度范围从3*TDC到36*TDC,最佳为10*TDC,其中内部时钟TDC为166.667纳秒,是用于增加DC消磁缺口计数的时钟周期的长度。TDC是T1的五分之四。
在格雷码地址读入以后,DC消磁缺口可能不会被有效隐藏DC消磁缺口的冗余脉冲破坏,DC消磁缺口从格雷码地址最后的负脉冲开始,在没有负脉冲后结束。读通道只允许正脉冲跟随负脉冲,因此如果错误出现,在柱面地址域的最后一个负脉冲之后,读通道只允许一个正的错误脉冲通过。因为当测量DC消磁缺口时正脉冲不被检测,所以正的错误脉冲不起作用。因此,DC消磁缺口对单个信号位错误有免疫性。在检测完DC效磁缺口后,就必须正确的检测同步脉冲504A和504B中的一个。
本实用新型揭露了用来限定同步脉冲的一补偿磁模式中单独位错误、旋转马达速率变化和正常采样变化的新颖方法。简要的说,第一同步脉冲504A必须位于第一窗口605A内指示DC消磁缺口的开始处,称为同步1DC指示窗口,和第一窗口606A指示同步脉冲处,称为同步1扇区指示窗口。
如果第一同步脉冲504A与窗口605A和606A都一致,则第一同步脉冲504A是合格且可以使用的。如果第一同步脉冲504A与窗口605A一致,而与窗口606A不一致,则第一同步脉冲504A仍然是合格且可以使用的。然而,会出现一个错误信号暗示在旋转速率中出错或者一可能错误同步脉冲。如果第一同步脉冲504A与窗口605A和606A都不一致,则第一同步脉冲504A将被忽略,而将使用第二同步脉冲504B建立同步。
第一或第二同步脉冲504A和504B都可以达到同步。如果第一同步脉冲504A是合格的,则忽略第二同步脉冲504B。后续会有对该同步方法作更完全的解释。
请参照图7A到7B,类似的特征用相同的符号表示。行752A到752H是本实用新型典型伺服域300的一连续径向磁模式。伺服域模式752A到752H被分为许多部分只是为了陈述的方便。751A到751H代表十亿分之333.3333秒(十亿分之8*41.66667秒)的时间。因此,行751B中期间24的结尾相当于十亿分之8000秒。行755E到758E和755F到758F代表用来增加DC缺口计算的时钟间隔TDC。本实例中,每时钟间隔TDC是行751中时间的一半。图7A到7H中的600个指示数字代表图6中相应阶段和特征的时间。
选择同步1指示窗口605A的前缘605A-L来假定格雷编码柱面地址被完全的读取。如图7E所示,DC缺口计数器通过在行751E的最后时间期间49处带一尖峰的负脉冲来复位。该DC缺口计数器通过相应于行755E期间的每个时钟而增加。当该缺口计数达到数“11”,则该DC消磁缺口是合格的且用来产生同步1DC指示窗口的605A的硬件也是有效的。在下个时钟阶段前缘605A-L则被引发。因此,同步1指示窗口605A在DC消磁缺口合格后立即开始。
同步指示窗口605A的宽度是经过挑选的,用来确保如果同步脉冲504A在窗口605A内下降时位置子域306中位置数据的正确读取,也就是说,同步脉冲504A在窗口605A打开时产生。本实例中,如果同步脉冲504A在一窗口中下降约3*T1的宽度,仍能正确的检测到子域306中的位置脉冲。由于期间T1为十亿分之208秒,同步1DC指示窗口605A的宽度适当的小于十亿分之624秒。因此,同步1DC指示窗口605A被选为十亿分之500秒,也就是用行755E所示的三个DC缺口计算时钟期间TDC宽度。
此外为确保位置数据的正确探测,该宽度窗口同样补偿在采样DC消磁缺口开始的正常变化。这一动作可引起一个时钟脉冲的延迟。本例中,同步1DC指示窗口605A将稍后开始一DC缺口时钟循环,但窗口605A仍为三个时钟区间TDC宽度。因此,如图7F所示,第一同步标志404A在封在盒子605A中的窗口内下降,也就是,同步脉冲504A当窗口605A打开时产生。
因此,限定第一同步脉冲504A的第一要求为,脉冲产生在该伺服域中一断定指示点后的一第一预定时间内。
第二个限定条件是从当前的同步脉冲中分离。两同步脉冲尖的距离为一精确的圆周距离,所以同步脉冲间的时间区间是已知的。为允许旋转速率变化,选择一宽度为W2的窗口,W2=(120/S)*(1/(No.of sectors/track))*(V/100)其中S是旋转马达速率V是旋转马达速率容许变化本实例中,速率S是3571rmp。每磁道扇区数为72,速率变化V是±0.2%。窗口宽度W2以0.93微秒计算。因此窗口606A和608A选为1微秒,基本等于宽度W2。如果该旋转马达速率是一常量的话,窗口宽度W2则置于同步脉冲位置的中心。
请参照图7F,该负同步脉冲在同步标志404A处开始。因此,第一同步1扇区指示窗口居中与该点,开始于22.75时间区间结束语58.75时间区间,其中时间区间是十亿分之333.33秒。
第一同步1脉冲504A直到在同步1DC缺口指示窗口605A中下降才被接受。如果它不在同步1扇区指示窗口606A中下降则会产生一错误。因此,本例中同步不是通过同步1脉冲504A建立起来的。
尽管同步不是通过同步1脉冲504A建立起来的,同步仍然可以通过同步2脉冲504B建立。为从同步2脉冲504B中获得同步,脉冲504B必须与同步2缺口指示窗口607A一致。同步2扇区指示窗口608A的位置和宽度的选择与上述同步1扇区指示窗口的方式相同,除了窗口是置中于第二同步标志404B中。
该同步2的DC缺口指示窗口607A的前缘和宽度的选取是考虑到第一同步脉冲504A遗漏的原因的。如果格雷编码柱面地址的最后一位丢失或漏掉,该DC缺口计算就会从行757E或行758E中的采样错误开始。因此,同步1的DC缺口指示窗口605A产生的较早。为捕捉到同步2脉冲504B,同步2的DC缺口指示窗口607A的容差是不严格的。
本实例中,窗口607A是开始的,所以当最后格雷编码丢失时,窗口607A与同步1的DC缺口指示窗口605A重叠。因此,如图7F所示,该窗口前缘在18.5*TDC。一实例中,使用该DC缺口计算来产生一在18.5*TDC的信号接着产生窗口607A。
窗口607A宽度是经过挑选的,所以当最后格雷编码柱面地址丢失时,同步2的DC缺口指示窗口607A至少在同步2脉冲504B后延伸一时钟区间TDC。
行755F显示了当DC消磁缺口被正常检测到时,同步2的DC缺口指示窗口607A的位置。行756F显示了当DC消磁缺口在跟随一采样错误后检测开始时,同步2的DC缺口指示窗口607A的位置,图758F显示了,当DC消磁缺口在跟随一采样错误后检测开始时,及当最后为格雷编码柱面地址丢失或漏掉时,同步2的DC缺口指示窗口607A的位置。这些例子中,同步2脉冲504B在同步2的DC缺口指示窗口607A中下降。
当同步2脉冲504B在同步2扇区指示窗口608A和同步2DC缺口指示窗口607中下降时,则建立了同步。然而,由于当同步不在同步1脉冲504A建立时,会产生一错误,在一实例中操作的写模式被禁止了。如果下个扇区同步在同步1脉冲504A获得,则操作正常进行。然而,同步2脉冲504B上预定数的连续同步后,典型的为3或4个,则会存在一问题且该磁盘驱动器必须重新建立同步。
现有技术中,如果同步在同步1脉冲丢失则重新建立同步时必须的。本实用新型新颖方法则保证了当同步在同步1脉冲丢失时仍保持同步。因而,本方法提升了磁盘驱动器的操作性能。
请参阅图8A,缺少了同步1脉冲504A。然而,同步2脉冲504B与同步2DC缺口指示窗口607A和同步2扇区指示窗口608A一致。因此,同步是通过同步2脉冲504B获得的。当同步从同步2脉冲504B获得,程序就转向硬件,来补偿同步1脉冲504A和同步2脉冲504B之间的差异。
请参阅图8B,格雷编码柱面地址中的最后一位丢失,所以该DC消磁缺口被过早的限定了。因此,同步1缺口指示窗口605A产生的早,但同步1脉冲504A与两窗口605A和606A之间不能获得一致。然而,同步可以通过捕捉同步2脉冲504B获得。
图8C显示了一未作用于窗口的外来的正脉冲。因此,同步从同步1脉冲504A获得。
另一个同步定时条件是的准确度测量,通过它可以逐扇区的读取索引和柱面地址。如果该索引和各类编码数据位是错误的,则该同步是不可信的需要采取适当的措施。
同步中两窗口的使用,提供了一建议设备来为一磁盘驱动器提供进一步能耗及保持同步。特殊的,用来同步DC缺口指示窗口的计算或用来同步扇区指示窗口的计算可以被编程来计算两扇区而不是一个,这样同步就可以只为零一扇区建立。这将允许读信道在伺服域上保持停止因此降低能耗。跳过2,3,4的扩展或一个绝对数的扇区遵循相同的原理,只需要对使用的计数器进行适当的调整。因此,只读取一磁道中该伺服域的一子集从而当磁盘驱动器空闲时降低了能耗。
图9是适用本实用新型预先植入式伺服系统的一磁盘的交叉组合视图。该磁盘数据区内径IR大约13.4毫米,数据区外径OR大约22.1毫米。因此,该磁盘的数据区包括内部的指引区和外部的半径约为8.7毫米。该磁盘密度大约40,000bpi,每英寸1550磁道。该磁盘安装在半径约6毫米的中枢上。内部碰撞停止ICS半径大约12.7毫米。装载/卸载斜面203(图2)通常达到半径约22.7毫米。
图10B是该磁盘中磁道3-6伺服域的磁双位平面图。其它的伺服域及数据区具有和图10A所示的方块图相同的结构。图10C表示的是读取磁道3中的信息时产生的信号模式。
权利要求1.一种微型磁盘驱动器,其包括一第一直径为35mm的机架,一支撑在所述机架内的磁盘,所述磁盘的表面含有大量同心磁道,所述同心磁道又细分为多个扇区,其特征在于所述的微型磁盘驱动器的所述同心磁道包含预先录入的植入式伺服域,且所述的微型磁盘驱动器使用所述预先录入的植入式伺服域在任意一个所述的同心磁道上径向及圆周向定位一个读写头,所述预先录入的植入式伺服域包括一个用于扇区识别的索引/AGC子域,所述索引/AGC子域包含在所述扇区内,同时还可同步地提供自动增益控制数据;及一个用于识别读写头径向位置的柱面地址/AGC子域,所述柱面地址/AGC子域还可同步地提供自动增益控制数据。
2.如权利要求1所述的微型磁盘驱动器,其特征在于上述索引/AGC子域包含所述预先录入的植入式伺服域的完整性校验信息。
3.如权利要求1所述的微型磁盘驱动器,其特征在于上述微型磁盘驱动器进一步包含一用于驱动所述磁盘旋转的旋转马达,所述旋转马达可在3到5伏的电压范围内工作。
4.如权利要求1所述的微型磁盘驱动器,其特征在于上述微型磁盘驱动器进一步包含一位于上述机架内并靠近上述读写头的铁素体屏蔽组件,所述铁素体屏蔽组件用于为上述读写头屏蔽电磁干扰。
5.如权利要求1所述的微型磁盘驱动器,其特征在于上述磁盘表面的一部分是一个粗糙的起飞及降落带,同时,所述微型磁盘驱动器是一个接触式开/关的设备。
6.如权利要求4所述的微型磁盘驱动器,其特征在于上述读写头是一个50%的读写头。
7.如权利要求3所述的微型磁盘驱动器,其特征在于上述旋转马达包含大量的磁极,并且所述磁极的数量大于12。
8.如权利要求5所述的微型磁盘驱动器,其特征在于上述磁盘的直径为33mm到34mm之间。
9.如权利要求4所述的微型磁盘驱动器,其特征在于上述机架的第二外部直径为50.8mm。
专利摘要一种微型磁盘驱动器,其包括一第一直径为35mm的机架,一支撑在所述机架内的磁盘,所述磁盘的表面含有大量同心磁道,所述同心磁道又被预先录入的植入式伺服域细分为多个扇区,所述的微型磁盘驱动器还包括使用所述预先录入的植入式伺服域在任意一个所述的同心磁道上径向及圆周向定位一个读写头,所述预先录入的植入式伺服域包括一个用于扇区识别的索引/AGC子域,所述索引/AGC子域包含在所述扇区内,同时还可同步地提供自动增益控制数据;及一个用于识别读写头径向位置的柱面地址/AGC子域,所述柱面地址/AGC子域还可同步地提供自动增益控制数据。
文档编号G11B21/10GK2605639SQ0225062
公开日2004年3月3日 申请日期2002年12月21日 优先权日2002年12月21日
发明者詹姆士·莫利郝斯, 史蒂文森·沃克, 史蒂芬·考文 申请人:深圳易拓科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1