抗多节点翻转的存储器的制造方法

文档序号:6766378阅读:288来源:国知局
抗多节点翻转的存储器的制造方法
【专利摘要】抗多节点翻转的存储器,涉及集成电路领域。本发明是为了降低甚至消除SEU效应在存储器中的影响。它具有对存储单元发生单节点翻转和多节点翻转时的容错保护功能,它包括两个PMOS存取晶体管以及一个上拉网络和一个下拉网络构成的堆栈结构。所述的一个上拉网络和一个下拉网络构成的堆栈结构(stacked?structure),由PMOS晶体管P1、P2、P3、P4、P5和P6同NMOS晶体管N1、N2、N3和N4共同组成。它的一个作用是来降低存储单元的功耗。本发明可以对于存储器中任意单个节点的翻转进行加固,还可以对固定的两个节点进行抗多节点翻转容错,而不依赖于存储器所存储的值。
【专利说明】抗多节点翻转的存储器
【技术领域】
[0001 ] 本发明涉及集成电路领域。
【背景技术】
[0002]随着集成电路工艺技术的进步,由福射粒子引起的单粒子翻转(single eventupset, SEU)已经成为了影响存储器尤其是静态随机存取储存器(static random accessmemory,SRAM)可靠性的重要因素之一。在空间环境中,当α粒子或质子等轰击SRAM器件敏感节点的时候,将会产生额外的电荷,而这些电荷将会改变存储单元的存储值。虽然SEU并不会引起器件发生永久错误,但是有可能会导致电子系统失效,因此又叫做软错误。传统的标准6管存储单元受到辐射粒子轰击后的波形图如图1和图2所示。尤其是当CMOS技术进入深亚微米以及纳米节点后,电源电压的持续降低以及电路节点电容的不断减小已经使得存储器更加敏感于辐射粒子,并且相邻存储单元之间的距离越来越小,那么一次粒子辐射将会由于电荷共享效应而导致存储单元多个节点发生翻转,从而进一步降低存储器的可靠性。因此,需要对现代纳米存储器进行抗多节点翻转加固设计。

【发明内容】

[0003]本发明是为了降低甚至消除SEU效应在存储器中的影响,从而提供一种抗多节点翻转的存储器。
[0004]抗多节点翻转的存储器,它包括八个PMOS晶体管和四个NMOS晶体管;
[0005]所述八个PMOS晶体管分别为一号晶体管P1、二号晶体管P2、三号晶体管P3、四号晶体管P4、五号晶体管P5、六号晶体管P6、七号晶体管P7和八号晶体管P8 ;
[0006]所述四个NMOS晶体管分别为九号晶体管N1、十号晶体管N2、i 号晶体管N3和十二号晶体管N4 ;
[0007]所述一号晶体管Pl的漏极接入电源VDD ;
[0008]所述三号晶体管P3的漏极接入电源VDD ;
[0009]所述一号晶体管Pl的栅极同时与九号晶体管NI的栅极、三号晶体管P3的源极、四号晶体管P4的漏极、六号晶体管P6的栅极和八号晶体管P8的漏极连接;
[0010]八号晶体管P8的源极接入位线BL ;
[0011]八号晶体管P8的栅极接入字线WL ;
[0012]所述一号晶体管Pl的源极同时与七号晶体管P7的漏极、二号晶体管P2的漏极、五号晶体管P5的栅极、十一号晶体管N3的栅极和三号晶体管P3的栅极连接;
[0013]七号晶体管P7的源极接入位线BLN ;
[0014]七号晶体管P7的栅极接入字线WL ;
[0015]五号晶体管P5的漏极接入电源VDD ;
[0016]五号晶体管P5的源极同时与十号晶体管N2的栅极、四号晶体管P4的栅极、十一号晶体管N3的漏极和十二号晶体管N4的源极连接;[0017]六号晶体管P6的漏极接入电源VDD ;
[0018]六号晶体管P6的源极同时与十二号晶体管N4的栅极、二号晶体管P2的栅极、九号晶体管NI的漏极和十号晶体管N2的源极连接;
[0019]二号晶体管P2的源极与九号晶体管NI的源极连接;
[0020]四号晶体管P4的源极与十一号晶体管N3的源极连接;
[0021]十号晶体管N2的漏极同时与电源地和十二号晶体管N4的漏极连接。
[0022]该存储器在存操作状态下,字线WL为高电平,三号晶体管P3、五号晶体管P5、二号晶体管P2、九号晶体管NI和十号晶体管N2处于开态,一号晶体管P1、四号晶体管P4、六号晶体管P6、七号晶体管P7、八号晶体管P8、十一号晶体管N3和十二号晶体管N4处于关态。
[0023]该存储器在读操作状态下,两条位线BL和BLN预充电到VDD ;字线WL为低电平,四号晶体管P4的源极与三号晶体管P3的漏极之间的线路为节点Q,所述节点Q高电平;
[0024]一号晶体管Pl的源极与二号晶体管P2的漏极之间的线路为节点QN,所述节点QN通过七号晶体管P7、二号晶体管P2、九号晶体管NI和十号晶体管N2进行放电,采用灵敏放大器根据两条位线之间的电压差将存储器的状态输出,实现读操作。
[0025]该存储器在写操作状态下,位线BL为低电平,位线BLN为高电平;
[0026]当字线WL为低电平时,四号晶体管P4的源极与三号晶体管P3的漏极之间的线路为节点Q,所述节点Q为低电平;一号晶体管Pl的源极与二号晶体管P2的漏极之间的线路为节点QN,所述节点QN为高电平;
[0027]—号晶体管P1、六号晶体管P6、四号晶体管P4、七号晶体管P7、八号晶体管P8、十二号晶体管N4和十一号晶体管N3处于开态;十号晶体管N2、九号晶体管N1、二号晶体管P2、三号晶体管P3和五号晶体管P5处于关态;
[0028]当字线WL回到高电平时,九号晶体管NI的漏极和十号晶体管N2的源极之间的线路为节点so、十一号晶体管N3的漏极和十二号晶体管N4的源极之间线路为节点SI,节点Q、节点QN、节点SO和节点SI均处于稳定状态,实现读操作。
[0029]本发明针对SEU效应发生在存储单元时的情况,基于SEU产生的物理机制以及合理的版图拓扑结构,提供了一种新型的抗辐射存储单元来对存储单元进行单节点和多节点翻转抗辐射加固,从而可以有效地降低甚至消除SEU效应在存储器中的影响。本发明的面积和功耗消耗较低,如相比于传统13T存储单元,面积降低了 10%,功耗降低了 50%。
【专利附图】

【附图说明】
[0030]图1是【背景技术】中的6管SRAM电路图;
[0031]图2是【背景技术】中的6管SRAM电路发生SEU时的波形图;
[0032]图3是本发明的抗多节点翻转存储器;
[0033]图4是【具体实施方式】一中存储器的读操作波形图;
[0034]图5是【具体实施方式】一中存储器的写操作波形图;
[0035]图6是本发明在节点QN发生SEU时的仿真波形图;图中标记61为节点Q处的电压,标记62为节点QN处的电压,标记63为节点SI处的电压,标记64为节点SO处的电压;
[0036]图7是本发明在节点SI发生SEU时的仿真波形图;图中标记71为节点SO处的电压,标记72为节点Q处的电压,标记73为节点SI处的电压,标记74为节点QN处的电压;[0037]图8是本发明在节点SO发生SEU时的仿真波形图;图中标记81为节点Q处的电压,标记82为节点SI处的电压,标记83为节点QN处的电压,标记84为节点SO处的电压;
[0038]图9是在节点SO-Sl发生SEU时的仿真波形图;图中标记91为节点SO处的电压,标记92为节点QN处的电压,标记93为节点SO处的电压,标记94为节点SI处的电压;
【具体实施方式】
[0039]【具体实施方式】一、结合图3说明本【具体实施方式】,抗多节点翻转的存储器,它包括八个PMOS晶体管和四个NMOS晶体管;
[0040]所述八个PMOS晶体管分别为一号晶体管P1、二号晶体管P2、三号晶体管P3、四号晶体管P4、五号晶体管P5、六号晶体管P6、七号晶体管P7和八号晶体管P8 ;
[0041]所述四个NMOS晶体管分别为九号晶体管N1、十号晶体管N2、i 号晶体管N3和十二号晶体管N4 ;
[0042]所述一号晶体管Pl的漏极接入电源VDD ;
[0043]所述三号晶体管P3的漏极接入电源VDD ;
[0044]所述一号晶体管Pl的栅极同时与九号晶体管NI的栅极、三号晶体管P3的源极、四号晶体管P4的漏极、六号晶体管P6的栅极和八号晶体管P8的漏极连接;
[0045]八号晶体管P8的源极接入位线BL ;
[0046]八号晶体管P8的栅极接入字线WL ;
[0047]所述一号晶体管Pl的源极同时与七号晶体管P7的漏极、二号晶体管P2的漏极、五号晶体管P5的栅极、十一号晶体管N3的栅极和三号晶体管P3的栅极连接;
[0048]七号晶体管P7的源极接入位线BLN ;
[0049]七号晶体管P7的栅极接入字线WL ;
[0050]五号晶体管P5的漏极接入电源VDD ;
[0051]五号晶体管P5的源极同时与十号晶体管N2的栅极、四号晶体管P4的栅极、十一号晶体管N3的漏极和十二号晶体管N4的源极连接;
[0052]六号晶体管P6的漏极接入电源VDD ;
[0053]六号晶体管P6的源极同时与十二号晶体管N4的栅极、二号晶体管P2的栅极、九号晶体管NI的漏极和十号晶体管N2的源极连接;
[0054]二号晶体管P2的源极与九号晶体管NI的源极连接;
[0055]四号晶体管P4的源极与十一号晶体管N3的源极连接;
[0056]十号晶体管N2的漏极同时与电源地和十二号晶体管N4的漏极连接。
[0057]该存储器在存操作状态下,字线WL为高电平,三号晶体管P3、五号晶体管P5、二号晶体管P2、九号晶体管NI和十号晶体管N2处于开态,一号晶体管P1、四号晶体管P4、六号晶体管P6、七号晶体管P7、八号晶体管P8、十一号晶体管N3和十二号晶体管N4处于关态。
[0058]该存储器在读操作状态下,两条位线BL和BLN预充电到VDD ;字线WL为低电平,四号晶体管P4的源极与三号晶体管P3的漏极之间的线路为节点Q,所述节点Q高电平;
[0059]一号晶体管Pl的源极与二号晶体管P2的漏极之间的线路为节点QN,所述节点QN通过七号晶体管P7、二号晶体管P2、九号晶体管NI和十号晶体管N2进行放电,采用灵敏放大器根据两条位线之间的电压差将存储器的状态输出,实现读操作。[0060]该存储器在写操作状态下,位线BL为低电平,位线BLN为高电平;
[0061]当字线WL为低电平时,四号晶体管P4的源极与三号晶体管P3的漏极之间的线路为节点Q,所述节点Q为低电平;一号晶体管Pl的源极与二号晶体管P2的漏极之间的线路为节点QN,所述节点QN为高电平;
[0062]—号晶体管P1、六号晶体管P6、四号晶体管P4、七号晶体管P7、八号晶体管P8、十二号晶体管N4和十一号晶体管N3处于开态;十号晶体管N2、九号晶体管N1、二号晶体管P2、三号晶体管P3和五号晶体管P5处于关态;
[0063]当字线WL回到高电平时,九号晶体管NI的漏极和十号晶体管N2的源极之间的线路为节点so、十一号晶体管N3的漏极和十二号晶体管N4的源极之间线路为节点SI,节点Q、节点QN、节点SO和节点SI均处于稳定状态,实现读操作。
[0064]工作原理:本发明针对SEU效应发生在存储单元时的情况,基于SEU产生的物理机制以及合理的版图拓扑结构,提供了一种新型的抗辐射存储单元来对存储单元进行单节点和多节点翻转抗辐射加固,从而可以有效地降低甚至消除SEU效应在存储器中的影响。它的面积和功耗消耗较低,对电路系统性能影响较小。由于存读单元属于锁存器,因此本加固设计也是一个抗辐射锁存器的加固设计。
[0065]使用TSMC65nm CMOS工艺,本发明设计的新型抗多节点翻转的存储器结构如图3所示。它有12个晶体管组成,其中PMOS晶体管有8个,分别是P1、P2、P3、P4、P5、P6、P7和P8 ;NM0S晶体管有4个,分别是N1、N2、N3和N4。PMOS晶体管P7和P8是存取晶体管,它们由字线WL来控制开关操作;PM0S晶体管P1、P3、P5和P6组成了上拉网络;同时,PMOS晶体管P2和P4同NMOS晶体管N1、N2、N3和N4构成了下拉网络。设计的抗多节点翻转存储器的输出节点是Q节点和QN节点,其中Q节点通过PMOS存取晶体管P8与位线BL相连接,而QN节点通过PMOS存取晶体管P7与位线BLN相连接。在设计的存储单元中,PMOS晶体管PU P2、P3、P4、P5和P6同NMOS晶体管N1、N2、N3和N4共同构成了堆栈结构(stackedstructure),来降低存储单元的功耗。
[0066]假设存储器此时的状态如图3所示,也就是说,QN=O, Q=USO=O和Sl=I。
[0067]设计存储器存操作:当字线WL为高电平“I”的时候,晶体管P3、P5、P2、NI和N2处于开态,剩下的晶体管都处于关态。此时,存储器处于存操作状态。
[0068]设计存储器读操作:首先,两条位线BL和BLN被预充电到VDD。当字线WL位低电平“O”的时候,节点Q保持它原来的“ I ”状态。但是节点QN将会通过晶体管P7、P2、NI和N2进行放电。然后,灵敏放大器根据两条位线之间的电压差将存储器的状态输出,从而完成读操作。图4显示了设计的存储器的读操作波形。
[0069]设计存储器写操作:为了对存储器进行写操作,位线BL需要被下拉到低电平“0”,同时位线BLN需要被上拉到高电平“I”。当字线WL位低电平“O”的时候,节点Q和节点QN被分别下拉到低电平“O”和上拉到高电平“I”。然后,晶体管PU P6、P4、N4和N3被打开,处于开态;同时晶体管N2、N1、P2、P3和P5被关闭,处于关态。最后,当字线WL回到高电平“I”的时候,所有节点都处于稳定状态,从而设计的存储器完成写操作。图5显示了设计的存储器的写操作波形。
[0070]基于SEU产生机制,当一个辐射粒子轰击PMOS晶体管的时候,只能产生正的瞬态电压脉冲;而轰击NMOS晶体管的时候,只能产生负的瞬态电压脉冲。因此,Q点不是敏感节点,由于它没有与NMOS晶体管相连接。考虑图3给定的状态,敏感节点是节点S0、S1和QN。在另一个存储状态,也就是QN=0、Q=USO=O和Sl=I状态,敏感节点是节点S0、SI和Q。
[0071]在电荷共享引起的多节点翻转现象中,多余两个节点的电荷共享是不会引起存储器状态发生有效地改变,因此,本设计的抗多节点翻转存储器主要考虑对两个敏感节点进行抗辐射加固。
[0072]本发明的存储器的抗辐射性能分析:
[0073]1、假设节点QN被翻转到“I”状态,它将关断晶体管P3和P5,并且打开晶体管N3。节点Q处于“I”状态。由于电容效应,节点SI仍然是“I状态”。因此,晶体管N2处于开态,从而保证节点SO保持它的开始“O”状态。结果,节点QN可以恢复到它的开始“O”状态。图6显示了在节点QN发生SEU时的仿真波形。
[0074]2、当节点SI发生翻转的时候,晶体管P4和N2将会分别被打开和关闭。但是,由于节点QN保持它的“O”状态,晶体管N3将会一直被关闭,而晶体管P5将会一直被开启。然后,节点SI被恢复到它原来的“I”状态;图7显示了在节点SI发生SEU时的仿真波形。
[0075]3、当节点SO发生翻转的时候,晶体管P2被快速地关闭。结果,节点QN保持原始的“O”状态,从而保证晶体管P5处于开态。结果,晶体管N2将处于开态,从而节点SO被恢复。图8显示了在节点SO发生SEU时的仿真波形。
[0076]4、由于电荷共享效应的影响,节点SO和SI有可能被影响。此时,晶体管P4和N4被打开,晶体管P2和N2被关闭。但是,由于晶体管N3和P2处于关闭的状态,节点Q和QN仍然保持它们各自的开始状态。因此,晶体管P5将处于开态,它能够将已经翻转的SO和SI节点恢复到它们各自原来的状态。对应的,如果设计的存储器处于另外一个状态,也就是QN=U Q=O, SO=I和Sl=O状态,在节点SO和SI处发生的多节点发转也会被恢复。因此,节点SO和SI是两个固定的可从多节点翻转中恢复的节点,并且这两个节点与存储器存储的值无关。图9显示了在节点SO-Sl发生SEU时的仿真波形。
[0077]5、当节点SO-QN或者S1-QN发生多节点翻转的时候,QN节点将会关闭晶体管P5和开启晶体管N3。同时,晶体管P4和N4也被打开,从而将节点Q下拉到“O”状态。结果,存储的状态发生翻转。
[0078]从以上的分析来看,当单个敏感节点或者节点SO-Sl发生翻转的时候,存储器总会有一个或者两个节点不受影响,从而可以将发生翻转的节点恢复到原有的状态来避免存储器发生翻转现象。最差情况是当节点SO-QN或Sl-QN发生多节点翻转的时候,设计的存储器将不能把翻转的节点恢复到原始状态,从而导致存储器被翻转。因此,为了最小化节点SO-QN或Sl-QN发生多节点翻转的可能性,需要在版图设计中合理的考虑版图拓扑结构。因此,在版图绘制的时候,可以将节点QN与节点SO-Sl在版图的物理距离上绘制的比较远。
[0079]在两个PMOS晶体管之间发生电荷共享的有效距离是1.62 μ m,而在一个PMOS晶体管和NMOS晶体管之间发生电荷共享的有效距离仅仅是0.6 μ m。由于N阱能够有效地抑制电荷共享,因此,在绘制的版图中,我们将节点QN和节点SO绘制在两个不同的N阱中。通过这样一个合理的版图拓扑结构,使得节点QN与节点SO或SI的距离远远大于1.62 μ m或
0.6 μ m0
[0080]因此,可以认为在节点QN和节点SO或者节点QN和节点SI之间发生电荷共享的可能性是不存在的。由于节点SO和节点SI之间的距离为0.45 μ m (小于0.6 μ m),所以在这两个节点将有可能发生电荷共享。但是,根据以上的分析以及图8的仿真波形,在节点SO和节点SI发生的多节点翻转是可以被恢复的。因此,构造的抗多节点翻转的存储器能够有效的对单节点翻转和多节点翻转进行容错保护,从而提高系统的可靠性。
【权利要求】
1.抗多节点翻转的存储器,其特征是:它包括八个PMOS晶体管和四个NMOS晶体管; 所述八个PMOS晶体管分别为一号晶体管(P1)、二号晶体管(P2)、三号晶体管(P3)、四号晶体管(P4)、五号晶体管(P5)、六号晶体管(P6)、七号晶体管(P7)和八号晶体管(P8); 所述四个NMOS晶体管分别为九号晶体管(NI)、十号晶体管(N2)、十一号晶体管(N3)和十二号晶体管(N4); 所述一号晶体管(Pl)的漏极接入电源VDD ; 所述三号晶体管(P3)的漏极接入电源VDD ; 所述一号晶体管(Pl)的栅极同时与九号晶体管(NI)的栅极、三号晶体管(P3)的源极、四号晶体管(P4)的漏极、六号晶体管(P6)的栅极和八号晶体管(P8)的漏极连接; 八号晶体管(P8)的源极接入位线BL ; 八号晶体管(P8)的栅极接入字线WL ; 所述一号晶体管(Pl)的源极同时与七号晶体管(P7)的漏极、二号晶体管(P2)的漏极、五号晶体管(P5)的栅极、十一号晶体管(N3)的栅极和三号晶体管(P3)的栅极连接; 七号晶体管(P7)的源极接入位线BLN ; 七号晶体管(P7)的栅极接入字线WL ; 五号晶体管(P5)的漏`极接入电源VDD ; 五号晶体管(P5)的源极同时与十号晶体管(N2)的栅极、四号晶体管(P4)的栅极、十一号晶体管(N3)的漏极和十二号晶体管(N4)的源极连接; 六号晶体管(P6)的漏极接入电源VDD ; 六号晶体管(P6)的源极同时与十二号晶体管(N4)的栅极、二号晶体管(P2)的栅极、九号晶体管(NI)的漏极和十号晶体管(N2)的源极连接; 二号晶体管(P2)的源极与九号晶体管(NI)的源极连接; 四号晶体管(P4)的源极与十一号晶体管(N3)的源极连接; 十号晶体管(N2)的漏极同时与电源地和十二号晶体管(N4)的漏极连接。
2.根据权利要求1所述的抗多节点翻转的存储器,其特征在于该存储器在存操作状态下,字线WL为高电平,三号晶体管(P3)、五号晶体管(P5)、二号晶体管(P2)、九号晶体管(NI)和十号晶体管(N2)处于开态,一号晶体管(P1)、四号晶体管(P4)、六号晶体管(P6)、七号晶体管(P7)、八号晶体管(P8)、十一号晶体管(N3)和十二号晶体管(N4)处于关态。
3.根据权利要求1所述的抗多节点翻转的存储器,其特征在于该存储器在读操作状态下,两条位线BL和BLN预充电到VDD ;字线WL为低电平,四号晶体管(P4)的源极与三号晶体管(P3)的漏极之间的线路为节点Q,所述节点Q为高电平; 一号晶体管(Pl)的源极与二号晶体管(P2)的漏极之间的线路为节点QN,所述节点QN通过七号晶体管(P7)、二号晶体管(P2)、九号晶体管(NI)和十号晶体管(N2)进行放电,采用灵敏放大器根据两条位线之间的电压差将存储器的状态输出,实现读操作。
4.根据权利要求1所述的抗多节点翻转的存储器,其特征在于该存储器在写操作状态下,位线BL为低电平,位线BLN为高电平; 当字线WL为低电平时,四号晶体管(P4)的源极与三号晶体管(P3)的漏极之间的线路为节点Q,所述节点Q为低电平;一号晶体管(Pl)的源极与二号晶体管(P2)的漏极之间的线路为节点QN,所述节点QN为高电平;一号晶体管(P1)、六号晶体管(P6)、四号晶体管(P4)、七号晶体管(P7)、八号晶体管(P8)、十二号晶体管(N4)和十一号晶体管(N3)处于开态;十号晶体管(N2)、九号晶体管(NI)、二号晶体管(P2)、三号晶体管(P3)和五号晶体管(P5)处于关态; 当字线WL回到高电平时,九号晶体管(NI)的漏极和十号晶体管(N2)的源极之间的线路为节点SO、十一号晶体管(N3)的漏极和十二号晶体管(N4)的源极之间线路为节点SI,节点Q、节点QN、节点SO和节点SI均处 于稳定状态,实现读操作。
【文档编号】G11C11/413GK103778954SQ201410062259
【公开日】2014年5月7日 申请日期:2014年2月24日 优先权日:2014年2月24日
【发明者】肖立伊, 郭靖, 赵强, 杨静 申请人:哈尔滨工业大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1