内存装置及其制作方法与流程

文档序号:15807353发布日期:2018-11-02 21:55阅读:178来源:国知局
内存装置及其制作方法与流程

本发明涉及内存的技术领域,尤其涉及一种内存装置及其制作方法。

背景技术

一般来说,内存会设置一个参考电压接点,用于供给参考电压(vref),以便驱动内存的数据线进行数据读取的操作。并且,数据线是由金属线形成,其上会具有多个片电阻,前述参考电压接点是设置在数据线的一侧或是设置在数据线的中心位置上。

然而,由于数据在线具有多个片电阻,参考电压会受到阻抗衰减问题的影响,使得数据在线距离参考电压接点较近的基准电位会与数据在线距离参考电压接点较远的基准电位不一致,而随着数据线的长度增加会使得参考电压的基准电位损耗更严重,将造成内存因为参考电压偏移下降而产生失真并影响数据读取结果,如此会影响内存读取数据的正确性及稳定性。因此,内存的设计上仍有改善的空间。



技术实现要素:

本发明的主要目的在于提供一种内存装置及其制作方法,以有效地减少参考电压在数据线中被衰减而产生失真的情况,进而造成内存装置在数据读取上产生错误的问题,以增加内存装置的数据读取的正确性及稳定性。

为解决上述问题,本发明实施例提供一种内存装置,包括内存单元、驱动单元与二第三参考电压接点。内存单元具有数据线与二第一参考电压接点,其中数据线包括多个第一输入输出接点,第一输入输出接点依序相邻设置,二第一参考电压接点设置于数据线的两侧。驱动单元具有驱动数据线与二第二参考电压接点,其中驱动数据线包括多个第二输入输出接点,第二输入输出接点依序相邻设置,且第二输入输出接点各自与对应的第一输入输出接点连接,二第二参考电压接点设置于驱动数据线的两侧且各自与第一参考电压接点连接,驱动数据线的长度与数据线的长度相同。二第三参考电压接点各自与第二参考电压接点连接,以供给二第一参考电压。

本发明实施例提供提供一种内存装置的制作方法,包括下列步骤。提供内存单元,其中内存单元包括数据线,数据线包括多个第一输入输出接点,第一输入输出接点依序相邻设置。于内存单元,设置二第一参考电压接点,其中二第一参考电压接点设置于数据线的两侧。提供驱动单元,其相邻于内存单元,其中驱动单元具有驱动数据线,驱动数据线包括多个第二输入输出接点,第二输入输出接点依序相邻设置,且第二输入输出接点各自与对应的第一输入输出接点连接,驱动数据线的长度与数据线的长度相同。于驱动单元,设置二第二参考电压接点,二第二参考电压接点设置于驱动数据线的两侧且各自与第一参考电压接点连接。于驱动单元相对于内存单元的一侧,设置二第三参考电压接点,以供给二第一参考电压,其中二第三参考电压接点各自与第二参考电压接点连接。

根据本发明的技术方案,通过在数据线的两侧分别配置二第一参考电压接点及在驱动数据线的两侧分别配置二第二参考电压接点。另外,除了在数据线的两侧分别配置二第一参考电压接点及在驱动数据线的两侧分别配置二第二参考电压接点外,还在数据线配置至少一第四参考电压接点及在驱动数据线配置至少一第五参考电压接点,其中至少一第四参考电压接点位于第一输入输出接点的其中二第一输入输出接点之间及至少一第五参考电压接点位于第二输入输出接点的其中二第二输入输出接点之间。此外,随着数据线的长度增加,适当地增加第四参考电压接点、第五参考电压接点及第六参考电压接点的数量。如此一来,可以有效地减少第一参考电压在数据线中被衰减而产生失真的情况,进而造成内存装置在数据读取上产生错误的问题,以增加内存装置的数据读取的正确性及稳定性。

附图说明

此处所说明的附图用来提供对本发明的进一步理解,构成本申请的一部分,本发明的示意性实施例及其说明用于解释本发明,并不构成对本发明的不当限定。在附图中:

图1是根据本发明第一实施例的内存装置的示意图。

图2是根据本发明第二实施例的内存装置的示意图。

图3是根据本发明第三实施例的内存装置的示意图。

图4是根据本发明第四实施例的内存装置的制作方法的流程图。

图5是根据本发明第五实施例的内存装置的制作方法的流程图。

具体实施方式

本发明的主要思想在于,基于在数据线的两侧分别配置二第一参考电压接点及在驱动数据线的两侧分别配置二第二参考电压接点。另外,除了在数据线的两侧分别配置二第一参考电压接点及在驱动数据线的两侧分别配置二第二参考电压接点外,还在数据线配置至少一第四参考电压接点及在驱动数据线配置至少一第五参考电压接点,其中至少一第四参考电压接点位于第一输入输出接点的其中二第一输入输出接点之间及至少一第五参考电压接点位于第二输入输出接点的其中二第二输入输出接点之间。此外,随着数据线的长度增加,适当地增加第四参考电压接点、第五参考电压接点及第六参考电压接点的数量。如此一来,可以有效地减少第一参考电压在数据线中被衰减而产生失真的情况,进而造成内存装置在数据读取上产生错误的问题,以增加内存装置的数据读取的正确性及稳定性。

为使本发明的目的、技术方案和优点更加清楚,以下结合附图及具体实施例,对本发明作进一步地详细说明。

在以下列举的各实施例中,将以相同的标号代表相同或相似的组件或构件。

根据本发明的实施例,提供了一种内存装置。

图1是根据本发明第一实施例的内存装置的示意图。本实施例的内存装置100例如为双数据速率同步动态随机存取内存(doubledataratesynchronousdynamicrandomaccessmemory,ddr)。内存装置100包括内存单元110、驱动单元140与二第三参考电压接点171、172。

内存单元110具有数据线120与二第一参考电压接点131、132。数据线120包括多个第一输入输出接点121_1~121_n,其中n为大于1的正整数。其中,第一输入输出接点121_1~121_n依序相邻设置,亦即第一输入输出接点121_2相邻于第一输入输出接点121_1、第一输入输出接点121_3相邻于第一输入输出接点121_2、…、第一输入输出接点121_n相邻于第一输入输出接点121_n-1。

二第一参考电压接点131、132设置于数据线120的两侧,亦即第一参考电压接点131设置于相邻第一输入输出接点121_1,第一参考电压接点132设置于相邻第一输入输出接点121_n。

驱动单元140具有驱动数据线150与二第二参考电压接点161、162。驱动数据线150包括多个第二输入输出接点151_1~151_n,n为大于1的正整数。第二输入输出接点依序相邻设置151_1~151_n,亦即第一输入输出接点151_2相邻于第一输入输出接点151_1、第一输入输出接点151_3相邻于第一输入输出接点151_2、…、第一输入输出接点151_n相邻于第一输入输出接点151_n-1。

第二输入输出接点151_1~151_n各自与对应的第一输入输出接点连接121_1~121_n,亦即第二输入输出接点151_1与第一输入输出接点121_1连接、第二输入输出接点151_2与第一输入输出接点121_2连接、…、第二输入输出接点151_n与第一输入输出接点121_n连接。

二第二参考电压接点161、162设置于驱动数据线150的两侧且各自与第一参考电压接点131、132连接,亦即第二参考电压接点161设置于相邻第二输入输出接点151_1且与第一参考电压接点131连接,第二参考电压接点162设置于相邻第二输入输出接点151_n且与第一参考电压接点132连接。

二第一参考电压接点131、132设置于数据线120的两侧,亦即第一参考电压接点131设置于相邻第一输入输出接点121_1,第一参考电压接点132设置于相邻第一输入输出接点121_n。

在本实施例中,驱动数据线150的长度与数据线120的长度相同,亦即第二输入输出接点151_1~151_n的数量与第一输入输出接点121_1~121_n的数量相对应。也就是说,第一输入输出接点121_1~121_n的数量为16个,则第二输入输出接点151_1~151_n的数量也为16个;第一输入输出接点121_1~121_n的数量为32个,则第二输入输出接点151_1~151_n的数量也为32个;其余则类推。

二第三参考电压接点171、172各自与第二参考电压接点161、162连接,以供给二第一参考电压。亦即,第三参考电压接点171与第二参考电压接点161连接,第三参考电压接点172与第二参考电压接点161。

由上述的说明可知,本实施例藉由在资料线120的两侧分别配置二第一参考电压接点131、132及在驱动数据线150的两侧分别配置二第二参考电压接点161、162。如此一来,可以有效地减少第一参考电压在数据线120中被衰减而产生失真的情况,进而造成内存装置100在数据读取上产生错误的问题,以增加内存装置100的数据读取的正确性及稳定性。

图2是根据本发明第二实施例的内存装置的示意图。内存装置200包括内存单元110、数据线120、二第一参考电压接点131、132、多个第一输入输出接点121_1~121_n、驱动单元140、驱动数据线150、二第二参考电压接点161、162、多个第二输入输出接点151_1~151_n、二第三参考电压接点171、172、至少一第四参考电压接点210、至少一第五参考电压接点220、至少一第六参考电压接点230。其中,内存单元110、数据线120、二第一参考电压接点131、132、多个第一输入输出接点121_1~121_n、驱动单元140、驱动数据线150、二第二参考电压接点161、162、多个第二输入输出接点151_1~151_n、二第三参考电压接点171、172的设置及其对应的连接关系,可参考图1的第一实施例的实施方式,故在此不再赘述。

至少一第四参考电压接点210位于第一输入输出接点121_1~121_n的其中二第一输入输出接点之间。其中,前述的二第一输入输出接点例如为第一输入输出接点121_1~121_n的最中间的相邻二第一输入输出接点。

至少一第五参考电压接点220位于第二输入输出接点151_1~151_n的其中二第二输入输出接点之间,且至少一第五参考电压接点220与至少一第四参考电压接点210连接。其中,前述的二第一输入输出接点例如为第一输入输出接点121_1~121_n的最中间的相邻二第一输入输出接点。

至少一第六参考电压接点230,以供给至少一第二参考电压且位于二第三参考电压接点171、172之间。并且,至少一第六参考电压接点230与至少一第五参考电压接点220连接,而至少一第二参考电压与二第一参考电压相同。

由上述的说明可知,除了在数据线120的两侧分别配置二第一参考电压接点131、132及在驱动数据线150的两侧分别配置二第二参考电压接点161、162外,还在数据线120配置第四参考电压接点210及在驱动数据线150配置第五参考电压接点220,其中第四参考电压接点210位于第一输入输出接点121_1~121_n的其中二第一输入输出接点之间及第五参考电压接点220位于第二输入输出接点151_1~151_n的其中二第二输入输出接点之间。如此一来,更可以有效地减少第一参考电压及第二参考电压在数据线120中被衰减而产生失真的情况,进而造成内存装置200在数据读取上产生错误的问题,以增加内存装置100的数据读取的正确性及稳定性。

在本实施例中,至少一第四参考电压接点210、至少一第五参考电压接点220与至少一第六参考电压接点230的数量是以1个为例来说明。但本实施例不限于此,至少一第四参考电压接点210、至少一第五参考电压接点220与至少一第六参考电压接点230的数量可为2个或2个以上,如图3所示。并且,至少一第四参考电压接点210、至少一第五参考电压接点220与至少一第六参考电压接点230的数量可进一步的随着数据线120(及驱动数据线150)的长度增加而增加。而至少一第四参考电压接点210例如可均匀地分配且位于对应的第一输入输出接点121_1~121_n的其中二第一输入输出接点之间,至少一第五参考电压接点220例如可均匀地分配且位于对应的第二输入输出接点151_1~151_n的其中二第一输入输出接点之间,至少一第六参考电压接点230则对应至少一第五参考电压接点220的位置设置。

举例来说,假设数据线120的长度为a且其包括8个第一输入输出接点121_1~121_8,驱动数据线150的长度也为a且其包括8个第一输入输出接点151_1~151_8,并且内存装置200例如设置1个第四参考电压接点210、1个第五参考电压接点220与1个第六参考电压接点230,其中a为大于0的数值。此时,第四参考电压接点210例如设置在第一输入输出接点121_4、121_5之间,第五参考电压接点220例如设置在第二输入输出接点151_4、151_5之间,而第六参考电压接点230则对应第五参考电压接点220的位置设置。

假设数据线120的长度为b且其包括12个第一输入输出接点121_1~121_12,驱动数据线150的长度也为b且其包括12个第一输入输出接点151_1~151_12,并且内存装置200例如设置2个第四参考电压接点210、2个第五参考电压接点220与2个第六参考电压接点230,其中b大于a。此时,第1个第四参考电压接点210例如设置在第一输入输出接点121_4、121_5之间,第2个第四参考电压接点210例如设置在第一输入输出接点121_8、121_9,第1个第五参考电压接点220例如设置在第二输入输出接点151_4、151_5之间,第2个第五参考电压接点220例如设置在第二输入输出接点151_8、151_9之间,而第1个及第2个第六参考电压接点230则分别对应第1个及第2个第五参考电压接点220的位置设置。

假设数据线120的长度为c且其包括12个第一输入输出接点121_1~121_16,驱动数据线150的长度也为c且其包括12个第一输入输出接点151_1~151_16,并且内存装置200例如设置3个第四参考电压接点210、3个第五参考电压接点220与3个第六参考电压接点230,其中c大于a。此时,第1个第四参考电压接点210例如设置在第一输入输出接点121_4、121_5之间,第2个第四参考电压接点210例如设置在第一输入输出接点121_8、121_9,第3个第四参考电压接点210例如设置在第一输入输出接点121_12、121_13,第1个第五参考电压接点220例如设置在第二输入输出接点151_4、151_5之间,第2个第五参考电压接点220例如设置在第二输入输出接点151_8、151_9之间,第3个第五参考电压接点220例如设置在第二输入输出接点151_12、151_13之间,而第1个、第2个及第3个第六参考电压接点230则分别对应第1个第1个、第2个及第3个第五参考电压接点220的位置设置。

如此一来,随着数据线120的长度增加,适当地增加第四参考电压接点210、第五参考电压接点220及第六参考电压接点230的数量,可以有效地减少第一参考电压及第二参考电压在数据线120中被衰减而产生失真的情况,进而造成内存装置200在数据读取上产生错误的问题,以增加内存装置200的数据读取的正确性及稳定性。

上述所列举的实施例仅为本发明的一种实施方式,不限于本发明的实施态样,使用者可视其需求自行调整,而调整后的实施方式可参考前述实施例的说明,故在此不再赘述。

由上述的实施例,可以归纳出一种内存装置的制作方法。图4是根据本发明第四实施例的内存装置的制作方法的流程图。在步骤s402中,提供内存单元,其中内存单元包括数据线,数据线包括多个第一输入输出接点,第一输入输出接点依序相邻设置。

在步骤s404中,于内存单元,设置二第一参考电压接点,其中二第一参考电压接点设置于数据线的两侧。在步骤s406中,提供驱动单元,其相邻于内存单元,其中驱动单元具有驱动数据线,驱动数据线包括多个第二输入输出接点,第二输入输出接点依序相邻设置,且第二输入输出接点各自与对应的第一输入输出接点连接,驱动数据线的长度与数据线的长度相同。

在步骤s408中,于驱动单元,设置二第二参考电压接点,二第二参考电压接点设置于驱动数据线的两侧且各自与第一参考电压接点连接。在步骤s410中,于驱动单元相对于内存单元的一侧,设置二第三参考电压接点,以供给二第一参考电压,其中二第三参考电压接点各自与第二参考电压接点连接。

图5是根据本发明第五实施例的内存装置的制作方法的流程图。在步骤s402中,提供内存单元,其中内存单元包括数据线,数据线包括多个第一输入输出接点,第一输入输出接点依序相邻设置。

在步骤s404中,于内存单元,设置二第一参考电压接点,其中二第一参考电压接点设置于数据线的两侧。在步骤s406中,提供驱动单元,其相邻于内存单元,其中驱动单元具有驱动数据线,驱动数据线包括多个第二输入输出接点,第二输入输出接点依序相邻设置,且第二输入输出接点各自与对应的第一输入输出接点连接,驱动数据线的长度与数据线的长度相同。

在步骤s408中,于驱动单元,设置二第二参考电压接点,二第二参考电压接点设置于驱动数据线的两侧且各自与第一参考电压接点连接。在步骤s410中,于驱动单元相对于内存单元的一侧,设置二第三参考电压接点,以供给二第一参考电压,其中二第三参考电压接点各自与第二参考电压接点连接。

在步骤s502中,于内存单元,设置至少一第四参考电压接点,其中该至少一第四参考电压接点位于第一输入输出接点的其中二第一输入输出接点之间。在步骤s504中,于驱动单元,设置至少一第五参考电压接点,其中至少一第五参考电压接点位于第二输入输出接点的其中二第二输入输出接点之间,至少一第五参考电压接点与至少一第四参考电压接点连接。在步骤s506中,于驱动单元相对内存单元的一侧,设置至少一第六参考电压接点,以供给至少一第二参考电压,其中至少一第六参考电压接点位于二第三参考电压接点之间,至少一第二参考电压与二第一参考电压相同。

进一步来说,至少一第四参考电压接点、至少一第五参考电压接点与至少一第六参考电压接点的数量为多个且随着数据线的长度增加而增加。

综上所述,根据本发明的技术方案,通过在数据线的两侧分别配置二第一参考电压接点及在驱动数据线的两侧分别配置二第二参考电压接点。另外,除了在数据线的两侧分别配置二第一参考电压接点及在驱动数据线的两侧分别配置二第二参考电压接点外,还在数据线配置至少一第四参考电压接点及在驱动数据线配置至少一第五参考电压接点,其中至少一第四参考电压接点位于第一输入输出接点的其中二第一输入输出接点之间及至少一第五参考电压接点位于第二输入输出接点的其中二第二输入输出接点之间。此外,随着数据线的长度增加,适当地增加第四参考电压接点、第五参考电压接点及第六参考电压接点的数量。如此一来,可以有效地减少第一参考电压在数据线中被衰减而产生失真的情况,进而造成内存装置在数据读取上产生错误的问题,以增加内存装置的数据读取的正确性及稳定性。

以上所述仅为本发明的实施例而已,并不用于限制本发明,对于本领域的技术人员来说,本发明可以有各种更改和变化。凡在本发明的精神和原则之内,所作的任何修改、等同替换、改进等,均应包含在本发明的权利要求范围之内。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1