双载流子硅控整流器电路以及其形成方法

文档序号:6857608阅读:240来源:国知局
专利名称:双载流子硅控整流器电路以及其形成方法
技术领域
本发明有关于一种集成电路设计;尤指一种用于静电放电(electrostatic discharge,ESD)防护的双载流子硅控整流器及其形成方法。
背景技术
集成电路的金属氧化物半导体晶体管(Metal oxidesemiconductor transistor,MOS transistor)的栅极氧化层(gateoxide)极易受到损害。栅极氧化层可能会在接触到一较供应电压稍高几伏特(volt)的电压时受损,而一般集成电路的供应电压通常为5.0、3.3伏特或者是更低的电压。一般环境引起的静电电压可能高达几千甚至是几万伏特。即使其电荷量以及电流极小,此一高电压仍可能导致集成电路的损坏。因此,在产生静电荷时,便需在其累积至一可能会引起损害的电压之前,便将其放电。
硅控整流器(silicon controlled rectifier,SCR)是用来防止芯片受到静电放电损害的有效装置,其特性为低导通阻抗、低电容、低功率消耗以及高电流导出能力。使用硅控整流器的静电放电防护电路在一静电放电事件发生时,可以较快导出静电放电(ESD)脉冲以增进其ESD防护能力,避免集成电路(Integratedcircuits,ICs)受到静电放电的损害。
然而,传统用于静电放电防护的硅控整流器设计仍然有些缺点。在传统的用于静电放电防护的硅控整流器中,阻障层(buriedlayer)以及深N+集电极槽(collector sinkers)于N型阱内形成,以降低集电极电阻。这些低电阻材料会影响硅控整流器的导通速度,使得静电放电防护的效益降低。
因此,需要新的半导体电路设计以及方法以增进硅控整流器及其静电放电防护电路的效益。

发明内容
根据前文,本发明的目的在于提出一种实现一用于静电放电防护的双载流子硅控整流器的方法。
在此公开一种用于静电放电防护的双载流子硅控整流器的系统及其形成方法。此硅控整流器电路包括一双载流子装置,形成于一半导体基板上。此双载流子装置包括至少一N型阱以及一P+材料。N型阱用以提供较高的电阻,而P+材料则作为一集电极,以提供一高阻抗。至少一N型防护环(guard ring)以及一P型防护环围绕于双载流子装置,其中,当一静电放电事件发生时,双载流子装置的N型阱以及P+材料的高电阻会提高导通速率。
为了实现上述目的,本发明提供一种双载流子硅控整流器(bipolar-based silicon controlled rectifier(SCR))电路,用于静电放电(electrostatic discharge,ESD)防护,包括一N型阱,形成于一半导体基板上;一P+集电极区,直接形成与该N型阱接触;一基极区,形成于该N型阱上,且与该集电极区分隔;以及一射极区,形成于该基极区上方;其中,当一静电放电事件发生时,该N型阱及该P+集电极区提供一高阻抗路径,以导通该双载流子硅控整流器电路。
本发明所述的双载流子硅控整流器电路,更包括一第一介电区(dielectric area)以及一第二介电区,形成于该N型阱上,其中,该基极区位于该第一以及第二介电区之间,且该集电极区通过该第一介电区或者该第二介电区与该基极区分隔开。
本发明所述的双载流子硅控整流器电路,该基极区形成于至少该第一以及该第二介电区的一部分上。
本发明所述的双载流子硅控整流器电路,更包括一阻障层(buried layer),形成于该N型阱以及该半导体基板之间。
本发明所述的双载流子硅控整流器电路,该阻障层为N型且轻掺杂(lightly-doped)。
本发明所述的双载流子硅控整流器电路,更包括一本地集电极(local collector),置于该基极区之下。
本发明所述的双载流子硅控整流器电路,该基极区是以P+材料制成。
本发明所述的双载流子硅控整流器电路,该射极区是以N+材料制成。
本发明所述的双载流子硅控整流器电路,更包括一P型防护环(guard ring)以及一N型防护环(guard ring)。
本发明所述的双载流子硅控整流器电路,该P+集电极区是PNPN结构的第一终端。
为了实现上述目的,本发明提供一种形成一双载流子硅控整流器(bipolar-based silicon controlled rectifier(SCR))电路的方法,用于静电放电(electrostatic discharge,ESD)防护,该形成一双载流子硅控整流器电路的方法包括形成一N型阱于一半导体基板上;形成一第一以及一第二介电区于该N型阱上;形成一P+集电极区,直接与该N型阱接触;形成一基极区于该第一以及该第二介电区之间,且通过该介电区的任一个与该P+集电极区分隔开;形成一N+射极区于该基极区的一部分上;以及形成一P型防护环(guard ring)以及一N型防护环围绕该硅控整流器;其中,该基极区、该射极区以及该集电极区是一双载流子装置的三个端点,以及当一静电放电(ESD)事件发生时,该P+集电极区以及该N型阱提供一高阻抗路径,以导通该双载流子装置。
本发明所述的形成一双载流子硅控整流器电路的方法,更包括形成一阻障层于该N型阱以及该半导体基板之间。
本发明所述的形成一双载流子硅控整流器电路的方法,更包括形成一本地集电极于该N型阱内及该基极区之下,用以提供一低电阻值,以改善硅控整流器的非静电放电效率。
本发明所述的形成一双载流子硅控整流器电路的方法,更包括形成一个或多个金属接触洞(metal contacts),与该基极区、该射极区以及该集电极区连接。
本发明提供的用于静电放电防护的双载流子硅控整流器的系统及其形成方法。通过将阻障层移除以及将深集电极/槽置换为一P+接面,可使得硅控整流器具有较佳的静电放电防护效益。


图1A是一用于静电放电防护的传统硅控整流器的方块图。
图1B是一用于静电放电防护的传统硅控整流器的示意图。
图1C是一用于使用硅锗(silicon-germanium)制程的硅控整流器结构的一双载流子装置的示意图。
图2A是根据本发明第一实施例的一用于一双载流子硅控整流器的双载流子装置的截面图。
图2B是根据本发明第二实施例的一用于一双载流子硅控整流器的双载流子装置的截面图。
图2C是根据本发明第三实施例的一用于一双载流子硅控整流器的双载流子装置的截面图。
图3是根据本发明各种实施例的静电放电防护电路的静电放电防护能力比较图300。
图4A~4B是制造根据本发明第三实施例的双载流子装置的部分流程图。
具体实施例方式
为使本发明的上述目的、特征和优点能更明显易懂,下文特举一较佳实施例,并配合所附图式,作详细说明如下。
图1是一用于静电放电防护的传统硅控整流器100的方块图。一NPN晶体管102的射极及其基极皆耦接至地,而其集电极则耦接至一接合垫(pad)104。为了具有较佳的静电放电防护能力,提供一N型防护环106以及一P型防护环108。P型防护环108连接至一基板电位,使得P型及N型阱间的接面为逆偏压(reversebias)。N型防护环106则连接至一正提供电压源,以帮助空乏区(depletion region)更深入基板以增进收集能力。在一般的电路中,其正提供电压源为VCC。
虽然本发明实施例的硅控整流器截面图中并未显示有此二防护环,但本领域技术人员应可了解至少一N型防护环以及一P型防护环形成于所示的晶体管周围,以构成一完整的PNPN双载流子硅控整流器结构。
图1B是一用于静电放电防护的传统硅控整流器结构110的示意图。
一PNP双载流子晶体管112连接至一NPN双载流子晶体管114的基极以及一接合垫116。PNP双载流子晶体管112的基极与NPN双载流子晶体管114的集电极皆耦接一电阻118,其中,电阻118代表的是N型阱的电阻。双载流子晶体管112及114皆连接至一电阻120,其中,电阻120代表的是P型基板的电阻。在双极互补金属氧化物半导体(BICMOS)制程中,双载流子晶体管112及114皆为寄生装置。双载流子晶体管112包括一位于N型阱及P型基板里的P+扩散区,而双载流子晶体管114包括一N型阱、P型基板以及一N+扩散区。
图1B所示的硅控整流器结构110通过双载流子晶体管112或114的集电极-基极突崩溃(avalanche)而触发导通。例如,若NPN双载流子晶体管114先进入突崩溃,则载流子(carrier)会射入NPN双载流子晶体管114的基极,使得晶体管导通。因此,NPN双载流子晶体管114会由PNP双载流子晶体管112的基极,导出电流,因而使其导通,并且为NPN双载流子晶体管114提供一额外的基极驱动。其传导在输入电压降到某个值时便会停止。
图1C是提供给一硅控整流器的一双载流子装置122的截面图,且其使用硅锗(silicon-germanium,SiGe)制程。在此结构中,使用一快速高温氧化(thermal oxidation)制程,在晶圆上(wafer)生长成一薄氧化层,接着使用阻障层掩膜(buried layermask)以及氧化蚀刻开口窗(oxide etch open window)以图案化,使得一离子注入(ion implantation)的N型轻掺杂阻障层124于一P型基板126上形成。一N型阱128形成于阻障层124上,接着,生成一场氧化层(field oxide)130。在N型阱128与阻障层124碰撞(collide)之前,将N型阱128往下导入,用以及时植入一N型集电极/槽(collector/sinker)132,其中,一金属接触洞(metalcontact)134提供N型集电极/槽(collector/sinker)132的电连接。接着,使用一基极掩膜以图案化一P+基极区136,并且形成一金属接触洞138以连接基极区136,基极区136是双载流子装置122的基极。最后将一N+射极区140扩散(diffuse)至基极区136,且通过一金属接触洞142以连接电路的其余部分。可于N型阱128内形成一选择性本地集电极(local collector)144,以用以降低电阻值,增进双载流子装置122的非静电放电防护效益。
在双载流子装置122中仅示有用于一传统NPN硅控整流器的NPN晶体管。但除此之外,也会形成一P型防护环(guard ring)以及一N型防护环(guard ring)以构成一完整的PNPN双载流子硅控整流器结构。虽然,此一具有双载流子装置122的传统硅控整流器结构可用于静电放电防护电路里,但阻障层124以及深N型集电极/槽(collector/sinker)132的低阻抗会使得防护功效不佳。因此,在静电放电事件发生时,需要有较高阻抗的材料以增进静电放电防护效益。
图2A是根据本发明第一实施例的一适用于一双载流子硅控整流器的双载流子装置200的截面图。
双载流子装置200仍包括一离子注入的N型轻掺杂阻障层202于P型基板204上形成。使用快速高温氧化(thermal oxidation)制程,在晶圆上(wafer)生长成一薄氧化层,接着,使用阻障层掩膜(buried layer mask)以图案化此晶圆。形成一N型阱206于阻障层202上,而在N型阱206形成后,形成一场氧化层(fieldoxide)208。比较双载流子装置122以及200,可以发现双载流子装置122中的N型集电极/槽(collector/sinker)132已由双载流子装置200的薄P+材料210所取代,其中,植入的P+材料210作为双载流子装置200的集电极。接着,使用一基极掩膜以图案化一P+基极区212于N型阱206上。再将一N+射极区214扩散(diffuse)至基极区212。金属接触洞216、218以及220分别用以提供连接至基极212、射极214以及集电极210。如同图示,在N型阱206上有一个或者多个介电区208(如场氧化物,field oxides)形成,基极区则形成于两个介电区之间,而集电极区与基极区则通过其介电区的其中之一以分隔开来。在一实施例中,将N+槽置换为P+扩散区的P+区210上PNPN硅控整流器结构的p终端。
在此实施例中,通过将双载流子装置122的N+集电极/槽132置换为P+材料210以构成一PNPN,静电放电电流会流经具较低阻抗材料的阻障层202。
图2B是根据本发明第二实施例的一适用于一双载流子硅控整流器的双载流子装置222的截面图。比较双载流子装置222以及122,可得知双载流子装置222将双载流子装置122的阻障层124以及N型集电极/槽(collector/sinker)132移除。在P型基板226上直接形成一N型阱224,且在N型阱224形成之后,形成一场氧化层(field oxide)228。接着,形成一P+材料230以作为一集电极。使用一基极掩膜以图案化位于N型阱224上的一P+基极区232,接着,将一N+射极234扩散(diffuse)至基极区232。金属接触洞236、238以及240则分别用以提供连接至基极232、射极234以及集电极230。在一实施例中,由N+槽置换为P+扩散区的P+区230以作为PNPN硅控整流器结构的p终端。
通过将双载流子装置122的阻障层124以及N型集电极/槽(collector/sinker)132移除,可以显著地增进静电放电防护效果,这是因为用于N型集电极/槽(collector/sinker)132以及阻障层124的低电阻材料会阻碍硅控整流器的导通。所以,在本发明中,静电放电电流会流经具较高阻抗材料的N型阱224,因此,在静电放电事件发生时,硅控整流器会具有较佳的防护效果。
图2C是根据本发明第三实施例的一适用于一双载流子硅控整流器的双载流子装置242的截面图。除了在双载流子装置242的N型阱224里具有一非必须的本地集电极(optional local collector)244外,双载流子装置242与图2B的双载流子装置222几乎相同。双载流子装置122的阻障层124以及N型集电极/槽(collector/sinker)132皆被移除以提供较佳的硅控整流器的静电放电防护效应。本地集电极244由双载流子装置制程所形成,以降低电阻,使得双载流子装置242具较佳的静电放电防护效果。而双载流子装置242的静电放电防护效果与双载流子装置222相似。
图3是根据本发明各种实施例的静电放电防护电路在静电放电人体模式(Body Model)下的比较图300。使用双载流子装置200、222以及242的硅控整流器结构的静电放电防护效果分别由曲线302、304以及306代表。
很明显地,曲线302的静电放电防护效益较曲线304及306的静电放电防护效益差。参照图1C及图3,可以得知由于阻障层124是一高掺杂浓度层,而N型集电极/槽(collector/sinker)132则深入N型阱128,因此提供了很小的电阻。另外两条曲线的静电放电防护效果相似且较曲线302的静电放电防护效果佳。由图3可以得知,此三种实施方式的触发电压(trigger voltage)会一直增加直到电流增加至某一值时,以将硅控整流器触发。在本例中,曲线302,304,306的触发电流(trigger current)电流分别为0.2A,2.8A,2.6A。因此,曲线304及306皆较曲线302具有较佳的静电放电防护效果。
图4A~4B是制造根据本发明第三实施例的双载流子装置242的部分流程图。结合图4A以及图4B可构成完整的处理流程,包括有步骤400、402、404、406以及408,以用以制造双载流子装置242。
在步骤400中,一N型阱410直接形成于P型基板412上,其间不含有阻障层,因为N型阱410提供较高的电阻,所以硅控整流器具较佳的效果。接着在步骤402中,在N型阱410形成之后,将晶圆氧化且涂布光刻胶(photoresist),并使用绝缘掩膜(isolationmask)图案化晶圆以形成场氧化层414。在场氧化物414层之间,具有绝缘窗(isolation window),因此,在之后的处理中,可以有进一步的植入处理至N型阱410里。
在步骤404中,将一非N型集电极/槽(collector/sinker)的薄P+材料416于在场氧化物414之间,植入N型阱410。通过N型阱410的较高电阻,可以增进硅控整流器的效益。在植入P+材料416之后,于步骤406中,可使用一基极掩膜以图案化一P+基极区418。P+基极区418覆盖一部分的场氧化物层414以增进表面掺杂以及厚场界限(thick field threshold)。在基极区418形成之后,可在N型阱410里形成一选择性本地集电极420,以降低电阻,增进双载流子装置的一般效益。在本发明的实施例中,在N型注入中使用磷(phosphorus)。此外,使用本地集电极对于静电放电防护上并无任何影响。
最后,在步骤408中,将一N+射极区422扩散入基极区418。而在N+射极区422形成后,将金属接触洞424、426以及428于基极区418、射极区422以及集电极416上形成,以提供连接。
本发明提供一用于静电放电防护的双载流子硅控整流器的系统及其形成方法。通过将阻障层移除以及将深集电极/槽置换为一P+接面,可使得硅控整流器具较佳的静电放电防护效益。
虽然本发明已通过较佳实施例说明如上,但该较佳实施例并非用以限定本发明。本领域的技术人员,在不脱离本发明的精神和范围内,应有能力对该较佳实施例做出各种更改和补充,因此本发明的保护范围以权利要求书的范围为准。
附图中符号的简单说明如下100硅控整流器102NPN晶体管104接合垫106N型防护环108P型防护环110硅控整流器112PNP晶体管114NPN晶体管116接合垫118、120电阻122双载流子晶体管
124阻障层126P型基板128N型阱130场氧化层132N型集电极/槽134、138、142金属接触洞136P+基极区140N+射极区144本地集电极200双载流子晶体管202阻障层204P型基板206N型阱208场氧化层210P+集电极212P+基极区214N+射极区216、218、220金属接触洞222双载流子晶体管226P型基板224N型阱228场氧化层230P+集电极232P+基极区234N+射极区236、238、240金属接触洞242双载流子晶体管
224N型阱244本地集电极400、402、404、406、408步骤412P型基板410N型阱414场氧化层416P+集电极418P+基极区420本地集电极422N+射极区424、426、428金属接触洞
权利要求
1.一种双载流子硅控整流器电路,用于静电放电防护,其特征在于,该双载流子硅控整流器电路包括一N型阱,形成于一半导体基板上;一P+集电极区,直接形成与该N型阱接触;一基极区,形成于该N型阱上,且与该集电极区分隔;以及一射极区,形成于该基极区上方;其中,当一静电放电事件发生时,该N型阱及该P+集电极区提供一高阻抗路径,以导通该双载流子硅控整流器电路。
2.根据权利要求1所述的双载流子硅控整流器电路,其特征在于,更包括一第一介电区以及一第二介电区,形成于该N型阱上,其中,该基极区位于该第一以及第二介电区之间,且该集电极区通过该第一介电区或者该第二介电区与该基极区分隔开。
3.根据权利要求2所述的双载流子硅控整流器电路,其特征在于,该基极区形成于至少该第一以及该第二介电区的一部分上。
4.根据权利要求2所述的双载流子硅控整流器电路,其特征在于,更包括一阻障层,形成于该N型阱以及该半导体基板之间。
5.根据权利要求4所述的双载流子硅控整流器电路,其特征在于,该阻障层为N型且轻掺杂。
6.根据权利要求2所述的双载流子硅控整流器电路,其特征在于,更包括一本地集电极,置于该基极区之下。
7.根据权利要求1所述的双载流子硅控整流器电路,其特征在于,该基极区是以P+材料制成。
8.根据权利要求1所述的双载流子硅控整流器电路,其特征在于,该射极区是以N+材料制成。
9.根据权利要求1所述的双载流子硅控整流器电路,其特征在于,更包括一P型防护环以及一N型防护环。
10.根据权利要求1所述的双载流子硅控整流器电路,其特征在于,该P+集电极区是PNPN结构的第一终端。
11.一种形成一双载流子硅控整流器电路的方法,用于静电放电防护,其特征在于,该形成一双载流子硅控整流器电路的方法包括形成一N型阱于一半导体基板上;形成一第一以及一第二介电区于该N型阱上;形成一P+集电极区,直接与该N型阱接触;形成一基极区于该第一以及该第二介电区之间,且通过该介电区的任一个与该P+集电极区分隔开;形成一N+射极区于该基极区的一部分上;以及形成一P型防护环以及一N型防护环围绕该硅控整流器;其中,该基极区、该射极区以及该集电极区是一双载流子装置的三个端点,以及当一静电放电事件发生时,该P+集电极区以及该N型阱提供一高阻抗路径,以导通该双载流子装置。
12.根据权利要求11所述的形成一双载流子硅控整流器电路的方法,其特征在于,更包括形成一阻障层于该N型阱以及该半导体基板之间。
13.根据权利要求11所述的形成一双载流子硅控整流器电路的方法,其特征在于,更包括形成一本地集电极于该N型阱内及该基极区之下,用以提供一低电阻值,以改善硅控整流器的非静电放电效率。
14.根据权利要求11所述的形成一双载流子硅控整流器电路的方法,其特征在于,更包括形成一个或多个金属接触洞,与该基极区、该射极区以及该集电极区连接。
全文摘要
一种双载流子硅控整流器电路以及其形成方法,用于静电放电防护。此硅控整流器电路包括一双载流子装置,形成于一半导体基板上。此双载流子装置包括至少一N型阱以及一P+材料。N型阱用以提供较高的电阻,而P+材料则作为一集电极,以提供一高电阻。至少一N型防护环以及一P型防护环围绕于双载流子装置,其中,当一静电放电事件发生时,双载流子装置的N型阱以及P+材料所提供的高电阻会提高导通速率。
文档编号H01L21/82GK1825623SQ20051013657
公开日2006年8月30日 申请日期2005年12月30日 优先权日2005年2月25日
发明者游国丰, 李建兴, 施教仁, 杨富智 申请人:台湾积体电路制造股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1