叠层电容器阵列的制作方法

文档序号:7233675阅读:262来源:国知局
专利名称:叠层电容器阵列的制作方法
技术领域
本发明涉及一种叠层电容器阵列。
背景技术
随着电子设备的小型化、薄型化,希望装载在其上的电容器集成 化。因此,近年来对在1个芯片内含有多个电容器的电容器阵列进行 了研究。例如,已知有如下叠层电容器阵列,具有将并列设置有多个 内部电极的内部电极层和电介体层交替叠层的叠层体,和形成在该叠
层体上的多个端子导体(参照例如,日本特开平11-26291号公报)。 另一方面,在用于向装载在数字电子设备中的中央处理装置 (CPU)供给的电源中低电压化在发展,而负载电流增大。因而,相
对于负载电流的剧烈变化而将电源电压的变动抑制在容许值以内是相
当困难的,因此,将称为去耦电容器(decoupling capacitor)的叠层电
容器与电源连接。从而,在负载电流瞬时变动时,从该叠层电容器向
CPU供给电流,而抑制电源电压的变动。
近年来,随着CPU的动作频率进一步高频化,负载电流成为迅速
增大,在去耦电容器所使用的叠层电容器中,要求大容量化并且使等
效串联电阻(ESR)增大。

发明内容
但是,在日本特开平11-26291号公报所记载的叠层电容器阵列中, 并没有对等效串联电阻进行研究。
本发明正是为了消除上述问题而完成的,目的在于提供一种可以 控制等效串联电阻的叠层电容器阵列。
而且,对于一般的叠层电容器阵列,全部的内部电极通过引出导 体连接于对应的端子导体。因此,成为仅存在内部电极数量的连接于 端子导体的引出导体,使得等效串联电阻减小。在为了实现叠层电容 器阵列的大容量化而使电介体层和内部电极的叠层数增多时,引出导
体数也增多。连接于端子导体的引出导体的电阻成分成为相对于端子 导体并联连接,因此,随着连接于端子导体的引出导体的数量增多, 叠层电容器阵列的等效串联电阻进一步减小。在例如,日本特开平
11-26291号公报记载的叠层电容器阵列中,全部的内部电极与端子导 体直接连接,因此,在用于应对大容量化的叠层数增加,静电容量增 大时,等效串联电阻减小。如上所述,叠层电容器阵列的大容量化与 等效串联电阻增大为相反的要求。
因而,本发明人对于能够满足大容量化和需要使等效串联电阻增 大的要求的叠层电容器阵列进行了专心研究。其结果是,本发明人发 现如下新的事实,即使电介体层和内部电极的叠层数相同,如果能够 利用形成在叠层体表面的外部连接导体连接内部电极,且改变引出导 体的数量,就能够将等效串联电阻调整到所希望的值。另外,本发明 人还发现如下新的事实,如果能够利用形成在叠层体表面的外部连接 导体连接内部电极,且改变在叠层体叠层方向上的引出导体的位置, 则能够将等效串联电阻调整到所希望的值。尤其是,如果使引出导体 的数量少于内部电极的数量,则能够对等效串联电阻在使其增大的方 向上进行调整。
在相关研究的基础上,本发明的叠层电容器阵列,其特征在于, 具有,叠层有多个电介体层的叠层体,和形成在叠层体上的多个外部 导体;多个外部导体包括,相互电绝缘的第1 第4端子导体,以及第
1和第2外部连接导体;叠层体包括,具有多个第1内部电极和多个第 2内部电极的第1电极组,和具有第3内部电极和第4内部电极的第2 电极组;第1电极组和第2电极组,在叠层体内,在与多个电介体层 的叠层方向相垂直的方向上并列设置;多个第1内部电极中的至少1 个第1内部电极,和多个第2内部电极中的至少1个第2内部电极, 定位成在之间夹持至少1层电介体层而相互相向;第3和第4内部电 极,定位成在之间夹持至少1层电介体层而相互相向;各第1内部电 极通过引出导体而电连接于第1外部连接导体,各第2内部电极通过 引出导体而电连接于第2外部连接导体,第3内部电极通过引出导体 而电连接于第3端子导体,第4内部电极通过引出电极而电连接于第4 端子导体;多个第1内部电极中,1个以上且比该第1内部电极的总数
少1个的数量以下的第1内部电极,通过引出导体与第1端子导体电
连接;多个第2内部电极中,l个以上且比该第2内部电极的总数少1 个的数量以下的第2内部电极,通过引出导体与第2端子导体电连接。 根据上述叠层电容器阵列,仅使第1和第2内部电极的一部分通 过引出导体与端子导体连接。如上,通过引出导体与端子导体连接的 第1和第2内部电极,并不是全部,而仅为一部分,由此,可以控制 由多个第1和第2内部电极及多个电介体层形成的电容器的等效串联 电阻。
优选多个第1和第2内部电极定位成,在各个之间夹着至少1层 电介体层。在此情况下,可以使由多个第1和第2内部电极及多个电 介体层形成的电容器的静电容量增大。
还优选为,多个外部导体还包括,第3外部连接导体和第4外部 连接导体;第2电极组具有多个第3和第4内部电极;各第3内部电 极通过引出导体与第3外部连接导体电连接;各第4内部电极通过引 出导体与第4外部连接导体电连接;多个第3内部电极中,l个以上且 比该第3内部电极的总数少1个的数量以下的第3内部电极,通过引 出导体与第3端子导体电连接;多个第4内部电极中,l个以上且比该 第4内部电极的总数少1个的数量以下的第4内部电极,通过引出导 体与第4端子导体电连接;
在此情况下,仅多个第3和第4内部电极的一部分通过引出导体 与端子导体连接。如上,通过引出导体与端子导体连接的第3和第4 内部电极,并不是全部,而仅为一部分,由此,可以控制由多个第3 和第4内部电极及多个电介体层形成的电容器的等效串联电阻。在此 情况下,特别优选多个第3和第4内部电极定位成,在各个之间夹着 至少1层电介体层而相互相向。由此,可以使由多个第3和第4内部 电极及多个电介体层形成的电容器的静电容量增大。
也可以,由多个第1和第2内部电极及多个电介体层形成第1电 容器;由第3和第4内部电极及多个电介体层形成第2电容器;第1 电容器的等效串联电阻和第2电容器的等效串联电阻不同。
根据本发明,可以提供一种能够对等效串联电阻进行控制的叠层 电容器阵列。 由下面所给出的详细说明和仅以示例方式给出的附图可以更清楚 地理解本发明,并且,这些不能被认为用于限定本发明。
根据下面给出的详细说明,本发明的进一步的适用范围变得清楚。 但是,应该理解,表示本发明的优选实施方式的这些详细说明和具体 实例,是仅以示例方式给出的,因为根据该详细说明,在本发明的精 神和范围内做出的各种变化和修改,对于本领域技术人员而言是显而 易见的。


图1为第1实施方式的叠层电容器阵列的立体图。
图2为第1实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图3为第2实施方式的叠层电容器阵列的立体图。 图4为第2实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图5为第3实施方式的叠层电容器阵列的立体图。 图6为第3实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图7为第4实施方式的叠层电容器阵列的立体图。 图8为第4实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图9为第5实施方式的叠层电容器阵列的立体图。 图10为第5实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图11为第6实施方式的叠层电容器阵列的立体图。 图12为第6实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图13为第7实施方式的叠层电容器阵列的立体图。 图14为第7实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图15为第8实施方式的叠层电容器阵列的立体图。
图16为第8实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图17为第9实施方式的叠层电容器阵列的立体图。 图18为第9实施方式的叠层电容器阵列中包含的叠层体的分解立 体图。
图19为第2实施方式的叠层电容器阵列的变形例中包含的叠层体 的分解立体图。
图20为第6实施方式的叠层电容器阵列的变形例中包含的叠层体 的分解立体图。
图21为第7实施方式的叠层电容器阵列的变形例中包含的叠层体 的分解立体图。
具体实施例方式
下面,参照附图,对优选的实施方式进行详细说明。而且,在说 明书中,对相同要素或具有相同功能的要素使用相同符号,并省略重 复说明。另外,说明中,使用"左"和"右"等词语时,它们与各图 的左右方向相对应。
第1实施方式
参照图1和图2,对第1实施方式的叠层电容器阵列CA1的结构 进行说明。图1为第1实施方式的叠层电容器阵列的立体图。图2为 第1实施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第1实施方式的叠层电容器阵列CA1,如图1所示,具有呈大致 长方体形状的叠层体L1,和形成在叠层体L1的侧面上的多个外部导 体1 8。通过将含有导电性金属粉末和玻璃粉(glass frit)的导电性膏 附着在叠层体的外表面上并烧结,而形成外部导体1 8。根据需要, 也可以在烧结后的外部导体上形成电镀层。上述多个外部导体1 8, 在叠层体L1的表面上相互电绝缘而形成。
多个外部导体包括,第1 第4端子导体1 4、第1 第4外部连 接导体5 8。第1和第3端子导体1 、 3以及第1和第3外部连接导体 5、 7均位于与后述叠层体Ll的叠层方向平行的侧面中的第1侧面Lla 上,即,位于沿着与叠层体L1的叠层方向垂直的侧面的长度方向延伸
的侧面的第1侧面Lla上。从图1的左侧向右侧,以第1端子导体1、 第1外部连接导体5、第3外部连接导体7、第3端子导体3的顺序形 成第1和第3端子导体1 、 3以及第1和第3外部连接导体5、 7。
第2和第4端子导体2、 4,以及第2和第4外部连接导体6、 8 均位于与后述叠层体Ll的叠层方向平行的侧面中的第2侧面Lib上, 即,位于是沿着与叠层体L1的叠层方向垂直的侧面的长度方向延伸的 侧面且与第1侧面Lla相对的第2侧面Llb上。从图1的左侧向右侧, 以第2端子导体2、第2外部连接导体6、第4外部连接导体8、第4 端子导体4的顺序形成第2和第4端子导体2、 4,以及第2和第4外 部连接导体6、 8。
如图2所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L1。各电介体层11 19由例如包含电介体陶 瓷的陶瓷生片(green sheet)的烧结体构成。在此,以下将叠层体Ll 中的电介体层11 19的叠层方向简称为"叠层方向"。而且,在实际 的叠层电容器阵列CA1中,将其一体化至不能目视识别电介体层U 19之间的界线的程度。
在叠层体L1中,包含第1和第2电极组E1、 E2。第1电极组E1 具有多层(在本实施方式中为各4层)第1和第2内部电极21 24、 41 44。第2电极组E2具有多层(在本实施方式中为各4层)第3和 第4内部电极61 64、 81 84。第1电极组El和第2电极组E2在叠 层体L1内,并列设置在与电介体层11 19的叠层方向垂直的方向上。 各内部电极21 24、 41 44、 61 64、 81 84由例如导电性膏的烧结 体构成。
多个第1和第2内部电极21 24、 41 44,在其各个之间夹持一 层电介体层12 18而相互相对。多个第3和第4内部电极61 64、81 84,在其各个之间夹持一层电介体层12 18而相互相对。在叠层方向 上观看,多个第1内部电极21 24不具有与第3和第4内部电极61 64、 81 84的任何一者相对的区域。在叠层方向上观看,多个第2内 部电极41 44不具有与第3和第4内部电极61 64、 81 84的任何 一者相对的区域。另一方面,在叠层方向上观看,多个第3内部电极 61 64不具有与第1和第2内部电极21 24、41 44的任何一者相对
的区域。在叠层方向上观看,多个第4内部电极81 84不具有与第1 和第2内部电极21 24、 41 44的任何一者相对的区域。
在叠层电容器阵列CA1中,第1和第3内部电极21 24、 61 64 分别在叠层方向上位于同层。从而,第1和第3内部电极21、 61位于 电介体层ll和电介体层12之间。第1和第3内部电极22、 62位于电 介体层13和电介体层14之间。第1和第3内部电极23、 63位于电介 体层15和电介体层16之间。第1和第3内部电极24、 64位于电介体 层17和电介体层18之间。
另外,在叠层电容器阵列CA1中,第2和第4内部电极41 44、 81 84分别在叠层方向上位于同层。从而,第2和第4内部电极41、 81位于电介体层12和电介体层13之间。第2和第4内部电极42、 82 位于电介体层14和电介体层15之间。第2和第4内部电极43、 83位 于电介体层16和电介体层17之间。第2和第4内部电极44、 84位于 电介体层18和电介体层19之间。
第l和第3内部电极21 24、 61 64分别呈矩形形状。矩形形状 的第1和第3内部电极21 24、 61 64按该顺序从图2的左侧向右侧 进行定位。对第1和第3内部电极21 24、 61 64定位成使其相互不 接触。
第2和第4内部电极41 44、 81 84分别呈矩形形状。矩形形状 的第2和第4内部电极41 44、 81 84按该顺序从图2的左侧向右侧 进行定位。对第2和第4内部电极41 44、 81 84定位成使其相互不接触。
在第l内部电极21上,形成有为引出至叠层体L1的第l侧面Lla 而延伸的引出导体31a。在各第1内部电极21 24上,形成有为引出 至叠层体L1的第l侧面Lla而延伸的引出导体31b、 32 34。
引出导体31a、 31b与第1内部电极21 —体形成,从第1内部电 极21延伸,并接近叠层体L1的第l侧面Lla。引出导体32与第1内 部电极22—体形成,从第1内部电极22延伸,并接近叠层体L1的第 l侧面Lla。引出导体33与第1内部电极23—体形成,从第1内部电 极23延伸,并接近叠层体L1的第1侧面Lla。引出导体34与第1内
部电极24—体形成,从第l内部电极24延伸,并接近叠层体U的第 1侧面Lla。
第l内部电极21 24分别通过引出导体31b、 32 34与第1外部 连接导体5电连接。由此,第l内部电极21 24成为通过第1外部连 接导体5相互电连接。
4个第1内部电极21 24中,1个以上且比该第1内部电极的总 数4少1个的数量以下的第1内部电极21, g卩,l个第l内部电极21, 通过引出导体31a与第1端子导体1电连接。由于第1内部电极21 24通过第1外部连接导体5相互电连接,因此第1内部电极22 24 也通过第1外部连接导体5成为与第1端子导体1电连接。由此,第1 内部电极21 24成为并联连接。
在第2内部电极44上,形成有为引出至叠层体L1的第2侧面Llb 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L1的第2侧面Llb而延伸的引出导体51 53、 54b。
引出导体51与第2内部电极41 一体形成,从第2内部电极41延 伸,并接近叠层体L1的第2侧面Llb。引出导体52与第2内部电极 42—体形成,从第2内部电极42延伸,并接近叠层体L1的第2侧面 Llb。引出导体53与第2内部电极43—体形成,从第2内部电极43 延伸,并接近叠层体L1的第2侧面Llb。引出导体54a、 54b与第2 内部电极44一体形成,从第2内部电极44延伸,并接近叠层体L1的 第2侧面Llb。
第2内部电极41 44分别通过引出导体51 53、 54b与第2外部 连接导体6电连接。由此,第2内部电极41 44成为通过第2外部连
接导体6相互电连接。
4个第2内部电极41 44中,1个以上且比该第2内部电极的总 数4少1个的数量以下的第2内部电极44,即,l个第2内部电极44, 通过引出导体54a与第2端子导体2电连接。由于第2内部电极41 44通过第2外部连接导体6相互电连接,因此第2内部电极41 43 也通过第2外部连接导体6成为与第2端子导体2电连接。由此,第2 内部电极41 44成为并联连接。
在第3内部电极61上,形成有为引出至叠层体L1的第l侧面Lla 而延伸的引出导体71a。在各第3内部电极61 64上,形成有为引出 至叠层体L1的第l侧面Lla而延伸的引出导体71b、 72 74。
引出导体71a、 71b与第3内部电极61—体形成,从第3内部电 极61延伸,并接近叠层体Ll的第l侧面Lla。引出导体72与第3内 部电极62—体形成,从第3内部电极62延伸,并接近叠层体L1的第 l侧面Lla。引出导体73与第3内部电极63—体形成,从第3内部电 极63延伸,并接近叠层体L1的第l侧面Lla。引出导体74与第3内 部电极64—体形成,从第3内部电极64延伸,并接近叠层体L1的第 1侧面Lla。
第3内部电极61 64分别通过引出导体71b、 72 74与第3外部 连接导体7电连接。由此,第3内部电极61 64成为通过第3外部连 接导体7相互电连接。
4个第3内部电极61 64中,1个以上且比该第3内部电极的总 数4少1个的数量以下的第3内部电极61, gp, l个第3内部电极61, 通过引出导体71a与第3端子导体3电连接。由于第3内部电极61 64通过第3外部连接导体7相互电连接,因此第3内部电极62 64 也通过第3外部连接导体7成为与第3端子导体3电连接。由此,第3 内部电极61 64成为相互并联连接。
在第4内部电极84上,形成有为引出至叠层体Ll的第2侧面Lib 而延伸的引出导体94a。在各第4内部电极81 84上,形成有为引出 至叠层体L1的第2侧面Llb而延伸的引出导体91 93、 94b。
引出导体91与第4内部电极81 —体形成,从第4内部电极81延 伸,并接近叠层体L1的第2侧面Llb。引出导体92与第4内部电极 82—体形成,从第4内部电极42延伸,并接近叠层体L1的第2侧面 Llb。引出导体93与第4内部电极83—体形成,从第4内部电极83 延伸,并接近叠层体L1的第2侧面Llb。引出导体9化、94b与第4 内部电极84—体形成,从第4内部电极84延伸,并接近叠层体L1的 第2侧面Llb。
第4内部电极81 84分别通过引出导体91 93、 94b与第4外部 连接导体8电连接。由此,第4内部电极81 84成为通过第4外部连 接导体9相互电连接。
4个第4内部电极81 84中,1个以上且比该第4内部电极的总 数4少1个的数量以下的第4内部电极84, g口, l个第4内部电极84, 通过引出导体94a与第4端子导体4电连接。由于第4内部电极81 84通过第4外部连接导体8相互电连接,因此第4内部电极81 83 也通过第4外部连接导体8成为与第4端子导体8电连接。由此,第4 内部电极81 84成为并联连接。
如上所述,在叠层电容器阵列CA1中,利用多个第1和第2内部 电极21 24、 41 44和多个电介体层12 18,更具体的说,是利用多 个第1和第2内部电极21 24、 41 44,和在该多个第1和第2内部 电极21 24、 41 44之间分别逐层夹有的电介体层12 18,形成第1 电容器Cl。另外,在叠层电容器阵列CA1中,利用多个第3和第4 内部电极61 64、 81 84和多个电介体层12 18,更具体地说,是利 用多个第3和第4内部电极61 64、 81 84,和在该多个第3和第4 内部电极61 64、 81 84之间分别夹有的电介体层12 18,形成第2 电容器C2。
在叠层电容器阵列CA1的第1电容器C1中,使通过引出导体31a 与第1端子导体1直接连接的第1内部电极21的数量为1个,使其少 于第1内部电极21 24的总数(在本实施方式中为4个)。另外,使 通过引出导体54a与第2端子导体2直接连接的第2内部电极44的数 量为1个,使其少于第2内部电极41 44的总数(在本实施方式中为 4个)。另外,着眼于第l端子导体l,第1外部连接导体5的电阻成 分成为相对于第1端子导体1串联连接。另外,着眼于第2端子导体2, 第2外部连接导体6的电阻成分成为相对于第2端子导体2串联连接。 由此,第1电容器C1,与包含在将全部的内部电极通过引出导体与对 应的端子导体连接的叠层电容器阵列中的现有的电容器相比,等效串 联电阻变大。另外,通过使等效串联电阻变大,可以防止在共振频率 上的阻抗急剧下降,可以实现宽频带化。
而且,在叠层电容器阵列CA1的第2电容器C2中,使通过引出 导体71a与第3端子导体3直接连接的第3内部电极61的数量为1个, 使其少于第3内部电极61 64的总数(在本实施方式中为4个)。另 外,使通过引出导体94a与第4端子导体4直接连接的第4内部电极 84的数量为1个,使其少于第4内部电极81 84的总数(在本实施方 式中为4个)。另外,着眼于第3端子导体3,第3外部连接导体7 的电阻成分成为相对于第3端子导体3串联连接。另外,着眼于第4 端子导体4,第4外部连接导体8的电阻成分成为相对于第4端子导体 4串联连接。由此,第2电容器C2,与包含在将全部的内部电极通过 引出导体与对应的端子导体连接的叠层电容器阵列中的现有的电容器 相比,等效串联电阻变大。另外,通过使等效串联电阻变大,可以防 止在共振频率上的阻抗急剧下降,可以实现宽频带化。
如上所述,在叠层电容器阵列CA1中,对于包含在该叠层电容器 阵列CA1中的第1和第2电容器Cl、 C2两者,与将全部的内部电极 通过引出导体与对应的端子导体连接的现有的电容器相比,可以实现 使等效串联电阻增大。
如上所述,在叠层电容器阵列CA1中,可以控制等效串联电阻。
另外,在第1电容器C1中,调整通过引出导体31a与第l端子导 体1电连接的第1内部电极21的数量、以及通过引出导体54a与第2 端子导体2电连接的第2内部电极44的数量的至少一者的数量,由此, 可将等效串联电阻设定为所希望的值。在第2电容器C2中,对通过引 出导体71a与第3端子导体3电连接的第3内部电极61的数量、以及 通过引出导体94a与第4端子导体4电连接的第4内部电极84的数量 的至少一者的数量进行调整,由此,可将等效串联电阻设定为所希望 的值。因此,在叠层电容器阵列CA1中,可以容易且精度良好地进行
等效串联电阻的控制。
另外,在第1叠层电容器C1中,对通过引出导体31a与第l端子 导体1电连接的第1内部电极21在叠层体Ll的叠层方向上的位置、 以及通过引出导体54a与第2端子导体2电连接的第2内部电极44在 叠层体L1的叠层方向上的位置的至少一者进行调整,由此,可将等效 串联电阻设定为所希望的值。在第2叠层电容器C2中,对通过引出导
体71a与第3端子导体3电连接的第3内部电极61在叠层体Ll的叠 层方向上的位置、以及通过引出导体94a与第4端子导体4电连接的 第4内部电极84在叠层体Ll的叠层方向上的位置的至少一者进行调 整,由此,可将等效串联电阻设定为所希望的值。
另外,在叠层电容器阵列CA1中,多个第1和第2内部电极21 24、41 44定位成,在各个之间夹有一层电介体层12 18并相互相向。 因此,可以使由第1和第2内部电极21 24、 41 44和电介体层12 18形成的第1电容器Cl的静电容量增大。另一方面,多个第3和第4 内部电极61 64、 81 84定位成,在各个之间夹有一层电介体层12 18并相互相向。因此,可以使由第3和第4内部电极61 64、 81 84 和电介体层12 18形成的第2电容器C2的静电容量增大。由此,在 形成于叠层电容器阵列CA1中的电容器C1、 C2中,可以在使静电容 量增大同时,控制等效串联电阻使其增大。
第2实施方式
参照图3和图4,对第2实施方式的叠层电容器阵列CA2的结构 进行说明。第2实施方式的叠层电容器阵列CA2与第1实施方式的叠 层电容器阵列CA1的不同之处在于,形成在叠层体上的外部导体的配 置。图3为第2实施方式的叠层电容器阵列的立体图。图4为第2实
施方式的叠层电容器中包含的叠层体的分解立体图。
第2实施方式的叠层电容器阵列CA2,如图3所示,具有呈大致
长方体形状的叠层体L2,和形成在叠层体L2的侧面上的多个作为外
部导体的第1 第4端子导体1 4及第1 第4外部连接导体5 8。
第1和第4端子导体1、 4,以及第1和第4外部连接导体5、 8 均位于平行于叠层体L2的叠层方向的侧面中的第1侧面L2a上。从图 3的左侧向右侧,以第l端子导体l、第1外部连接导体5、第4外部 连接导体8、第4端子导体4的顺序形成第1和第4端子导体1、 4以 及第1和第4外部连接导体5、 8。
第2和第3端子导体2、 3,以及第2和第3外部连接导体6、 7 均位于平行于叠层体L2的叠层方向的侧面中的与第1侧面L2a相对的 第2侧面L2b上。从图3的左侧向右侧,以第2端子导体2、第2外部
连接导体6、第3外部连接导体7、第3端子导体3的顺序形成第2和 第3端子导体2、 3以及第2和第3外部连接导体6、 7。
如图4所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L2。在叠层体L2中,包括具有多层(在本实 施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电极 组,和具有多层(在本实施方式中为各4层)第3及第4内部电极61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L2内, 在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA2包括:利用多个第1及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、 41 44之间分别逐层 夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、81 84和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
在叠层电容器阵列CA2中,第1和第3内部电极21、 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L2的第1侧面L2a 而延伸的引出导体31a。在各第1内部电极21 24上,形成有为引出 至叠层体L2的第1侧面L2a而延伸的引出导体31b、 32 34。
第l内部电极21通过引出导体31a与第l端子导体l电连接。第 1内部电极21 24分别通过引出导体31b、 32 34与第1外部连接导 体5电连接。其结果是,不仅是第1内部电极21,第1内部电极22 24也通过第1外部连接导体5成为与第1端子导体1电连接。
在第2内部电极44上,形成有为引出至叠层体L2的第2侧面L2b 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L2的第2侧面L2b而延伸的引出导体51 53、 54b。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51 53、 54b与第2外部连接导
体6电连接。其结果是,不仅是第2内部电极44,第2内部电极41 43也通过第2外部连接导体6成为与第2端子导体2电连接。
在第3内部电极61上,形成有为引出至叠层体L2第2侧面L2b 而延伸的引出导体71a。在各第3内部电极61 64上,形成有为引出 至叠层体L2的第2侧面L2b而延伸的引出导体71b、 72 74。
第3内部电极61通过引出导体71a与第3端子导体3电连接。第 3内部电极61 64分别通过引出导体71b、 72 74与第3外部连接导 体7电连接。其结果是,不仅是第3内部电极61,而且第3内部电极 62 64也通过第3外部连接导体7成为与第3端子导体3电连接。
在第4内部电极84上,形成有为引出至叠层体L2第1侧面L2a 而延伸的引出导体94a。在各第4内部电极81 84上,形成有为引出 至叠层体L2的第1侧面L2a而延伸的引出导体91 93、 94b。
第4内部电极84通过引出导体94a与第4端子导体4电连接。第 4内部电极81 84分别通过引出导体91 93、 94b与第4外部连接导 体8电连接。其结果是,不仅是第4内部电极84,而且第4内部电极 81 83也通过第4外部连接导体8成为与第4端子导体4电连接。
在叠层电容器阵列CA2的第1电容器Cl中,使第1端子导体1 和第1内部电极22 24通过第1外部连接导体5和第1内部电极21 电连接。另夕卜,在第1电容器C1中,使第2端子导体2和第2内部电 极41 43通过第2外部连接导体6和第2内部电极44电连接。由此, 第1电容器C1,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
在叠层电容器阵列CA2的第2电容器C2中,使第3端子导体3 和第3内部电极62 64通过第3外部连接导体7和第3内部电极61 电连接。另外,在第2电容器C2中,使第4端子导体4和第4内部电 极81 83通过第4外部连接导体8和第4内部电极84电连接。由此, 第2电容器C2,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
如上所述,在叠层电容器阵列CA2中,对于包含在该叠层电容器 阵列CA2中的第1和第2电容器C1、 C2两者,与将全部的内部电极
通过引出导体与对应的端子导体连接的现有的电容器相比,可以实现 使等效串联电阻增大。
如上所述,在叠层电容器阵列CA2中,可以控制等效串联电阻。 另外,在第1电容器C1中,通过对第1内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等 效串联电阻设定为所希望的值。在第2电容器C2中,通过对第3内部 电极61和第4内部电极84的至少一者的数量或在叠层方向上的位置 进行调整,可以将等效串联电阻设定为所希望的值。因此,在叠层电 容器阵列CA2中,可以容易且精度良好地进行等效串联电阻的控制。
另夕卜,在叠层电容器阵列CA2中,多个第1和第2内部电极21 24、41 44定位成,在各个之间夹有一层电介体层12 18而互相相向。 另一方面,多个第3和第4内部电极61 64、 81 84定位成,在各个 之间夹有一层电介体层12 18而相互相向。由此,在形成于叠层电容 器阵列CA2中的电容器C1、 C2中,可以在使静电容量增大的同时,
控制等效串联电阻使其增大。 第3实施方式
参照图5和图6,对第3实施方式的叠层电容器阵列CA3的结构 进行说明。第3实施方式的叠层电容器阵列CA3与第1实施方式的叠 层电容器阵列CA1的不同之处在于,形成在叠层体上的外部导体的配 置。图5为第3实施方式的叠层电容器阵列的立体图。图6为第3实
施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第3实施方式的叠层电容器阵列CA3,如图5所示,具有呈大致 长方体形状的叠层体L3,和形成在叠层体L3的侧面上的多个作为外 部导体的第1 第4端子导体1 4及第1 第4外部连接导体5 8。
第1和第3端子导体1、 3,以及第1和第3外部连接导体5、 7 均位于平行于叠层体L3的叠层方向的侧面中的第1侧面L3a上。从图 5的左侧向右侧,以第1外部连接导体5、第1端子导体1、第3端子 导体3、第3外部连接导体7的顺序形成第1和第3端子导体1、 3以 和第1和第3外部连接导体5、 7。
第2和第4端子导体2、 4,以及第2和第4外部连接导体6、 8 均位于平行于叠层体L3的叠层方向的侧面中的与第1侧面L3a相对的
第2侧面L3b上。从图5的左侧向右侧,以第2外部连接导体6、第2 端子导体2、第4端子导体4、第4外部连接导体8的顺序形成有第2 和第4端子导体2、 4以及第2和第4外部连接导体6、 8。
如图6所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L3。在叠层体L3中,包括具有多层(在本实 施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电极 组,和具有多层(在本实施方式中为各4层)第3及第4内部电极61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L3内, 在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA3包括,利用多个第1及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、41 44之间分别逐层 夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、 81 84和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
在叠层电容器阵列CA3中,第1和第3内部电极21、 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L3的第l侧面L3a 而延伸的引出导体31a。在各第1内部电极21 24上,形成有为引出 至叠层体L3的第1侧面L3a而延伸的引出导体31b、 32 34。
第l内部电极21通过引出导体31a与第l端子导体l电连接。第 1内部电极21 24分别通过引出导体31b、 32 34与第1外部连接导 体5电连接。其结果是,不仅是第l内部电极21,而且第1内部电极 22 24也通过第1外部连接导体5成为与第1端子导体1电连接。
在第2内部电极44上,形成有为引出至叠层体L3的第2侧面L3b 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L3的第2侧面L3b而延伸的引出导体51 53、 54b。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51 53、 54b与第2外部连接导
体6电连接。其结果是,不仅是第2内部电极44,而且第2内部电极 41 43也通过第2外部连接导体6成为与第2端子导体2电连接。
在第3内部电极61上,形成有为引出至叠层体L3的第1侧面L3a 而延伸的引出导体71a。在各第3内部电极61 64上,形成有为引出 至叠层体L3的第1侧面L3a而延伸的引出导体71b、 72 74。
第3内部电极61通过引出导体71a与第3端子导体3电连接。第 3内部电极61 64分别通过引出导体71b、 72 74与第3外部连接导 体7电连接。其结果是,不仅是第3内部电极61,第3内部电极62 64也通过第3外部连接导体7成为与第3端子导体3电连接。
在第4内部电极84上,形成有为引出至叠层体L3第2侧面L3b 而延伸的引出导体94a。在各第4内部电极81 84上,形成有为引出 至叠层体L3的第2侧面L3b而延伸的引出导体91 93、 94b。
第4内部电极84通过引出导体94a与第4端子导体4电连接。第 4内部电极81 84分别通过引出导体91 93、 94b与第4外部连接导 体8电连接。其结果是,不仅第4内部电极84而且第4内部电极81 83,它们都通过第4外部连接导体8成为与第4端子导体4电连接。
在叠层电容器阵列CA3的第1电容器Cl中,使第1端子导体1 和第1内部电极22 24通过第1外部连接导体5和第1内部电极21 电连接。另外,在第1电容器C1中,使第2端子导体2和第2内部电 极41 43通过第2外部连接导体6和第2内部电极44电连接。由此, 第l电容器C1,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
在叠层电容器阵列CA3的第2电容器C2中,使第3端子导体3 和第3内部电极62 64通过第3外部连接导体7和第3内部电极61 电连接。另夕卜,在第2电容器C2中,使第4端子导体4和第4内部电 极81 83通过第4外部连接导体8和第4内部电极84电连接。由此, 第2电容器C2,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容部相比,等效串联电阻变大。
如上所述,在叠层电容器阵列CA3中,对于包含在该叠层电容器 阵列CA3中的第1和第2电容器Cl、 C2两者,与将全部的内部电极
通过引出导体与对应的端子导体相连接的现有的电容器相比,可以实 现使等效串联电阻增大。
如上所述,在叠层电容器阵列CA3中,可以控制等效串联电阻。
另外,在第1电容器Cl中,通过对第1内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等 效串联电阻设定为所希望的值。在第2电容器C2中,通过对第3内部 电极61和第4内部电极84的至少一者的数量或在叠层方向上的位置 进行调整,可以将等效串联电阻设定为所希望的值。因此,在叠层电 容器阵列CA3中,可以容易且精度良好地进行等效串联电阻的控制。
另夕卜,在叠层电容器阵列CA3中,多个第1和第2内部电极21 24、41 44定位成,在各个之间夹有一层电介体层12 18并互相相向。 另一方面,多个第3和第4内部电极61 64、 81 84定位成,在各个 之间夹有一层电介体层12 18并相互相向。由此,在形成于叠层电容 器阵列CA3中的电容器C1、 C2中,可以在使静电容量增大的同时, 控制等效串联电阻使其增大。
第4实施方式
参照图7和图8,对第4实施方式的叠层电容器阵列CA4的结构 进行说明。第4实施方式的叠层电容器阵列CA4与第1实施方式的叠 层电容器阵列CA1的不同之处在于,形成在叠层体上的外部导体的配 置。图7为第4实施方式的叠层电容器阵列的立体图。图8为第4实
施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第4实施方式的叠层电容器阵列CA4,如图7所示,具有呈大致
长方体形状的叠层体L4,和形成在叠层体L4的侧面上的多个作为外 部导体的第1 第4端子导体1 4及第1 第4外部连接导体5 8。
第1和第3端子导体1、 3,以及第2和第4外部连接导体6、 8 均位于平行于叠层体L4的叠层方向的侧面中的第1侧面L4a上。从图 7的左侧向右侧,以第2外部连接导体6、第l端子导体l、第3端子 导体3、第4外部连接导体8的顺序形成有第1和第3端子导体1、 3 以及第2和第4外部连接导体6、 8。
第2和第4端子导体2、 4,以及第l和第3外部连接导体5、 7, 均位于平行于叠层体L4的叠层方向的侧面中的与第1侧面L4a相对的
第2侧面L4b上。从图7的左侧向右侧,以第1外部连接导体5、第2 端子导体2、第4端子导体4、第3外部连接导体7的顺序形成有第2 和第4端子导体2、 4以及第1和第3外部连接导体5、 7。
如图8所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L4。在叠层体L4中,包括具有多层(在本 实施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电 极组,和具有多层(在本实施方式中为各4层)第3及第4内部电极 61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L4 内,在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA4包括,利用多个第1及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、41 44之间分别逐层 夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、81 84和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
在叠层电容器阵列CA4中,第1和第3内部电极21、 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L4的第1侧面L4a 而延伸的引出导体31a。在各第1内部电极21 24上,形成有为引出 至叠层体L4的第2侧面L4b而延伸的引出导体31b、 32 34。
第l内部电极21通过引出导体31a与第l端子导体l电连接。第 1内部电极21 24分别通过引出导体31b、 32 34与第1外部连接导 体5电连接。其结果是,不仅是第1内部电极21,第1内部电极22 24也通过第1外部连接导体5成为与第1端子导体1电连接。
在第2内部电极44上,形成有为弓I出至叠层体L4的第2侧面L4b 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L4的第1侧面L4a而延伸的引出导体51 53、 54b。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51 53、 54b与第2外部连接导
体6电连接。其结果是,不仅是第2内部电极44,第2内部电极41 43也通过第2外部连接导体6成为与第2端子导体2电连接。
在第3内部电极61上,形成有为引出至叠层体L4第1侧面L4a 而延伸的引出导体71a。在各第3内部电极61 64上,形成有为引出 至叠层体L4的第2侧面L4b而延伸的引出导体71b、 72 74。
第3内部电极61通过引出导体71a与第3端子导体3电连接。第 3内部电极61 64分别通过引出导体71b、 72 74与第3外部连接导 体7电连接。其结果是,不仅是第3内部电极61,第3内部电极62 64也通过第3外部连接导体7成为与第3端子导体3电连接。
在第4内部电极84上,形成有为引出至叠层体L4第2侧面L4b 而延伸的引出导体94a。在各第4内部电极81 84上,形成有为引出 至叠层体L4的第l侧面L4a而延伸的引出导体91 93、 94b。
第4内部电极84通过引出导体94a与第4端子导体4电连接。第 4内部电极81 84分别通过引出导体91 93、 94b与第4外部连接导 体8电连接。其结果是,不仅是第4内部电极84,第4内部电极81 83也通过第4外部连接导体8成为与第4端子导体4电连接。
在叠层电容器阵列CA4的第1电容器Cl中,使第1端子导体1 和第1内部电极22 24通过第1外部连接导体5和第1内部电极21 电连接。另夕卜,在第l电容器C1中,使第2端子导体2和第2内部电 极41 43通过第2外部连接导体6和第2内部电极44电连接。由此, 第1电容器C1,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
在叠层电容器阵列CA4的第2电容器C2中,使第3端子导体3 和第3内部电极62 64通过第3外部连接导体7和第3内部电极61 电连接。另夕卜,在第2电容器C2中,使第4端子导体4和第4内部电 极81 83通过第4外部连接导体8和第4内部电极84电连接。由此, 第2电容器C2,与全部的内部电极通过引出导体与对应的端子导体直 接连接的现有的叠层电容器阵列的电容部相比,等效串联电阻变大。
如上所述,在叠层电容器阵列CA4中,对于包含在该叠层电容器 阵列CA4中的第1和第2电容器C1、 C2两者,与全部的内部电极通
过引出导体与对应的端子导体连接的现有的电容器相比,可以实现使 等效串联电阻增大。
如上所述,在叠层电容器阵列CA4中,可以控制等效串联电阻。 另外,在第1电容器Cl中,通过对第1内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等 效串联电阻设定为所希望的值。在第2电容器C2中,通过对第3内部 电极61和第4内部电极84的至少一者的数量或在叠层方向上的位置 进行调整,可以将等效串联电阻设定为所希望的值。因此,在叠层电 容器阵列CA4中,可以容易且精度良好地进行等效串联电阻的控制。
另外,在叠层电容器阵列CA4中,多个第1和第2内部电极21 24、 41 44定位成,在各个之间夹有一层电介体层12 18并相向。另 一方面,多个第3和第4内部电极61 64、 81 84定位成,在各个之 间夹有一层电介体层12 18并相向。由此,在形成于叠层电容器阵列 CA4中的电容器C1、 C2中,可以在使静电容量增大的同时,控制等
效串联电阻使其增大。 第5实施方式
参照图9和图10,对第5实施方式的叠层电容器阵列CA5的结构 进行说明。第5实施方式的叠层电容器阵列CA5与第1实施方式的叠 层电容器阵列CA1的不同之处在于,形成在叠层体上的外部导体的配 置。图9为第5实施方式的叠层电容器阵列的立体图。图10为第5实
施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第5实施方式的叠层电容器阵列CA5,如图9所示,具有呈大致
长方体形状的叠层体L5,和形成在叠层体L5的侧面上的多个作为外 部导体的第1 第4端子导体1 4及第1 第4外部连接导体5 8。
第1和第3端子导体1、 3以及第2和第4外部连接导体6、 8,均 位于平行于叠层体L5的叠层方向的侧面中的第1侧面L5a上。从图9 的左侧向右侧,以第l端子导体l、第2外部连接导体6、第3端子导 体3、第4外部连接导体8的顺序形成第1和第3端子导体1、 3以及 第2和第4外部连接导体6、 8。
第2和第4端子导体2、 4以及第1和第3外部连接导体5、 7均 位于平行于叠层体L5的叠层方向的侧面中的与第l侧面L5a相对的第
2侧面L5b上。从图9的左侧向右侧,以第1外部连接导体5、第2端 子导体2、第3外部连接导体7、第4端子导体4的顺序形成第2和第 4端子导体2、 4以及第1和第3外部连接导体5、 7。
如图10所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L5。在叠层体L5中,包括具有多层(在本实 施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电极 组、和具有多层(在本实施方式中为各4层)第3及第4内部电极61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L5内, 在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA5包括,利用多个第1及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、41 44之间分别逐层 夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、 81 84和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
在叠层电容器阵列CA5中,第1和第3内部电极21、 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L5的第1侧面L5a 而延伸的引出导体31a。在各第1内部电极21 24上,形成有为引出 至叠层体L5的第2侧面L5b而延伸的引出导体31b、 32 34。
第l内部电极21通过引出导体31a与第l端子导体l电连接。第 1内部电极21 24分别通过引出导体31b、 32 34与第1外部连接导 体5电连接。其结果是,不仅是第1内部电极21,第1内部电极22 24也通过第1外部连接导体5成为与第1端子导体1电连接。
在第2内部电极44上,形成有为引出至叠层体L5的第2侧面L5b 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L5的第1侧面L5a而延伸的引出导体51 53、 54b。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51 53、 54b与第2外部连接导
体6电连接。其结果是,不仅是第2内部电极44,第2内部电极41 43也通过第2外部连接导体6成为与第2端子导体2电连接。
在第3内部电极61上,形成有为引出至叠层体L5第1侧面L5a 而延伸的引出导体71a。在各第3内部电极61 64上,形成有为引出 至叠层体L5的第2侧面L5b而延伸的引出导体71b、 72 74。
第3内部电极61通过引出导体71a与第3端子导体3电连接。第 3内部电极61 64分别通过引出导体71b、 72 74与第3外部连接导 体7电连接。其结果是,不仅是第3内部电极61,第3内部电极62 64也通过第3外部连接导体7成为与第3端子导体3电连接。
在第4内部电极84上,形成有为引出至叠层体L5第2侧面L5b 而延伸的引出导体94a。在各第4内部电极81 84上,形成有为引出 至叠层体L5的第1侧面L5a而延伸的引出导体91 93、 94b。
第4内部电极84通过引出导体94a与第4端子导体4电连接。第 4内部电极81 84分别通过引出导体91 93、 94b与第4外部连接导 体8电连接。其结果是,不仅是第4内部电极84,第4内部电极81 83也通过第4外部连接导体8成为与第4端子导体4电连接。
在叠层电容器阵列CA5的第1电容器Cl中,使第1端子导体1 和第1内部电极22 24通过第1外部连接导体5和第1内部电极21 电连接。另夕卜,在第l电容器C1中,使第2端子导体2和第2内部电 极41 43通过第2外部连接导体6和第2内部电极44电连接。由此, 第l电容器C1,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
在叠层电容器阵列CA5的第2电容器C2中,使第3端子导体3 和第3内部电极62 64通过第3外部连接导体7和第3内部电极61 电连接。另夕卜,在第2电容器C2中,使第4端子导体4和第4内部电 极81 83通过第4外部连接导体8和第4内部电极84电连接。由此, 第2电容器C2,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
如上所述,在叠层电容器阵列CA5中,对于包含在该叠层电容器 阵列CA5中的第l和第2电容器C1、 C2两者,与全部的内部电极通
过引出导体与对应的端子导体连接的现有的电容器相比,可以实现使 等效串联电阻增大。
如上所述,在叠层电容器阵列CA5中,可以控制等效串联电阻。 另外,在第1电容器Cl中,通过对第1内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等 效串联电阻设定为所希望的值。在第2电容器C2中,通过对第3内部 电极61和第4内部电极84的至少一者的数量或在叠层方向上的位置 进行调整,可以将等效串联电阻设定为所希望的值。因此,在叠层电 容器阵列CA5中,可以容易且精度良好地进行等效串联电阻的控制。
另外,在叠层电容器阵列CA5中,多个第1和第2内部电极21 24、 41 44定位成,在各个之间夹有一层电介体层12 18并相向。另 一方面,多个第3和第4内部电极61 64、 81 84定位成,在各个之 间夹有一层电介体层12 18并相向。由此,在形成于叠层电容器阵列 CA5中的电容器C1、 C2中,可以在使静电容量增大的同时,控制等
效串联电阻使其增大。 第6实施方式
参照图11和图12,对第6实施方式的叠层电容器阵列CA6的结 构进行说明。第6实施方式的叠层电容器阵列CA6与第1实施方式的 叠层电容器阵列CA1的不同之处在于,形成在叠层体上的外部导体的 配置。图11为第6实施方式的叠层电容器阵列的立体图。图12为第6 实施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第6实施方式的叠层电容器阵列CA6,如图11所示,具有呈大致 长方体形状的叠层体L6,和形成在叠层体L6的侧面上的多个作为外 部导体的第1 第4端子导体1、 2、 3A、 3B、 4A、 4B及第1和第2 外部连接导体5、 6。
第1和第4端子导体1、 4A、 4B,以及第1外部连接导体5均位 于平行于叠层体L6的叠层方向的侧面中的第1侧面L6a上。从图11 的左侧向右侧,以第1端子导体1、第1外部连接导体5、第4端子导 体4A、第4端子导体4B的顺序形成第1和第4端子导体1、 4A、 4B 以及第1外部连接导体5。
第2和第3端子导体2、 3A、 3B以及第2外部连接导体6均位于 平行于叠层体L6的叠层方向的侧面中的与第1侧面L6a相对的第2侧 面L6b上。从图ll的左侧向右侧,以第2端子导体2、第2外部连接 导体6、第3端子导体3A、第3端子导体3B的顺序,形成第2和第3 端子导体2、 3A、 3B以及第2外部连接导体6。
如图12所示,通过将多层(在本实施方式中为9层)电介体层11 19层叠,而构成叠层体L6。在叠层体L6中,包括具有多层(在本 实施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电 极组,和具有多层(在本实施方式中为各4层)第3和第4内部电极 61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L6 内,在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA6包括,利用多个第l及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、41 44之间分别逐层 夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、 81 84和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
在叠层电容器阵列CA6中,第l和第3内部电极2K 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L6的第1侧面L6a 而延伸的引出导体31a。在各第1内部电极21 24上,形成有为引出 至叠层体L6的第1侧面L6a而延伸的引出导体31b、 32 34。
第1内部电极21通过引出导体31a与第l端子导体l电连接。第 1内部电极21 24分别通过引出导体31b、 32 34与第1外部连接导 体5电连接。其结果是,不仅是第1内部电极21,第1内部电极22 24也通过第1外部连接导体5成为与第1端子导体1电连接。
在第2内部电极44上,形成有为引出至叠层体L6的第2侧面L6b 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L6的第2侧面L6b而延伸的引出导体51 53、 54b。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51 53、 54b与第2外部连接导 体6电连接。其结果是,不仅是第2内部电极44,第2内部电极41 43也通过第2外部连接导体6成为与第2端子导体2电连接。
在第3内部电极61 64上,形成有为引出至叠层体L6第2侧面 L6b而延伸的引出导体71a 74a、 71b 74b。
第3内部电极61 64分别通过对应的引出导体71a 74a与第3 端子导体3A电连接。第3内部电极61 64分别通过对应的引出导体 71b 74b与第3端子导体3B电连接。
在第4内部电极81 84上,形成有为引出至叠层体L6第1侧面 L6a而延伸的引出导体91a 94a、 91b 94b。
第4内部电极81 84分别通过对应的引出导体91a 94a与第4 端子导体4A电连接。第4内部电极81 84分别通过对应的引出导体 91b 94b与第4端子导体4B电连接。
在叠层电容器阵列CA6的第1电容器Cl中,使第1端子导体1 和第1内部电极22 24通过第1外部连接导体5和第1内部电极21 电连接。另夕卜,在第1电容器C1中,使第2端子导体2和第2内部电 极41 43通过第2外部连接导体6和第2内部电极44电连接。由此, 第l电容器C1,与全部的内部电极通过引出导体与对应的端子导体直 接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
在叠层电容器阵列CA6中,在包含于该叠层电容器阵列CA6中的 第1电容器C1中,与全部的内部电极通过引出导体与对应的端子导体 连接的现有的电容器相比,使等效串联电阻增大,另一方面,在第2 电容器C2中,全部的内部电极通过引出导体与对应的端子导体直接连 接。因此,叠层电容器阵列CA6包括,等效串联电阻大的第1电容器 Cl和未将等效串联电阻设定为增大的第2叠层电容器C2。
如上所述,在叠层电容器阵列CA6中,可以控制等效串联电阻。
另外,在第1电容器C1中,通过对第1内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等 效串联电阻设定为所希望的值。因此,在叠层电容器阵列CA6中,可 以容易且精度良好地进行等效串联电阻的控制。
另夕卜,在叠层电容器阵列CA6中,多个第1和第2内部电极21 24、 41 44定位成,在各个之间夹有一层电介体层12 18并相向。由 此,在形成于叠层电容器阵列CA6中的电容器Cl中,可以在使静电 容量增大的同时,控制等效串联电阻使其增大。
第7实施方式
参照图13和图14,对第7实施方式的叠层电容器阵列CA7的结 构进行说明。第7实施方式的叠层电容器阵列CA7与第2实施方式的 叠层电容器阵列CA2的不同之处在于,第1电容器的等效串联电阻的 大小。图13为第7实施方式的叠层电容器阵列的立体图。图14为第7 实施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第7实施方式的叠层电容器阵列CA7,如图13所示,具有呈大致 长方体形状的叠层体L7,和形成在叠层体L7的侧面上的多个作为外 部导体的第1 第4端子导体1 4及第1 第4外部连接导体5 8。
第1和第4端子导体1、 4以及第1和第4外部连接导体5、 8均 位于平行于叠层体L7的叠层方向的侧面中的第1侧面L7a上。从图 13的左侧向右侧,以第1端子导体1、第1外部连接导体5、第4外部 连接导体8、第4端子导体4的顺序形成第1和第4端子导体1、 4以 及第l和第4外部连接导体5、 8。
第2和第3端子导体2、 3以及第2和第3外部连接导体6、 7均 位于平行于叠层体L7的叠层方向的侧面中的与第1侧面L7a相对的第 2侧面L7b上。从图13的左侧向右侧,以第2端子导体2、第2外部 连接导体6、第3外部连接导体7、第3端子导体3的顺序,形成第2 和第3端子导体2、 3以及第2和第3外部连接导体6、 7。
如图14所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L7。在叠层体L7中,包括具有多层(在本 实施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电 极组,和具有多层(在本实施方式中为各4层)第3及第4内部电极 61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L7 内,在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA7包括,利用多个第1及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、41 44之间分别逐层
夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、81 84,和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
艮P,多个第1和第2内部电极21 24、 41 44分别具有在之间夹 着电介体层12 18并在叠层方向上相向的区域。多个第3和第4内部 电极61 64、 81 84分别在之间夹着电介体层12 18并在叠层方向 上相向的区域。但是,第l内部电极21的面积比层叠在同层中的第3 内部电极61的面积小。第2内部电极44的面积比层叠在同层中的第4 内部电极84的面积小。由此,第1和第2内部电极21、 41在叠层方 向上相向的区域,比第3和第4内部电极61、 81在叠层方向上相向的 区域小。第1和第2内部电极24、 44在叠层方向上相向的区域,比第 3和第4内部电极64、 84在叠层方向上相向的区域小。
在叠层电容器阵列CA7中,第1和第3内部电极21、 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L7的第1侧面L7a 而延伸的引出导体31a。在各第1内部电极21 24上,形成有为引出 至叠层体L7的第1侧面L7a而延伸的引出导体31b、 32 34。
第1内部电极21通过引出导体31a与第1端子导体1电连接。第 1内部电极21 24分别通过引出导体31b、 32 34与第1外部连接导 体5电连接。其结果是,不仅是第1内部电极21,第1内部电极22 24也通过第1外部连接导体5成为与第1端子导体1电连接。
在第2内部电极44上,形成有为引出至叠层体L7的第2侧面L7b 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L7的第2侧面L7b而延伸的引出导体51 53、 54b。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51 53、 54b与第2外部连接导 体6电连接。其结果是,不仅是第2内部电极44,第2内部电极41 43也通过第2外部连接导体6成为与第2端子导体2电连接。
在第3内部电极61上,形成有为引出至叠层体L7第2侧面L7b 而延伸的引出导体71a。在各第3内部电极61 64上,形成有为引出 至叠层体L7的第2侧面L7b而延伸的引出导体71b、 72 74。
第3内部电极61通过引出导体71a与第3端子导体3电连接。第 3内部电极61 64分别通过引出导体71b、 72 74与第3外部连接导 体7电连接。其结果是,不仅是第3内部电极61,第3内部电极62 64也通过第3外部连接导体7成为与第3端子导体3电连接。
在第4内部电极84上,形成有为引出至叠层体L7第1侧面L7a 而延伸的引出导体94a。在各第4内部电极81 84上,形成有为引出 至叠层体L7的第1侧面L7a而延伸的引出导体91 93、 94b。
第4内部电极84通过引出导体94a与第4端子导体4电连接。第 4内部电极81 84分别通过引出导体91 93、 94b与第4外部连接导 体8电连接。其结果是,不仅是第4内部电极84,第4内部电极81 83也通过第4外部连接导体8成为与第4端子导体4电连接。
在叠层电容器阵列CA7的第1电容器Cl中,使第1端子导体1 和第1内部电极22 24通过第1外部连接导体5和第1内部电极21 电连接。另外,在第1电容器C1中,使第2端子导体2和第2内部电 极41 43通过第2外部连接导体6和第2内部电极44电连接。由此, 第1电容器C1,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻变大。
在叠层电容器阵列CA7的第2电容器C2中,使第3端子导体3 和第3内部电极62 64通过第3外部连接导体7和第3内部电极61 电连接。另夕卜,在第2电容器C2中,使第4端子导体4和第4内部电 极81 83通过第4外部连接导体8和第4内部电极84电连接。由此, 第2电容器C2,与将全部的内部电极通过引出导体与对应的端子导体 直接连接的现有的叠层电容器阵列的电容部相比,等效串联电阻变大。
如上所述,在叠层电容器阵列CA7中,对于包含在该叠层电容器 阵列CA7中的第1和第2电容器C1、 C2两者,与将全部的内部电极 通过引出导体与对应的端子导体连接的现有的电容器相比,可以实现 使等效串联电阻增大。
如上所述,在叠层电容器阵列CA7中,可以控制等效串联电阻。
另外,在叠层电容器阵列CA7中,第1内部电极21的面积比叠 层在同层上的第3内部电极61的面积小。第2内部电极44的面积比 叠层在同层上的第4内部电极84的面积小。因此,第1叠层电容器 Cl的等效串联电阻与第2叠层电容器C2的等效串联电阻相比增大。 由此,在叠层电容器阵列CA7中,可以包含等效串联电阻不同的电容 器。
另外,在第1电容器Cl中,通过对第1内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等 效串联电阻设定为所希望的值。在第2电容器C2中,通过对第3内部 电极61和第4内部电极84的至少一者的数量或在叠层方向上的位置 进行调整,可以将等效串联电阻设定为所希望的值。因此,在叠层电 容器阵列CA7中,可以容易且精度良好地进行等效串联电阻的控制。
另外,在叠层电容器阵列CA7中,多个第1和第2内部电极21 24、 41 44定位成,在各个之间夹有一层电介体层12 18并相向。另 一方面,多个第3和第4内部电极61 64、 81 84定位成,在各个之 间夹有一层电介体层12 18并相向。由此,在形成于叠层电容器阵列 CA7中的电容器Cl、 C2中,可以在使静电容量增大的同时,控制等 效串联电阻使其增大。
第8实施方式
参照图15和图16,对第8实施方式的叠层电容器阵列CA8的结 构进行说明。第8实施方式的叠层电容器阵列CA8与第1实施方式的 叠层电容器阵列CA1的不同之处在于,形成在叠层体上的外部导体的 数量及其配置。图15为第8实施方式的叠层电容器阵列的立体图。图 16为第8实施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第8实施方式的叠层电容器阵列CA8,如图15所示,具有成大致 长方体形状的叠层体L8,和形成在叠层体L8的侧面上的多个作为外 部导体的第1 第4端子导体1A、 1B、 2A、 2B、 3、 4及第1 第4 外部连接导体5 8。
第1和第3端子导体1A、 3A以及第2和第3外部连接导体6、 7 均位于平行于叠层体L8的叠层方向的侧面中的第1侧面L8a上。从图 15的左侧向右侧,以第1端子导体1A、第2外部连接导体6、第3外
部连接导体7、第3端子导体3A的顺序形成第1和第3端子导体1A、 3A及第2和第3外部连接导体6、 7。
第1和第3端子导体1B、 3B以及第1和第4外部连接导体5、 8 均位于平行于叠层体L8的叠层方向的侧面中的与第1侧面L8a相对的 第2侧面L8b上。从图15的左侧向右侧,以第1端子导体1B、第1 外部连接导体5、第4外部连接导体8、第3端子导体3B的顺序形成 第1和第3端子导体1B、 3B以及第1和第4外部连接导体5、 8。
第2端子导体2位于与叠层体L8的叠层方向平行的侧面中的第3 侧面L8c,即,沿着垂直于叠层体L8的叠层方向的侧面的短边方向延 伸的侧面的第3侧面L8c上。第4端子导体4位于与叠层体L8的叠层 方向平行的侧面中的第4侧面L8d, g卩,沿着垂直于叠层体L8的叠层 方向的侧面的短边方向延伸的侧面且与第3侧面L8c相向的第4侧面 L8d上。
如图16所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L8。在叠层体L8中,包括具有多层(在本 实施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电 极组,和具有多层(在本实施方式中为各4层)第3及第4内部电极 61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L8 内,在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA8包括,利用多个第1及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、41 44之间分别逐层 夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、 81 84和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
在叠层电容器阵列CA8中,第1和第3内部电极21、 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L8的第1侧面L8a 而延伸的引出导体31a。在第1内部电极21上,还形成有为引出至叠
层体L8的第2侧面L8b而延伸的引出导体31b、 31c。在各第1内部 电极22 24上,形成有为引出至叠层体L8的第2侧面L8b而延伸的 引出导体32 34。
分别从第1内部电极21延伸出引出导体31a,以接近叠层体L8 的第l侧面L8a,延伸出引出导体31b、 31c,以接近叠层体L8的第2 侧面L8b。从第1内部电极22延伸出引出导体32,以接近叠层体L8 的第2侧面L8b。从第1内部电极23延伸出引出导体33,以接近叠层 体L8的第2侧面L8b。从第1内部电极24延伸出引出导体34,以接 近叠层体L8的第2侧面L8b。
第1内部电极21通过引出导体31a与第1端子导体1A电连接。 第l内部电极21通过引出导体31b与第l端子导体lB电连接。第l 内部电极21 24分别通过引出导体31c、 32 34与第1外部连接导体 5电连接。其结果是,不仅是第1内部电极21,第1内部电极22 24 也通过第1外部连接导体5成为与第1端子导体1A、 1B电连接。
在第2内部电极44上,形成有为引出至叠层体L8的第3侧面L8c 而延伸的引出导体54a。在各第2内部电极41 44上,形成有为引出 至叠层体L8的第l侧面L8a而延伸的引出导体51 53、 54b。
从第2内部电极41延伸出引出导体51,以接近叠层体L8的第1 侧面L8a。从第2内部电极42延伸出引出导体52,以接近叠层体L8 的第l侧面L8a。从第2内部电极43延伸出引出导体53,以接近叠层 体L8的第1侧面L8a。分别从第2内部电极44延伸出引出导体54a, 以接近叠层体L8的第3侧面L8c,延伸出引出导体54b,以接近叠层 体L8的第l侧面L8a。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51 53、 54b与第2外部连接导 体6电连接。其结果是,不仅是第2内部电极44,第2内部电极41 43也通过第2外部连接导体6成为与第2端子导体2电连接。
在第3内部电极61上,形成有为引出至叠层体L8的第1侧面L8a 而延伸的引出导体71a、 71c。在第3内部电极61上,还形成有为引出 至叠层体L8的第2侧面L8b而延伸的引出导体71b。在各第3内部电
极62 64上,形成有为引出至叠层体L8的第2侧面L8b而延伸的引 出导体72 74。
分别从第3内部电极61延伸出引出导体71a、 71c,以接近叠层体 L8的第l侧面L8a,延伸出引出导体71b,以接近叠层体L8的第2侧 面L8b。从第3内部电极62延伸出引出导体72,以接近叠层体L8的 第l侧面L8a。从第3内部电极63延伸出引出导体73,以接近叠层体 L8的第1侧面L8a。从第3内部电极64延伸出引出导体74,以接近 叠层体L8的第1侧面L8a。
第3内部电极61通过引出导体71a与第3端子导体3A电连接。 第3内部电极61通过引出导体71b与第3端子导体3B电连接。第3 内部电极61 64分别通过引出导体71c、 72 74与第3外部连接导体 7电连接。其结果是,不仅是第3内部电极61,第3内部电极62 64 也通过第3外部连接导体7成为与第3端子导体3A、 3B电连接。
在第4内部电极84上,形成有为引出至叠层体L8的第4侧面L8d 而延伸的引出导体94a。在各第4内部电极81 84上,形成有为引出 至叠层体L8的第2侧面L8b而延伸的引出导体91 93、 94b。
从第4内部电极81延伸出引出导体91,以接近叠层体L8的第2 侧面L8b。从第4内部电极82延伸出引出导体92,以接近叠层体L8 的第2侧面L8b。从第4内部电极83延伸出引出导体93,以接近叠层 体L8的第2侧面L8b。分别从第4内部电极84延伸出引出导体94a, 以接近叠层体L8的第4侧面L8d,延伸出引出导体94b,以接近叠层 体L8的第2侧面L8b。
第4内部电极84通过引出导体94a与第4端子导体4电连接。第 4内部电极81 84分别通过引出导体91 93、 94b与第4外部连接导 体8电连接。其结果是,不仅是第4内部电极84,第4内部电极81 83也通过第4外部连接导体8成为与第4端子导体4电连接。
在叠层电容器阵列CA8的第l电容器C1中,使第1端子导体1A、 1B和第1内部电极22 24通过第1外部连接导体5和第1内部电极 21电连接。另外,在第1电容器Cl中,使第2端子导体2和第2内 部电极41 43通过第2外部连接导体6和第2内部电极44电连接。 由此,第i电容器ci,与将全部的内部电极通过引出导体与对应的端
子导体直接连接的现有的叠层电容器阵列的电容器相比,等效串联电 阻变大。
在叠层电容器阵列CA8的第2电容器C2中,使第3端子导体3A、 3B和第3内部电极62 64通过第3外部连接导体7及第3内部电极 61电连接。另外,在第2叠层电容器C2中,使第4端子导体4和第4 内部电极81 83通过第4外部连接导体8及第4内部电极84电连接。 由此,第2电容器C2与将全部的内部电极通过引出导体与对应的端子 导体直接连接的现有的叠层电容器阵列的电容器相比,等效串联电阻 变大。
如上所述,在叠层电容器阵列CA8中,对于包含在该叠层电容器 阵列CA8中的第1和第2电容器Cl、 C2两者,与将全部的内部电极 通过引出导体与对应的端子导体连接的现有的电容器相比,可以实现 使等效串联电阻增大。
如上所述,在叠层电容器阵列CA8中,可以控制等效串联电阻。
另外,在第1电容器C1中,通过对第l内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等 效串联电阻设定为所希望的值。在第2电容器C2中,通过对第3内部 电极61和第4内部电极84的至少一者的数量或在叠层方向上的位置 进行调整,可以将等效串联电阻设定为所希望的值。因此,在叠层电 容器阵列CA8中,可以容易且精度良好地进行等效串联电阻的控制。
另夕卜,在叠层电容器阵列CA8中,多个第1和第2内部电极21 24、 41 44定位成,在各个之间夹有一层电介体层12 18并相向。另 一方面,多个第3和第4内部电极61 64、 81 84定位成,在各个之 间夹有一层电介体层12 18并相向。由此,在形成于叠层电容器阵列 CA8中的电容器C1、 C2中,可以在使静电容量增大的同时,控制等 效串联电阻使其增大。
第9实施方式
参照图17和图18,对第9实施方式的叠层电容器阵列CA9的结 构进行说明。第9实施方式的叠层电容器阵列CA9与第8实施方式的 叠层电容器阵列CA8的不同之处在于,形成在叠层体上的外部导体的 构成及其配置。图17为第9实施方式的叠层电容器阵列的立体图。图 18为第9实施方式的叠层电容器阵列中包含的叠层体的分解立体图。
第9实施方式的叠层电容器阵列CA9,如图17所示,具有成大 致长方体形状的叠层体L9,和形成在叠层体L9的侧面上的多个作为 外部导体的第1 第4端子导体1 4及第1 第4外部连接导体5、6A、 6B、 7、 8A、 8B。
第1和第3端子导体1、 3以及第1和第3外部连接导体5、 7均 位于平行于叠层体L9的叠层方向的侧面中的第1侧面L9a上。从图 17的左侧向右侧,以第1端子导体1、第1外部连接导体5、第3外部 连接导体7、第3端子导体3的顺序形成第1和第3端子导体1、 3及 第1和第3外部连接导体5、 7
第2和第4端子导体2、 4以及第2和第4外部连接导体6B、 8B 均位于平行于叠层体L9的叠层方向的侧面中的与第1侧面L9a平行的 第2侧面L9b上。从图17的左侧向右侧,以第2端子导体2、第2外 部连接导体6B、第4外部连接导体8B、第4端子导体4的顺序形成第 2和第4端子导体2、 4及第2和第4外部连接导体6B、 8B。
第2外部连接导体6A位于与叠层体L9的叠层方向平行的侧面中 的第3侧面L9c上。第4外部连接导体8A位于与叠层体L9的叠层方 向平行的侧面中的与第3侧面L9c相向的第4侧面L9d上。
如图18所示,通过将多层(在本实施方式中为9层)电介体层11 19叠层,而构成叠层体L9。在叠层体L9中,包括具有多层(在本实 施方式中为各4层)第1及第2内部电极21 24、 41 44的第1电极 组,和具有多层(在本实施方式中为各4层)第3及第4内部电极61 64、 81 84的第2电极组。第1电极组和第2电极组在叠层体L9内, 在与电介体层11 19的叠层方向垂直的方向上并列设置。
叠层电容器阵列CA9包括,利用多个第1及第2内部电极21 24、 41 44和在该多个第1及第2内部电极21 24、41 44之间分别逐层 夹有的电介体层12 18而形成的第1电容器C1;以及,利用多个第3 及第4内部电极61 64、 81 84和在该多个第3及第4内部电极61 64、 81 84之间分别夹有的电介体层12 18而形成的第2电容器C2。
在叠层电容器阵列CA9中,第1和第3内部电极21、 61,第l和 第3内部电极22、 62,第1和第3内部电极23、 63,以及第1和第3 内部电极24、 64,分别在叠层方向上位于同层。另外,第2和第4内 部电极41、 81,第2和第4内部电极42、 82,第2和第4内部电极43、 83,以及第2和第4内部电极44、 84,也分别在叠层方向上位于同层。
在第1内部电极21上,形成有为引出至叠层体L9的第1侧面L9a 而延伸的引出导体31a、 31b。在各第1内部电极22 24上,形成有为 引出至叠层体L9的第1侧面L9a而延伸的引出导体32 34。
分别从第l内部电极21延伸出引出导体31a、 31b,以接近叠层体 L9的第l侧面L9a。从第1内部电极22延伸出引出导体32,以接近 叠层体L9的第1侧面L9a。从第l内部电极23延伸出引出导体33, 以接近叠层体L9的第1侧面L9a。从第1内部电极24延伸出引出导 体34,以接近叠层体L9的第l侧面L9a。
第1内部电极21通过引出导体31a与第1端子导体1A电连接。 第l内部电极21 24分别通过引出导体31b、 32 34与第1外部连接 导体5电连接。其结果是,不仅是第1内部电极21,第1内部电极22 24也通过第1外部连接导体5成为与第1端子导体1电连接。
在第2内部电极44上,形成有为引出至叠层体L9的第2侧面L9b 而延伸的引出导体54a、 54c。在第2内部电极44上,还形成有为引出 至叠层体L9的第3侧面L9c而延伸的引出导体54b。在各第2内部电 极41 43上,形成有为引出至叠层体L9的第3侧面L9c而延伸的引 出导体51a 53a。在各第2内部电极41 43上,还形成有为引出至叠 层体L9的第2侧面L9b而延伸的引出导体51b 53b。
从第2内部电极41延伸出引出导体51a,以接近叠层体L9的第3 侧面L9c,延伸出引出导体51b,以接近叠层体L9的第2侧面L9b。 从第2内部电极42延伸出引出导体52a,以接近叠层体L9的第3侧面 L9c,延伸出引出导体52b,以接近叠层体L9的第2侧面L9b。从第2 内部电极43延伸出引出导体53a,以接近叠层体L9的第3侧面L9c, 延伸出引出导体53b,以接近叠层体L9的第2侧面L9b。分别从第2 内部电极44延伸出引出导体54a,以接近叠层体L9的第2侧面L9b,
延伸出引出导体54b,以接近叠层体L9的第3侧面L9c,延伸出引出 导体54c,以接近叠层体L9的第2侧面L9b。
第2内部电极44通过引出导体54a与第2端子导体2电连接。第 2内部电极41 44分别通过引出导体51a 53a、 54b与第2外部连接 导体6A电连接。而且,第2内部电极41 44分别通过引出导体51b 53b、 54c与第2外部连接导体6B电连接。其结果是,不仅是第2内部 电极44,第2内部电极41 43也通过第2外部连接导体6A、 6B成为 与第2端子导体2电连接。
在第3内部电极61上,形成有为引出至叠层体L9的第l侧面L9a 而延伸的引出导体71a、 71b。在各第3内部电极62 64上,形成有为 引出至叠层体L9的第1侧面L9a而延伸的引出导体72 74。
分别从第3内部电极61延伸出引出导体71a、 71b,以接近叠层体 L9的第1侧面L9a。从第3内部电极62延伸出引出导体72,以接近 叠层体L9的第1侧面L9a。从第3内部电极63延伸出引出导体73, 以接近叠层体L9的第1侧面L9a。从第3内部电极64延伸出引出导 体74,以接近叠层体L9的第1侧面L9a。
第3内部电极61通过引出导体71a与第3端子导体3电连接。第 3内部电极61 64分别通过引出导体71b、 72 74与第3外部连接导 体7电连接。其结果是,不仅是第3内部电极61,第3内部电极62 64也通过第3外部连接导体7成为与第3端子导体3电连接。
在第4内部电极84上,形成有为弓I出至叠层体L9的第2侧面L9b 而延伸的引出导体94a、 94c。在第4内部电极84上,还形成有为引出 至叠层体L9的第4侧面L9d而延伸的引出导体94b。在各第4内部电 极81 83上,形成有为引出至叠层体L9的第4侧面L9d而延伸的引 出导体91a 93a。在各第4内部电极81 83上,还形成有为引出至叠 层体L9的第2侧面L9b而延伸的引出导体91b 93b。
分别从第4内部电极81延伸出引出导体91a,以接近叠层体L9 的第4侧面L9d,延伸出引出导体91b,以接近叠层体L9的第2侧面 L9b。分别从第4内部电极82延伸出引出导体92a,以接近叠层体L9 的第4侧面L9d,延伸出引出导体92b,以接近叠层体L9的第2侧面 L9b。分别从第4内部电极83延伸出引出导体93a,以接近叠层体L9
的第4侧面L9d,延伸出引出导体93b,以接近叠层体L9的第2侧面 L9b。分别从第4内部电极84延伸出引出导体94a、 94c,以接近叠层 体L9的第2侧面L9b,延伸出引出导体94b,以接近叠层体L9的第4 侧面L9d。
第4内部电极84通过引出导体94a与第4端子导体4电连接。第 4内部电极81 84分别通过引出导体91a 93a、 94b与第4外部连接 导体8A电连接。第4内部电极81 84还分别通过引出导体91b 93b、 94c与第4外部连接导体8B电连接。其结果是,不仅是第4内部电极 84,第4内部电极81 83也通过第4外部连接导体8A、 8B成为与第 4端子导体4电连接。
在叠层电容器阵列CA9的第1电容器Cl中,使第1端子导体1 和第1内部电极22 24通过第1外部连接导体5和第1内部电极21 电连接。另外,在第1电容器C1中,使第2端子导体2和第2内部电 极41 43通过第2外部连接导体6A、 6B和第2内部电极44电连接。 由此,第1电容器C1,与将全部的内部电极通过引出导体与对应的端 子导体直接连接的现有的叠层电容器阵列的电容器相比,等效串联电 阻变大。
在叠层电容器阵列CA9的第2电容器C2中,使第3端子导体3 和第3内部电极62 64通过第3外部连接导体7和第3内部电极61 电连接。另夕卜,在第2电容器C2中,使第4端子导体4和第4内部电 极81 83通过第4外部连接导体8A、 8B和第4内部电极84电连接。 由此,第2电容器C2,与将全部的内部电极通过引出导体与对应的端 子导体直接连接的现有的叠层电容器阵列的电容器相比,等效串联电 阻变大。
如上所述,在叠层电容器阵列CA9中,对于包含在该叠层电容器 阵列CA9中的第1和第2电容器C1、 C2两者,与将全部的内部电极 通过引出导体与对应的端子导体连接的现有的电容器相比,可以实现 使等效串联电阻增大。
如上所述,在叠层电容器阵列CA9中,可以控制等效串联电阻。 另外,在第1电容器C1中,通过对第1内部电极21和第2内部 电极44的至少一者的数量或在叠层方向上的位置进行调整,可以将等
效串联电阻设定为所希望的值。在第2电容器C2中,通过对第3内部 电极61和第4内部电极84的至少一者的数量或在叠层方向上的位置 进行调整,可以将等效串联电阻设定为所希望的值。因此,在叠层电 容器阵列CA9中,可以容易且精度良好地进行等效串联电阻的控制。
另夕卜,在叠层电容器阵列CA9中,多个第1和第2内部电极21 24、 41 44定位成,在各个之间夹有一层电介体层12 18并相向。另 一方面,多个第3和第4内部电极61 64、 81 84定位成,在各个之 间夹有一层电介体层12 18并相向。由此,在形成于叠层电容器阵列 CA9中的电容器Cl、 C2中,可以在使静电容量增大的同时,控制等 效串联电阻使其增大。
以上,对本发明的优选的实施方式进行了详细说明,但是,本发 明并不限定于上述实施方式。例如,包含在叠层电容器阵列中的电容 器的数量并不局限于上述实施方式中所记载的数量,例如也可以是3 个以上。另外,电介体层U 19的叠层数量和第1 第4内部电极21 24、 41 44、 61 64、 81 84各个的叠层数量并不局限于上述实施方 式中所记载的数量。因此,可以分别含有2层以上第1和第2内部电 极,可以分别含有1层以上第3和第4内部电极。
另外,多个第1内部电极21 24中至少1个第1内部电极,和多 个第2内部电极41 44中至少l个第2内部电极,可以定位成,在之 间夹着至少l层电介体层并相向。另一方面,多个第3内部电极61 64中至少1个第3内部电极,和多个第4内部电极81 84中至少1 个第4内部电极,可以定位成,在之间夹着至少l层电介体层并相向。 因此,例如,也可以如图19、 20、 21所示,将第3内部电极61和第3 内部电极62定位成,在之间夹着电介体层12并相向,将第4内部电 极83和第4内部电极84定位成,在之间夹着电介体层18而相向。图 19表示第2实施方式的变形例,图20表示第6实施方式的变形例,图 21表示第7实施方式的变形例。在上述情况下,多个第1和第2内部 电极21 24、 41 44在各个之间夹着一层电介体层12 18并相向。 多个第3和第4内部电极62 64、 81 83在各个之间夹着一层电介体 层13 17并相向。
另外,第1和第3内部电极21 24、 61 64也可以不位于同层。 第2和第4内部电极41 44、 81 84也可以不位于同层。第1 第4 内部电极22 24、 41 43、 62 64、 81 83的形状并不局限于上述实 施方式中记载的形状,也可以与对应的外部连接导体电连接。第1 第 4内部电极21、 44、 61、 84的形状并不局限于上述实施方式中记载的 形状,也可以与对应的端子导体和外部连接导体电连接。
另外,端子导体1、 1A、 1B、 2、 3、 3A、 3B、 4的数量,不局限 于上述实施方式中记载的数量。另外,外部连接导体5、 6、 6A、 6B、 7、 8、 8A、 8B的数量也不局限于上述实施方式中记载的数量。第l 第4端子导体1、 1A、 1B、 2、 3、 3A、 3B、 4也可以是分别不同的数 量。第1 第4外部连接导体5、 6、 6A、 6B、 7、 8、 8A、 8B也可以
是分别不同的数量。
另外,通过引出导体与端子导体1、 1A、 1B、 2、 3、 3A、 3B、 4
直接连接的内部电极的数量和在叠层方向上的位置也不局限于上述实 施方式中记载的数量和位置。
另外,在包含于叠层电容器阵列中的每个电容器中,内部电极的 叠层数量也可以不同。第1和第3内部电极21 24、 61 64在叠层方 向上可以不位于同层。第2和第4内部电极41 44、 81 84在叠层方 向上可以不位于同层。
从上面已经描述的发明可知,很明显本发明可以以各种方式进行 改变。这些改变并不能被看作脱离本发明的精神和范围,所有对本领 域内普通技术人员而言显而易见的这些修改都被认为包含在下述的权 利要求的范围内。
权利要求
1.一种叠层电容器阵列,其特征在于具有层叠有多个电介体层的叠层体,和形成在所述叠层体上的多个外部导体;所述多个外部导体包括,相互电绝缘的第1~第4端子导体、以及第1和第2外部连接导体;所述叠层体包括具有多个第1内部电极和多个第2内部电极的第1电极组,和具有第3内部电极和第4内部电极的第2电极组;所述第1电极组和所述第2电极组,在所述叠层体内,在与所述多个电介体层的叠层方向垂直的方向上并列配置;所述多个第1内部电极中至少1个第1内部电极和所述多个第2内部电极中至少1个第2内部电极,定位成在之间夹着至少1层所述电介体层而相互相对;所述第3和第4内部电极,定位成在之间夹着至少1层所述电介体层而相互相对;所述各第1内部电极通过引出导体而与所述第1外部连接导体电连接;所述各第2内部电极通过引出导体而与所述第2外部连接导体电连接;所述第3内部电极通过引出导体而与所述第3端子导体电连接;所述第4内部电极通过引出导体而与所述第4端子导体电连接;所述多个第1内部电极中,1个以上且比该第1内部电极的总数少1个的数量以下的第1内部电极,通过引出导体与所述第1端子导体电连接;所述多个第2内部电极中,1个以上且比该第2内部电极的总数少1个的数量以下的第2内部电极,通过引出导体与所述第2端子导体电连接。
2. 如权利要求l所述的叠层电容器阵列,其特征在于 所述多个第1和第2内部电极定位成,在各个之间夹着至少一层 所述电介体层而相互相向。
3. 如权利要求l所述的叠层电容器阵列,其特征在于-所述多个外部导体还包括,第3外部连接导体和第4外部连接导体;所述第2电极组具有多个所述第3和第4内部电极;所述各第3内部电极通过引出导体与所述第3外部连接导体电连接;所述各第4内部电极通过引出导体与所述第4外部连接导体电连接;所述多个第3内部电极中,1个以上且比该第3内部电极的总数少 1个的数量以下的第3内部电极,通过引出导体与所述第3端子导体电 连接;所述多个第4内部电极中,1个以上且比该第4内部电极的总数少 1个的数量以下的第4内部电极,通过引出导体与所述第4端子导体电 连接。
4. 如权利要求l所述的叠层电容器阵列,其特征在于 由所述多个第1和第2内部电极及所述多个电介体层形成第1电容器;由所述第3和第4内部电极及所述多个电介体层形成第2电容器; 所述第1电容器的等效串联电阻和所述第2电容器的等效串联电 阻不同。
全文摘要
本发明涉及一种叠层电容器阵列,具有叠层体、和形成在该叠层体上的第1~第4端子导体及第1和第2外部连接导体。叠层体包括,具有多个第1和第2内部电极的第1电极组,和具有第3和第4内部电极的第2电极组。各第1内部电极与第1外部连接导体连接;各第2内部电极与第2外部连接导体连接;第3内部电极与第3端子导体连接;第4内部电极与第4端子导体连接。多个第1内部电极中,1个以上且比该第1内部电极的总数少1个的数量以下的第1内部电极与第1端子导体连接。多个第2内部电极中,1个以上且比该第2内部电极的总数少1个的数量以下的第2内部电极与第2端子导体连接。
文档编号H01G4/30GK101106019SQ20071013624
公开日2008年1月16日 申请日期2007年7月12日 优先权日2006年7月12日
发明者青木崇 申请人:Tdk株式会社
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1