一种阵列基板及显示面板的制作方法

文档序号:30622750发布日期:2022-07-02 04:32阅读:71来源:国知局
一种阵列基板及显示面板的制作方法

1.本技术涉及显示技术领域,具体涉及一种阵列基板及显示面板。


背景技术:

2.在显示面板中,显示区(active area,aa区)内的像素单元以矩阵阵列的形式排布在阵列基板上,位于非显示区的驱动集成电路(integratedcircuit,驱动ic)的信号输出端通过信号线向显示区内的像素单元传输电压。由于驱动集成电路包括若干信号输出端,每个信号输出端需通过导线与显示区内的信号线连接,从而若干导线在非显示区呈扇形排布,为此,将若干导线在非显示区呈扇形排布的区域称为扇出区(fanout区)。然而,位于扇出区左右两侧的导线长度会大于位于扇出区中部的导线长度,故扇出区两侧导线的阻抗相较于扇出区中部的阻抗大,造成各导线的阻容延迟程度不一样,进而各个像素单元写入电压的充电时间不一致,以至于在相等的充电时间里,每个像素单元被写入的电压不一致,从而导致显示画面产生色偏。
3.另一方面,无论是在显示区还是在扇出区,线路越密集,导线以及信号线的走线空间就越小,进一步导致导线或者信号线发生短路,从而造成显示画面异常、显示画面分屏等画质不良。
4.故,有必要提出一种新的技术方案,以解决上述技术问题。


技术实现要素:

5.基于上述原因,本发明的目的为提供一种保证显示画面品质的阵列基板。
6.本发明提供一种阵列基板,其包括:
7.扇出区,所述扇出区设置多条扇出走线;
8.显示区,所述显示区设置多条信号走线,所述多条信号走线与所述多条扇出走线一一对应连接;
9.其中,所述显示区包括中心区以及非中心区,位于所述中心区内的相邻两条所述信号走线之间的间距大于位于所述非中心区内的相邻两条所述信号走线之间的间距。
10.在本技术提供的阵列基板中,位于所述中心区内的所述信号走线的线宽小于位于所述非中心区内的所述信号走线的线宽。
11.在本技术提供的阵列基板中,在所述非中心区内,靠近所述中心区的相邻两条所述信号走线之间的间距大于远离所述中心区的相邻两条所述信号走线之间的间距。
12.在本技术提供的阵列基板中,在所述非中心区内,靠近所述中心区的信号走线的线宽小于远离所述中心区的信号走线的线宽。
13.在本技术提供的阵列基板中,所述中心区内的相邻两条所述信号走线之间的间距沿着所述中心区的中心至所述中心区两侧的方向减小。
14.在本技术提供的阵列基板中,所述中心区内的所述信号走线的线宽沿着所述中心区的中心至所述中心区两侧的方向增大。
15.在本技术提供的阵列基板中,多条所述信号走线包括多条数据信号线以及多条触控信号线;其中,所述数据信号线与所述触控信号线交替设置于所述显示区。
16.在本技术提供的阵列基板中,多条所述数据信号线以及多条触控信号线同层设置。
17.在本技术提供的阵列基板中,与所述中心区内的所述信号走线连接的所述扇出走线的线宽小于与所述非中心区内的所述信号走线连接的所述扇出走线的线宽。
18.在本技术提供的阵列基板中,所述扇出走线的线宽沿所述扇出区的中心向所述扇出区的两侧方向依次呈等差数列关系或者呈等比数列关系递增。
19.在本技术提供的阵列基板中,与所述中心区内的所述信号走线连接的所述扇出走线以及与所述非中心区内的所述信号走线连接的所述扇出走线采用同种材料制作。
20.在本技术提供的阵列基板中,所述非中心区沿所述中心区的中心对称设置于所述中心区的两侧。
21.根据本发明的另一方面,提供一种显示面板,所述显示面板包括本发明的阵列基板。
22.与现有技术相比,本发明的一个或者多个实施例带来以下有益效果:
23.本发明在阵列基板走线空间有限并且显示区信号走线较多的情况下,通过调整信号走线之间的间距,降低阵列基板在制程或者使用过程中因各信号走线之间的间距一定而造成的短路现象,从而有效避免显示画面异常、显示画面分屏等画质不良问题的出现。另一方面,本发明还通过调整显示区信号走线的线宽,使各信号走线的阻抗一致,有效降低色偏问题,以保证显示画面的显示均一性。
附图说明
24.为了更清楚地说明本技术实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本技术的一些实施例,对于本领域技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
25.图1是现有技术的一种阵列基板中信号走线和扇出走线的设置示意图;
26.图2是本技术一实施例提供的阵列基板的设置示意图;
27.图3是本技术另一实施例提供的阵列基板的设置示意图;
28.图4是本技术又一实施例提供的阵列基板的设置示意图;
29.图5是本技术再一实施例提供的阵列基板的设置示意图;
30.图6是本技术还一实施例提供的阵列基板的设置示意图。
具体实施方式
31.下面将结合本技术实施例中的附图,对本技术实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本技术一部分实施例,而不是全部的实施例。基于本技术中的实施例,本领域技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本技术保护的范围。此外,应当理解的是,此处所描述的具体实施方式仅用于说明和解释本技术,并不用于限制本技术。在本技术中,在未作相反说明的情况下,使用的方
位词如“上”和“下”通常是指装置实际使用或工作状态下的上和下,具体为附图中的图面方向;而“内”和“外”则是针对装置的轮廓而言的。
32.在本说明书的描述中,参考术语“一个实施例”、“另一个实施例”等的描述意指结合该实施例描述的具体特征、结构、材料或者特点包含于本发明的至少一个实施例中。在本说明书中,对上述术语的示意性表述不必须针对的是相同的实施例或示例。而且,描述的具体特征、结构、材料或者特点可以在任一个或多个实施例或示例中以合适的方式结合。此外,在不相互矛盾的情况下,本领域的技术人员可以将本说明书中描述的不同实施例或示例以及不同实施例或示例的特征进行结合和组合。
33.另外,需要说明的是,本说明书中所指的显示面板可以是液晶显示面板,也可以是oled显示面板。
34.图1是现有技术的一种阵列基板中信号走线和扇出走线的设置示意图。从图1可知,在阵列基板的显示区中信号走线10平行排布,沿同一方向平行排布设置的信号走线10具有相同的长度和宽度,并且相邻信号走线10之间的间距也是相同的。驱动集成电路20包括若干输出端,若干输出端通过扇出区的若干扇出走线30与显示区的信号走线10一一对应连接。
35.但是,如图1所示的阵列基板,在显示区内,如果相邻设置的信号走线10之间的间距相对较短,可能在阵列基板的制作过程或者使用过程中存在短路的风险,进而导致显示画面异常、显示画面分屏等画质不良问题的出现。另一方面,处于非显示区的扇出区中,由于若干条扇出走线30呈扇形分布,各条扇出走线30的长度存在差别,并且扇出走线30的长度沿着扇出区中心向扇出区两侧的方向逐渐变短,因此,位于扇出区中心的扇出走线的长度最短,位于扇出区两侧的扇出走线的长度最长,从而扇出区中相邻扇出走线30之间存在阻抗差异。并且,位于扇出区中心的扇出走线与位于扇出区两侧的扇出走线之间的阻抗差异最大、最为明显。基于阻抗存在差异,各扇出走线30的阻容延迟程度也存在差异,进而各个像素单元写入电压的充电时间不一致,以至于在相同的充电时间里,各个像素单元被写入的电压是不一致的,进而导致显示画面出现色偏。
36.为此,本技术提出在阵列基板的显示区中划区设置不同间距的信号走线以代替现有技术下的等间距的信号走线设置方式,以调整显示区的走线空间。此外,为解决扇出区的扇出走线长度差异造成的阻抗差异,保证显示区的数据走线的线长一致的基础上,调整数据走线的线宽,以实现阻抗一致,从而保证显示画面的显示均一性。
37.以下结合附图以及具体实施例对本发明的实施方式进行详细说明。
38.请参见图2,图2是本技术一实施例提供的阵列基板中信号走线和扇出走线的设置示意图。阵列基板100包括扇出区300以及显示区。其中,扇出区300设置多条扇出走线,显示区设置多条信号走线,并且多条信号走线与多条扇出走线一一对应连接,多条信号走线沿同一方向平行排布,并且沿同一方向平行排布的多条信号走线具有相同的线长。其中,显示区包括中心区201以及非中心区202,如图2所示,中心区201指显示区的中心区域,非中心区202指显示区中除中心区201以外的区域,故非中心区202可位于中心区201的左侧,非中心区202可位于中心区201的右侧,非中心区202还可同时位于中心区201的左右两侧。位于中心区201内的相邻两条信号走线之间的间距d1大于位于非中心区202内的相邻两条信号走线之间的间距d2。
39.本实施例中,通过将显示区划分为中心区201以及非中心区202,从而就显示区划定的不同区域设置相邻信号走线之间的间距是不同的,具体的,位于中心区201的相邻信号走线之间的间距大于位于非中心区202的相邻信号走线之间的间距,从而代替现有技术背景下在显示区相邻信号走线等间距的设置方式,分区域对显示区的走线空间进行调整。相较于等间距设置相邻信号走线方式,本实施例能够相应地减少信号走线因布线空间无序或者布线密集等问题在阵列基板制程或者使用过程中产生短路的现象,进一步减少显示画面异常、显示画面分屏等画质不良问题的出现,从而有效解决显示画面不良问题,保证显示均一性。
40.请参阅图3,图3是另一实施例提供的阵列基板的设置示意图。阵列基板100包括扇出区300以及显示区,显示区包括中心区201以及非中心区202。其中,扇出区300设置多条扇出走线,显示区设置多条信号走线,并且多条信号走线与多条扇出走线一一对应连接,多条信号走线沿同一方向平行排布。本实施例相较于上一实施例之区别在于,位于中心区201内的信号走线的线宽小于位于非中心区202内的信号走线的线宽。
41.本实施例中,在调节相邻信号走线之间的间距的基础上,还通过调整不同显示区内的信号走线的线宽以减少因扇出区300的扇出走线长度差异造成的阻抗差异。由图3可知,扇出区300内的扇出走线的长度沿着扇出区300的中心向扇出区300的两侧的方向增长,此时,与非中心区201内的信号走线连接的扇出走线的电阻值大于与中心区202内的信号走线连接的扇出走线的电阻值。而基于非中心区202的信号走线的线宽大于中心区201的信号走线的线宽,显示区的信号走线的线长为固定值,则根据电阻计算公式r=ρ*l/s可知,非中心区201的信号走线的电阻值小于中心区202的信号走线的电阻值,其中,ρ为电阻密度,l为导线的线长,s为导线沿导线线宽方向的截面面积。
42.需要注意的是,虽然信号走线的线宽的大小差异会引起信号走线电容值的大小产生差异,但是扇出走线的电容值更大,从而一条扇出走线以及与这一条扇出走线对应连接的信号走线的总电容值的变化是相对较小的。因此,可调整信号走线的线宽,从而调节信号走线的电阻值,进而实现阻抗一致,解决色偏。
43.请参见图4,图4是本技术又一实施例提供的阵列基板的设置示意图。阵列基板100包括扇出区300以及显示区,显示区包括中心区201以及非中心区202。本实施例与前述实施例的区别在于,于非中心区202内,靠近中心区201的相邻两条信号走线之间的间距大于远离中心区201的相邻两条信号走线之间的间距。即图4所示的d4大于d3,且d3大于d2。
44.需要注意的是,在本技术的一些实施例中,图4所示d4、d3以及d2的大小依次呈等差数列关系递减或者呈等比数列关系递减。
45.本实施例中,考虑到目前阵列基板制造需求令显示区内的信号走线数量越来越多,在划定的同一区域内仍可能出现布线空间无序或者密集造成的短路现象。故在非中心区内,进一步细化设置相邻信号走线之间的不同间距,从而进一步减少显示画面不良问题的出现。
46.请继续参见图4,在图4的非中心区202内,靠近中心区201的信号走线的线宽小于远离中心区201的信号走线的线宽。需要注意的是,在本技术的一些实施例中,如图4所示的靠近中心区201的信号走线的线宽与远离中心区201的信号走线的线宽可依次呈等差数列关系递减或者呈等比数列关系递减。这同样是出于对显示区内信号走线数量增多的考量,
通过在非中心区内进一步细化调整信号走线的线宽,从而进一步解决色偏问题。
47.请继续参见图4,在图4的中心区201内,相邻两条信号走线之间的间距沿着中心区201的中心至中心区201的两侧方向减小。需要注意的是,在本技术的一些实施例中,如图4所示的中心区201内,相邻两条信号走线之间间距沿着中心区201的中心至中心区201的两侧方向依次呈等差数列关系减小或者呈等比数列关系减小。这同样是出于对显示区内信号走线数量增多的考量,故在中心区内,进一步细化设置相邻信号走线之间的不同间距,从而进一步减少显示画面不良问题的出现。
48.请继续参见图4,在图4的中心区201内,信号走线的线宽沿着中心区201的中心至中心区201两侧的方向增大。需要注意的是,在本技术的一些实施例中,如图4所示的中心区201内,信号走线的线宽沿着中心区201的中心至中心区201的两侧方向依次呈等差数列关系减小或者呈等比数列关系增大。这同样是出于对显示区内信号走线数量增多的考量,故在中心区内,进一步细化调整信号走线的线宽,从而进一步解决色偏问题。
49.请参阅图5,图5示出了本技术再一实施例提供的阵列基板的设置示意图。阵列基板100包括扇出区300以及显示区,显示区包括中心区201以及非中心区202。本实施例与前述实施例的区别在于,显示区内,包括中心区201以及非中心区202,多条信号走线包括多条数据信号线401以及多条触控信号线402,数据信号线401以及触控信号线402交替设置于显示区内。
50.本实施例中,多条数据信号线401以及多条触控信号线402同层设置,从而在本实施例的阵列基板100的制程中,数据信号线401、触控信号线402以及扇出走线可同时制作,进而节省制程,减低制备成本。
51.请继续参阅图5,如图5的显示区所示,数据信号线401的线宽与靠近所述数据信号线401的触控信号线402的线宽相等。
52.本实施例中,由于数据信号线401与靠近所述数据信号线401的触控信号线402向同一像素单元发出响应,通常对显示区的数据信号线401以及触控信号线402进行布线时,数据信号线401与靠近所述数据信号线401的触控信号线402之间的间距相对于相邻数据信号线401之间的间距是较近的,从而与数据信号线401对应连接的扇出走线以及与靠近所述数据信号线401的触控信号线402对应连接的扇出走线在扇出区的长度是较为接近或者趋于一致的,故数据信号线401与靠近数据信号线401的触控信号线402之间阻抗差异不明显。因此,从节省制备成本的角度出发,可就数据信号线401与靠近所述数据信号线401的触控信号线402制备同等线宽。
53.请参阅图6,图6为本技术还一实施例提供的阵列基板的设置示意图。阵列基板100包括扇出区300以及显示区,显示区包括中心区201以及非中心区202。本实施例与前述实施例的区别在于,在扇出区300内,与中心区201内的信号走线连接的扇出走线的线宽小于与非中心区202内的信号走线连接的扇出走线的线宽。
54.本实施例中,通过进一步调整扇出区的扇出走线的线宽,从而改变扇出区扇出走线的电阻值。从而使显示区的任一条信号走线的电阻值与所述任一条信号走线一一对应连接的扇出走线的总阻值趋于一定。进而结合对显示区内信号走线电阻值的调整,在优化布线空间的同时,有效解决因为扇出走线存在阻抗差异而产生的色偏问题。
55.请继续参阅图6,在本技术的一些实施例中,扇出区300内,至少两条相邻的扇出走
线的线宽是一致的,并且扇出走线的线宽沿扇出区300的中心向扇出区300的两侧方向依次呈等差数列关系或者呈等比数列关系递增。
56.这一设计的目的在于获得合理的延迟时间常数rc,由现有技术可知,阵列基板上的一条扇出走线以及与所述扇出走线对应连接的信号走线的总延迟时间常数rc=(r
fanout
+r
aa
)*(c
fanout
+c
aa
),其中,r
fanout
是一条扇出走线在扇出区的电阻值,r
aa
是与所述扇出走线对应连接的信号走线在显示区的电阻值,c
fanout
是所述扇出走线在扇出区的电容值,c
aa
是与所述扇出走线对应连接的信号走线在显示区域的电容值。是故可将阵列基板上的任一条扇出走线以及与所述扇出走线对应连接的信号走线的总延迟时间常数rc确定在一定的合理范围,基于该合理范围,结合电阻计算公式r=ρ*l/s,在扇出导线的材料选取一致的情况下,ρ为常数值,l也为常数值,通过分别调整显示区的信号走线的线宽以及扇出区的扇出走线的线宽,控制电阻值的大小,从而减小整面阵列基板上的两侧导线与中部导线之间的阻抗差异,令每个像素单元的充电时间趋于一致,进而改善色偏现象。
57.需要注意的是,在本技术的一些实施例中,非中心区202沿中心区201的中心对称设置于中心区201的两侧。这样设置的目的在于,简化布线制程,提高阵列基板的制备效率。
58.需要注意的是,在本技术的一些实施例中,由于数据信号线和触控信号线为同层设置,因此,与数据信号线对应连接的扇出走线以及与触控信号线对应练接的扇出走线采用同种导电材料制作,从而避免阻抗不匹配问题,进一步提高显示质量。
59.需要注意的是,扇出走线的一端电耦连接信号走线,扇出走线的另一端电耦连接驱动集成电路。多条数据信号线以及多条触控信号线交替设置于显示区内,相应的,驱动集成电路设置多个第一信号输出端以及多个第二信号输出端,第一信号输出端与数据信号线电性连接,第二信号输出端与触控信号线电性连接。因此,驱动集成电路可为交错集成芯片,所述交错集成芯片包括了交替排布的第一信号输出端和第二信号输出端。
60.在本发明的又一方面,本发明提出了一种显示面板。该显示面板包括前述实施例所述的所有阵列基板。由此,该显示面板具有前述的阵列基板所具有的全部特征以及优点,在此不再赘述。总的来说,该显示面板具有了显示画面均一性的优点,并且保证了显示面板的良品率。
61.尽管上面已经示出和描述了本发明的实施例,可以理解的是,上述实施例是示例性的,不能理解为对本发明的限制,本领域的普通技术人员在本发明的范围内可以对上述实施例进行变化、修改、替换和变型。
62.以上对本技术实施例所提供的一种阵列基板及显示面板进行了详细介绍,本文中应用了具体个例对本技术的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本技术的方法及其核心思想;同时,对于本领域的技术人员,依据本技术的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本技术的限制。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1