显示装置的制作方法

文档序号:31837044发布日期:2022-10-18 21:38阅读:87来源:国知局
显示装置的制作方法
显示装置
1.相关申请的交叉引用
2.本技术要求于2021年4月2日在韩国知识产权局提交的韩国专利申请第10-2021-0043499号的优先权和权益,其公开内容通过引用整体并入本文。
技术领域
3.一个或多个实施例涉及显示装置。


背景技术:

4.显示装置可视地显示数据。显示装置可以用作小型产品(例如,诸如手机)或大型产品(例如,诸如电视机)的显示器。
5.显示装置包括用于响应于接收到的电信号而发光的像素,以向外部显示图像。每一个像素包括发光元件。例如,有机发光显示装置包括作为发光元件的有机发光二极管(oled)。通常,有机发光显示装置可以包括形成在基板上的薄膜晶体管和oled,并且可以随着oled发光而操作。
6.显示装置近来在各种领域中使用,并且因此,已经尝试了用于提高显示装置的质量的各种设计。
7.在该背景技术部分中公开的上述信息用于增强对本公开的背景的理解,并且因此,可能包含不构成现有技术的信息。


技术实现要素:

8.一个或多个实施例涉及能够防止或减少像素中的由外部产生的静电引起的缺陷的显示装置。
9.然而,本公开的方面和特征不限于以上那些,并且本领域普通技术人员可以根据以下描述清楚地理解其它方面和特征。
10.另外的方面和特征将部分地在下面的描述中阐述,并且将部分地根据描述显而易见,或者可以通过实践本公开的所呈现的实施例中的一个或多个而获知。
11.根据本公开的一个或多个实施例,一种显示装置包括:第一像素;第二像素,在行方向上与第一像素相邻;第一垂直电源线,在第一像素中在与行方向交叉的列方向上延伸,并且被配置为将驱动电压传送到第一像素;第二垂直电源线,在第二像素中在列方向上延伸,并且被配置为将驱动电压传送到第二像素;以及半导体图案,包括第一像素中的第一像素区、第二像素中的第二像素区以及将第一垂直电源线连接到第二垂直电源线的连接区。
12.在实施例中,显示装置可以进一步包括:绝缘层,在半导体图案与第一垂直电源线和第二垂直电源线之间;第一接触插塞,穿透绝缘层,并且将第一垂直电源线连接到半导体图案的连接区的端部;以及第二接触插塞,穿透绝缘层,并且将第二垂直电源线连接到半导体图案的连接区的另一端部。
13.在实施例中,显示装置可以进一步包括:第三像素,在行方向上与第二像素相邻;
第一电压线,被配置为传送第一初始化电压;第二电压线,被配置为传送第二初始化电压;以及第三接触插塞,将第二像素和第三像素连接到第二电压线。
14.在实施例中,显示装置可以进一步包括:第四接触插塞,将第一像素连接到第一电压线;第五接触插塞,将第二像素连接到第一电压线;以及第六接触插塞,将第三像素连接到第一电压线。
15.在实施例中,显示装置可以进一步包括:多个像素,沿行方向和列方向布置,多个像素包括第一像素、第二像素和第三像素;多条第一垂直电源线,在列方向上延伸并且包括第一垂直电源线,多条第一垂直电源线当中的第一垂直电源线在多个像素当中的在第i行和第j-1列中的像素中,并且被配置为将驱动电压传送到在第i行和第j-1列中的像素;多条第二垂直电源线,在列方向上延伸并且包括第二垂直电源线,多条第二垂直电源线当中的第二垂直电源线在多个像素当中的在第i行和第j列中的像素中,并且被配置为将驱动电压传送到在第i行和第j列中的像素;以及多个第三接触插塞,包括第三接触插塞,多个第三接触插塞当中的第三接触插塞将在第i行和第j列中的像素以及在第i行和第j+1列中的像素连接到第二电压线,其中,i可以是大于0的自然数,并且j可以是大于1的奇数或偶数自然数。半导体图案可以进一步包括:多个连接区,包括连接区并且将多条第一垂直电源线连接到第二垂直电源线。
16.在实施例中,半导体图案可以进一步包括:多个像素区,分别被包括在多个像素当中的布置在行方向上的像素中;以及多个接触区,分别与多个第三接触插塞相对应。
17.在实施例中,多个连接区当中的连接区可以将多个像素区当中的在第i行和第j-1列中的像素区连接到在第i行和第j列中的像素区;并且多个接触区当中的接触区可以将多个像素区当中的在第i行和第j列中的像素区连接到在第i行和第j+1列中的像素区。
18.在实施例中,多个连接区和多个接触区可以沿行方向交替地布置。
19.在实施例中,多条第一垂直电源线和多条第二垂直电源线可以沿行方向交替地布置;并且多个第三接触插塞可以沿列方向布置。
20.在实施例中,第一像素、第二像素和第三像素中的每一个可以包括:发光元件;驱动晶体管,被配置为根据栅源电压来控制在发光元件中流动的电流;扫描晶体管,被配置为响应于第一扫描信号来将数据电压传送到驱动晶体管;存储电容器,连接到驱动晶体管的栅极并且包括第一电极和第二电极;第一初始化晶体管,被配置为响应于第二扫描信号来将第一初始化电压施加到驱动晶体管的栅极;以及第二初始化晶体管,被配置为响应于第三扫描信号来将第二初始化电压施加到发光元件的电极。
21.在实施例中,显示装置可以进一步包括:第一数据线,在列方向上延伸,并且被配置为将第一数据电压传送到第一像素;以及第二数据线,在列方向上延伸,并且被配置为将第二数据电压传送到第二像素。第一数据线和第二数据线可以在第一垂直电源线与第二垂直电源线之间。
22.在实施例中,半导体图案的连接区可以将第一垂直电源线电连接到第二垂直电源线。
23.在实施例中,显示装置可以进一步包括:水平电源线,在第一像素和第二像素中在行方向上延伸,并且电连接到第一垂直电源线和第二垂直电源线。
24.在实施例中,连接区可以将第一像素区连接到第二像素区。
25.根据本公开的一个或多个实施例,一种显示装置包括:第一像素、第二像素和第三像素,沿行方向顺序地布置;第一电压线,被配置为传送第一初始化电压;第二电压线,被配置为传送第二初始化电压;电源线,被配置为传送驱动电压;第一接触插塞,将第一像素和第二像素连接到电源线;以及第二接触插塞,将第二像素和第三像素连接到第二电压线。
26.在实施例中,显示装置可以进一步包括:第三接触插塞,将第一像素连接到第一电压线;第四接触插塞,将第二像素连接到第一电压线;以及第五接触插塞,将第三像素连接到第一电压线。
27.在实施例中,显示装置可以进一步包括:多个像素,沿行方向以及与行方向交叉的列方向布置,多个像素包括第一像素、第二像素和第三像素;多个第一接触插塞,包括第一接触插塞,多个第一接触插塞当中的第一接触插塞将电源线连接到多个像素当中的在第i行和第j-1列中的像素以及在第i行和第j列中的像素;以及多个第二接触插塞,包括第二接触插塞,多个第二接触插塞当中的第二接触插塞将第二电压线连接到多个像素当中的在第i行和第j列中的像素以及在第i行和第j+1列中的像素,其中,i可以是大于0的自然数,并且j可以是大于1的奇数或偶数自然数。
28.在实施例中,多个第一接触插塞和多个第二接触插塞可以沿行方向交替地布置;并且多个第一接触插塞和多个第二接触插塞可以各自沿列方向布置。
29.在实施例中,电源线可以包括各自在列方向上延伸的多条垂直电源线;第二电压线可以包括各自在列方向上延伸的多条垂直线;并且多条垂直电源线和多条垂直线可以沿行方向交替地布置。
30.在实施例中,电源线可以进一步包括:多条水平电源线,各自在行方向上延伸并且电连接到多条垂直电源线。
31.根据下面的详细描述、附图和权利要求书及其等同物,本公开的上述以及其它方面和特征将变得更加显而易见。
32.这些一般和特定实施例可以通过使用系统、方法、计算机程序或者它们的任何合适的组合来实现。
附图说明
33.根据以下参考附图对说明性、非限制性示例实施例的详细描述,本公开的上述和其它方面以及特征将更清楚地被理解,在附图中:
34.图1是根据实施例的显示装置的示意性框图;
35.图2示意性地示出了根据实施例的多个像素;
36.图3a是根据实施例的多个像素的等效电路图;
37.图3b是根据实施例的多个像素的示意性平面图;
38.图4示出了根据实施例的半导体图案;
39.图5是根据实施例的显示装置的一部分的示意性截面图;
40.图6是根据实施例的显示装置的一部分的示意性截面图;
41.图7是根据实施例的显示装置的一部分的示意性截面图;
42.图8是根据另一实施例的多个像素的等效电路图;
43.图9示出了根据另一实施例的半导体图案;以及
44.图10是根据另一实施例的显示装置的一部分的示意性截面图。
具体实施方式
45.在下文中,将参考附图更详细描述实施例,在附图中相同的附图标记始终指代相同的元件。然而,本公开可以以各种不同的形式来体现,并且不应被解释为仅限于在本文中所示的实施例。相反,这些实施例被提供为示例使得本公开将是彻底的和完整的,并且将向本领域技术人员充分传达本公开的方面和特征。相应地,对于本领域普通技术人员来说对于完全理解本公开的方面和特征而言不是必需的工艺、元件和技术可以不被描述。除非另外说明,否则相同的附图标记在整个附图和书面描述中表示相同的元件,并且因此,可以不重复其冗余描述。
46.当某个实施例可以被不同地实现时,特定的工艺顺序可以与所描述的顺序不同。例如,两个连续描述的工艺可以同时或基本上同时被执行,或者可以以与所描述的顺序相反的顺序被执行。
47.在附图中,为了清楚,元件、层和区域的相对尺寸可以被夸大和/或简化。诸如“下面”、“下方”、“下”、“之下”、“上方”和“上”等的空间上相对的术语在本文中可以用于解释性目的以描述如附图中所示一个元件或特征与另一(一些)元件或特征的关系。将理解,除附图中描绘的定向之外,空间上相对的术语旨在包含设备在使用中或操作中的不同定向。例如,如果附图中的设备被翻转,那么被描述为在其它元件或特征“下方”或“下面”或“之下”的元件将随之被定向为在其它元件或特征“上方”。因此,示例术语“下方”和“之下”可以包含上方和下方两种定向。设备可以以其它方式定向(例如,旋转90度或以其它定向),并且在本文中使用的空间上相对的描述语应被相应地解释。
48.在附图中,x轴、y轴和z轴不限于直角坐标系的三个轴,并且可以以更宽泛的意义解释。例如,x轴、y轴和z轴可以彼此垂直或基本上彼此垂直,或者可以表示彼此不垂直的彼此不同的方向。
49.将理解,尽管术语“第一”、“第二”、“第三”等在本文中可以用来描述各种元件、部件、区域、层和/或部分,但是这些元件、部件、区域、层和/或部分不应被这些术语限制。这些术语用于将一个元件、部件、区域、层或部分与另一元件、部件、区域、层或部分区分开。因此,在不脱离本公开的精神和范围的情况下,下面描述的第一元件、部件、区域、层或部分可以被叫做第二元件、部件、区域、层或部分。
50.将理解,当元件或层被称为“在”另一元件或层“上”、“连接到”、“电连接到”、“耦接到”或“电耦接到”另一元件或层时,该元件或层可以直接在该另一元件或层上、直接连接到、电连接到、耦接到或电耦接到该另一元件或层,或者可以存在一个或多个居间元件或层。类似地,当层、区域或部件被称为“形成在”另一层、区域或部件“上”时,该层、区域或部件可以直接形成在该另一层、区域或部件上,或者间接形成在该另一层、区域或部件上。换句话说,可以存在一个或多个居间层、区域或部件。另外,还将理解,当元件或层被称为“在”两个元件或层“之间”时,该元件或层可以是该两个元件或层之间的唯一元件或层,或者也可以存在一个或多个居间元件或层。
51.在本文中使用的术语用于描述具体实施例的目的并且不旨在限制本公开。如在本文中使用的,单数形式的“一”旨在也包括复数形式,除非上下文另外明确指示。将进一步理
解,当在本说明书中使用时,术语“包括”、“包含”、“含有”和“具有”指明所述的特征、整体、步骤、操作、元件和/或部件的存在,但不排除存在或增加一个或多个其它特征、整体、步骤、操作、元件、部件和/或它们的组。如在本文中使用的,术语“和/或”包括相关列出项中的一个或多个的任何和所有组合。例如,表达“a和/或b”表示a、b或者a和b。当位于元件列表之后时,诸如“中的至少一个”的表达修饰整个元件列表并且不修饰列表中的单个元件。例如,表达“a、b和c中的至少一个”指示仅a、仅b、仅c、a和b两者、a和c两者、b和c两者、a、b和c的全部或者它们的变体。
52.如在本文中使用的,术语“基本上”、“大约”以及类似术语被用作近似术语并且不用作程度术语,并且旨在考虑本领域普通技术人员将认识到的测量值或计算值的固有偏差。进一步,当描述本公开的实施例时,“可以”的使用指代“本公开的一个或多个实施例”。如在本文中使用的,术语“使用”和“被使用”可以被认为分别与术语“利用”和“被利用”同义。此外,术语“示例性”旨在指代示例或图示。
53.除非另外定义,否则在本文中使用的所有术语(包括技术术语和科学术语)具有与本公开所属领域的普通技术人员通常理解的含义相同的含义。将进一步理解,诸如在常用词典中定义的那些术语的术语应被解释为具有与它们在相关领域和/或本说明书的背景中的含义一致的含义,并且不应以理想化或过于正式的意义被解释,除非在本文中明确如此定义。
54.图1是根据实施例的显示装置的示意性框图。
55.显示装置100可以是包括其亮度可以根据电流而改变的发光元件(例如,有机发光二极管(oled))的有机发光显示装置。作为另一示例,显示装置100可以是无机发光显示(或无机el显示)装置或量子点发光显示装置。换句话说,显示装置100的发光元件的发射层可以包括有机或无机材料、量子点、有机材料和量子点两者、无机材料和量子点两者或者有机和无机材料以及量子点。在下文中,将主要更详细地描述显示装置100是有机发光显示装置的情况。
56.参考图1,有机发光显示装置100包括显示器110、栅驱动器120、数据驱动器130、时序控制器140和电压发生器150。
57.显示器110包括多个像素px(包括布置在第i行和第j列(其中,i和j是大于0的自然数)中的像素pxij)。尽管这里i和j被限定为大于0的自然数,但是本公开不限于此。在使用i-1和j-1的情况下,i和j应被理解为是大于1的自然数。为了便于图示,图1仅示出了多个像素px当中的一个像素pxij,但是可以例如以矩阵形式布置m
×
n个像素px(其中,m和n是自然数)。这里,i可以小于或等于m,并且j可以小于或等于n。
58.包括包含七个晶体管和一个电容器的像素电路的像素px可以主要被描述为说明性示例。然而,本公开不限于此,并且像素px的像素电路可以具有任何合适数量的晶体管和电容器,例如,诸如两个晶体管和一个电容器。
59.像素px可以连接到第一扫描线sl1_1至sl1_m、第二扫描线sl2_1至sl2_m+1、发射控制线eml_1至eml_m和数据线dl_1至dl_n。像素px可以连接到电源线pl、第一电压线vl1和第二电压线vl2。例如,如图1中所示,布置在第i行和第j列中的像素pxij可以连接到第一扫描线sl1_i、第二扫描线sl2_i、发射控制线eml_i、数据线dl_j、电源线pl、第一电压线vl1、第二电压线vl2和第二扫描线sl2_i+1。第二扫描线sl2_i+1可以被称为像素pxij的第三扫
描线。
60.根据另一示例,像素pxij可以连接到第一扫描线sl1_i、第二扫描线sl2_i、发射控制线eml_i、数据线dl_j、电源线pl、第一电压线vl1、第二电压线vl2和第二扫描线sl2_i+1中的一些。例如,像素pxij可以连接到第一扫描线sl1_i、数据线dl_j和电源线pl。
61.数据线dl_1至dl_n可以在第一方向dr1(或列方向)上延伸,并且可以连接到布置在同一列中的像素px。第一扫描线sl1_1至sl1_m、第二扫描线sl2_1至sl2_m+1和发射控制线eml_1至eml_m可以在与第一方向dr1交叉的第二方向dr2(或行方向)上延伸,并且可以连接到布置在同一行中的像素px。
62.电源线pl可以包括在第一方向dr1上延伸的垂直电源线,并且垂直电源线可以连接到布置在同一列中的像素px。在实施例中,如下面的图8中所示,垂直电源线可以在在第二方向dr2上彼此相邻的像素px之间被共用。
63.如下面的图3a中所示,电源线pl可以包括在第二方向dr2上延伸的水平电源线,并且水平电源线可以连接到布置在同一行中的像素px。水平电源线可以连接到垂直电源线。
64.第一电压线vl1和第二电压线vl2中的每一条可以包括在第一方向dr1上延伸的垂直线,并且垂直线可以连接到布置在同一列中的像素px。在实施例中,如下面的图3a和图8中所示,第二电压线vl2的垂直线可以在在第二方向dr2上彼此相邻的像素px之间被共用。
65.如下面的图3a中所示,第一电压线vl1和第二电压线vl2中的至少一条可以包括在第二方向dr2上延伸的水平线,并且水平线可以连接到垂直线。
66.第一扫描线sl1_1至sl1_m可以分别被配置为将从栅驱动器120输出的第一扫描信号gw_1至gw_m传输到同一行中的像素px。第二扫描线sl2_1至sl2_m可以分别被配置为将从栅驱动器120输出的第二扫描信号gi_1至gi_m传输到同一行中的像素px。第二扫描线sl2_2至sl2_m+1可以分别被配置为将从栅驱动器120输出的第三扫描信号gb_1至gb_m传输到同一行中的像素px。例如,第二扫描信号gi_i和第三扫描信号gb_i-1可以是通过第二扫描线sl2_i传输的相同或基本上相同的信号。
67.发射控制线eml_1至eml_m可以分别被配置为将可以从栅驱动器120输出的发射控制信号em_1至em_m传输到布置在同一行中的像素px。数据线dl_1至dl_n分别被配置为将从数据驱动器130输出的数据电压dm_1至dm_n传输到布置在同一列中的像素px。例如,布置在第i行和第j列中的像素pxij接收第一扫描信号至第三扫描信号gw_i、gi_i和gb_i、数据电压dm_j和发射控制信号em_i。
68.电源线pl被配置为将从电压发生器150输出的第一驱动电压elvdd传输到像素px。第一电压线vl1被配置为将从电压发生器150输出的第一初始化电压vint1传输到像素px。第二电压线vl2被配置为将从电压发生器150输出的第二初始化电压vint2传输到像素px。
69.像素pxij包括发光元件以及根据数据电压dm_j控制流到发光元件的电流的值的驱动晶体管。数据电压dm_j从数据驱动器130输出,并且通过数据线dl_j由像素pxij接收。发光元件可以是例如有机发光二极管(oled)。由于发光元件发射具有与从驱动晶体管传输的电流的值相对应的亮度的光,因此像素pxij可以表现与数据电压dm_j相对应的灰度(例如,灰度级)。像素px可以与例如是通过其显示全色的单元像素的一部分的子像素相对应。像素pxij可以进一步包括至少一个开关晶体管和至少一个电容器。下面将更详细地描述像素pxij。
70.电压发生器150可以生成用于驱动像素pxij的电压。例如,电压发生器150可以生成第一驱动电压elvdd、第二驱动电压elvss、第一初始化电压vint1和第二初始化电压vint2。第一驱动电压elvdd的电平可以高于第二驱动电压elvss的电平。第二初始化电压vint2的电平可以高于第一初始化电压vint1的电平。第二初始化电压vint2的电平可以高于第二驱动电压elvss的电平。第二初始化电压vint2与第二驱动电压elvss之间的差可以小于用于像素px的发光元件发光的阈值电压。
71.在一些实施例中,电压发生器150可以生成第一栅电压vgh和第二栅电压vgl以控制像素pxij的开关晶体管,并且可以将第一栅电压vgh和第二栅电压vgl提供到栅驱动器120。当第一栅电压vgh被施加到开关晶体管的栅极时,开关晶体管可以被截止,并且当第二栅电压vgl被施加到开关晶体管的栅极时,开关晶体管可以被导通。第一栅电压vgh可以被称为截止电压,并且第二栅电压vgl可以被称为导通电压。像素pxij的开关晶体管可以是p型金属氧化物半导体场效应晶体管(mosfet),并且第一栅电压vgh的电平可以高于第二栅电压vgl的电平。在一些实施例中,电压发生器150可以生成伽马参考电压,并且可以将伽马参考电压提供到数据驱动器130。
72.时序控制器140可以控制栅驱动器120和数据驱动器130的操作时序,从而控制显示器110。显示器110的像素px可以在每一个帧时段中接收新的数据电压dm,并且可以发射具有与接收到的数据电压dm相对应的亮度的光,从而显示与一帧的图像源数据rgb相对应的图像。
73.根据实施例,一个帧时段可以包括栅初始化时段、数据写入和阳极初始化时段以及发射时段。在栅初始化时段中,第一初始化电压vint1可以与第二扫描信号gi同步地被施加到像素px。在数据写入和阳极初始化时段中,数据电压dm可以与第一扫描信号gw同步地被施加到像素px,并且第二初始化电压vint2可以与第三扫描信号gb同步地被施加到像素px。在发射时段中,显示器110的像素px可以发光。
74.时序控制器140从外部接收图像源数据rgb和控制信号cont。时序控制器140可以基于显示器110和像素px的特征将图像源数据rgb转换成图像数据data。时序控制器140可以将图像数据data提供到数据驱动器130。
75.控制信号cont可以包括垂直同步信号vsync、水平同步信号hsync、数据使能信号de和/或时钟信号clk等。时序控制器140可以响应于控制信号cont来控制栅驱动器120和数据驱动器130的操作时序。在一些实施例中,时序控制器140可以在水平扫描时段中对数据使能信号de进行计数,并且确定帧时段。在这种情况下,从外部提供的垂直同步信号vsync和水平同步信号hsync可以被省略。图像源数据rgb包括像素px的亮度信息。亮度信息可以具有含有固定数量(例如,诸如1024(=2
10
)、256(=28)或64(=26))的灰度级。
76.时序控制器140可以生成包括用于控制栅驱动器120的操作时序的栅时序控制信号gdc和用于控制数据驱动器130的操作时序的数据时序控制信号ddc的控制信号。
77.栅时序控制信号gdc可以包括栅起始脉冲gsp、栅移位时钟gsc和/或栅输出使能信号goe等。栅起始脉冲gsp被提供到栅驱动器120以在扫描时段的初始点生成第一扫描信号gw。栅移位时钟gsc是公共地被输入到栅驱动器120的时钟信号,并且被配置为使栅起始脉冲gsp移位。栅输出使能信号goe被配置为控制来自栅驱动器120的输出。
78.数据时序控制信号ddc可以包括源起始脉冲ssp、源采样时钟ssc和/或源输出使能
信号soe等。源起始脉冲ssp被配置为控制数据驱动器130的数据采样起始点,并且在扫描时段的初始点被提供到数据驱动器130。源采样时钟ssc是用于基于其上升沿或下降沿来控制数据驱动器130中的数据的采样操作的时钟信号。源输出使能信号soe被配置为控制来自数据驱动器130的输出。然而,本公开不限于此,并且根据数据传输方法,被提供到数据驱动器130的源起始脉冲ssp可以被省略。
79.栅驱动器120可以使用从电压发生器150提供的第一栅电压vgh和第二栅电压vgl,并且可以响应于从时序控制器140提供的栅时序控制信号gdc来顺序地生成第一扫描信号gw_1至gw_m、第二扫描信号gi_1至gi_m和第三扫描信号gb_1至gb_m。
80.数据驱动器130可以响应于从时序控制器140提供的数据时序控制信号ddc来对从时序控制器140提供的图像数据data进行采样和锁存,从而将图像数据data转换成并行数据系统中的数据。当将图像数据data转换成并行数据系统中的数据时,数据驱动器130可以将图像数据data转换成伽马参考电压,并且然后可以将伽马参考电压转换成模拟类型的数据电压。数据驱动器130通过数据线dl_1至dl_n将数据电压dm_1至dm_n提供到像素px。像素px响应于第一扫描信号gw_1至gw_m来接收数据电压dm_1至dm_n。
81.图2示意性地示出了根据实施例的多个像素。
82.参考图2,显示装置的显示器110包括多个像素px(例如,诸如布置在第i行和第j-1列中的像素pxi(j-1)(在下文中,被称为第一像素),布置在第i行和第j列中的像素pxij(在下文中,被称为第二像素)以及布置在第i行和第j+1列中的像素pxi(j+1)(在下文中,被称为第三像素))。
83.像素px可以布置在第一方向dr1(或列方向)和第二方向dr2(或行方向)上。例如,像素px可以以矩阵形式布置。
84.在实施例中,如上面参考图1所述,电源线pl可以包括在第一方向dr1上延伸的垂直电源线。例如,电源线pl可以包括第一垂直电源线plv1和第二垂直电源线plv2。第一垂直电源线plv1可以在第一方向dr1上在第一像素pxi(j-1)中延伸,并且可以被配置为将第一驱动电压elvdd传送到第一像素pxi(j-1)。第二垂直电源线plv2可以在第一方向dr1上在第二像素pxij中延伸,并且可以被配置为将第一驱动电压elvdd传送到第二像素pxij。
85.在实施例中,第一垂直电源线plv1可以通过半导体图案act(例如,参见图4)的连接区aca连接到第二垂直电源线plv2。第一垂直电源线plv1可以通过半导体图案act的连接区aca一直电连接到第二垂直电源线plv2。例如,如图2中所示,第一垂直电源线plv1可以通过第一接触插塞cp1连接到半导体图案act的连接区aca的端部。第二垂直电源线plv2可以通过第二接触插塞cp2连接到半导体图案act的连接区aca的另一端部。因为第一垂直电源线plv1和第二垂直电源线plv2分别连接到半导体图案act的连接区aca的端部和另一端部,所以第一垂直电源线plv1可以连接到第二垂直电源线plv2。
86.如图5中所示,第一接触插塞cp1和第二接触插塞cp2可以与导电层的一部分相对应。第一接触插塞cp1和第二接触插塞cp2可以与导电层的被掩埋于形成在绝缘层中的(例如,穿过绝缘层的)接触孔中的部分相对应。
87.在实施例中,第二像素pxij和第三像素pxi(j+1)可以共用第三接触插塞cp3。第三接触插塞cp3可以连接到通过其施加第二初始化电压vint2的第二电压线vl2。如图5中所示,第三接触插塞cp3可以与导电层的一部分相对应。第三接触插塞cp3可以与导电层的被
掩埋于形成在绝缘层中的(例如,穿过绝缘层的)接触孔中的部分相对应。
88.因为第二像素pxij和第三像素pxi(j+1)共用第三接触插塞cp3,所以第二像素pxij和第三像素pxi(j+1)可以通过第三接触插塞cp3连接到第二电压线vl2。换句话说,第三接触插塞cp3可以将第二像素pxij和第三像素pxi(j+1)连接到第二电压线vl2。
89.图3a是根据实施例的多个像素的等效电路图,并且图3b是根据实施例的多个像素的示意性平面图。
90.图3a和图3b更详细地示出了第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)。因为第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)彼此布置在同一行中,所以第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)可以各自连接到第一扫描线至第三扫描线gwl_i、gil_i和gbl_i以及发射控制线eml_i。第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)可以沿第二方向dr2顺序地布置,并且可以彼此相邻。
91.参考图3a和图3b,第一像素pxi(j-1)连接到被配置为分别传输第一扫描信号至第三扫描信号gw_i、gi_i和gb_i的第一扫描线至第三扫描线gwl_i、gil_i和gbl_i、被配置为传送数据电压dm_j-1的数据线dl_j-1(在下文中,被称为第一数据线)以及被配置为传输发射控制信号em_i的发射控制线eml_i。第一像素pxi(j-1)连接到被配置为传送第一驱动电压evldd的电源线pl、被配置为传送第一初始化电压vint1的第一电压线vl1以及被配置为传送第二初始化电压vint2的第二电压线vl2。第一像素pxi(j-1)连接到施加有第二驱动电压elvss的公共电极。
92.第一扫描线gwl_i与图1的第一扫描线sl1_i相对应,第二扫描线gil_i与图1的第二扫描线sl2_i相对应,并且第三扫描线gbl_i与图1的第二扫描线sl2_i+1相对应。
93.第二像素pxij连接到被配置为分别传输第一扫描信号至第三扫描信号gw_i、gi_i和gb_i的第一扫描线至第三扫描线gwl_i、gil_i和gbl_i、被配置为传送数据电压dm_j的数据线dl_j(在下文中,被称为第二数据线)以及被配置为传输发射控制信号em_i的发射控制线eml_i。第二像素pxij连接到被配置为传送第一驱动电压elvdd的电源线pl、被配置为传送第一初始化电压vint1的第一电压线vl1以及被配置为传送第二初始化电压vint2的第二电压线vl2。第二像素pxij连接到施加有第二驱动电压elvss的公共电极。第二像素pxij可以与图1的像素pxij相对应。
94.第三像素pxi(j+1)连接到被配置为分别传输第一扫描信号至第三扫描信号gw_i、gi_i和gb_i的第一扫描线至第三扫描线gwl_i、gil_i和gbl_i、被配置为传送数据电压dm_j+1的数据线dl_j+1(在下文中,被称为第三数据线)以及被配置为传输发射控制信号em_i的发射控制线eml_i。第三像素pxi(j+1)连接到被配置为传输第一驱动电压elvdd的电源线pl、被配置为传输第一初始化电压vint1的第一电压线vl1以及被配置为传输第二初始化电压vint2的第二电压线vl2。第三像素pxi(j+1)连接到施加有第二驱动电压elvss的公共电极。
95.电源线pl可以包括多条第一垂直电源线plv1和多条第二垂直电源线plv2。第一垂直电源线plv1和第二垂直电源线plv2可以各自在第一方向dr1上延伸,并且可以被配置为将第一驱动电压elvdd传送到同一列中的像素px。
96.在实施例中,其中第一垂直电源线plv1被配置为传送第一驱动电压evldd的像素列可以不同于其中第二垂直电源线plv2被配置为传送第一驱动电压evldd的像素列。
97.例如,其中第一垂直电源线plv1被配置为传送第一驱动电压evldd的像素列和其中第二垂直电源线plv2被配置为传送第一驱动电压evldd的像素列可以彼此交替地布置。换句话说,第一垂直电源线plv1和第二垂直电源线plv2可以沿第二方向dr2交替地布置。例如,第一垂直电源线plv1可以被配置为将第一驱动电压evldd传送到奇数列中的像素px,并且第二垂直电源线plv2可以被配置为将第一驱动电压evldd传送到偶数列中的像素px。作为另一示例,第一垂直电源线plv1可以被配置为将第一驱动电压elvdd传送到布置在偶数列中的像素px,并且第二垂直电源线plv2可以被配置为将第一驱动电压elvdd传送到布置在奇数列中的像素px。
98.在实施例中,第一垂直电源线plv1可以分别通过半导体图案act(例如,参见图4)的连接区aca连接到第二垂直电源线plv2中的相邻的第二垂直电源线plv2。半导体图案act的连接区aca可以将第一垂直电源线plv1一直连接到第二垂直电源线plv2中的相邻的第二垂直电源线plv2。
99.例如,第一垂直电源线plv1和第二垂直电源线plv2当中的在第二方向dr2上彼此相邻的第一垂直电源线plv1和第二垂直电源线plv2可以通过半导体图案act的连接区aca彼此连接。如图3a和图3b中所示,布置在第一像素pxi(j-1)中的第一垂直电源线plv1可以通过第一接触插塞cp1连接到半导体图案act的对应连接区aca的端部,并且布置在第二像素pxij中的第二垂直电源线plv2可以通过第二接触插塞cp2连接到半导体图案act的对应连接区aca的另一端部。布置在第一像素pxi(j-1)中的第一垂直电源线plv1可以在第二方向dr2上与布置在第二像素pxij中的第二垂直电源线plv2相邻,并且可以通过半导体图案act的对应连接区aca连接到该第二垂直电源线plv2。此外,尽管在图3a和图3b中没有完全示出,但是布置在第三像素pxi(j+1)中的第一垂直电源线plv1可以通过第一接触插塞cp1连接到半导体图案act的对应连接区aca的端部,并且布置在第i行和第j+2列中的像素中的第二垂直电源线plv2可以通过第二接触插塞cp2连接到半导体图案act的对应连接区aca的另一端部。布置在第三像素pxi(j+1)中的第一垂直电源线plv1和布置在第i行和第j+2列中的像素中的第二垂直电源线plv2可以在第二方向dr2上彼此相邻,并且可以通过半导体图案act的对应连接区aca彼此连接。
100.电源线pl可以包括多条水平电源线plh。每一条水平电源线plh可以在第二方向dr2上延伸,并且可以被配置为将第一驱动电压elvdd传输到同一行中的像素px中的每一个。
101.水平电源线plh可以连接到第一垂直电源线plv1和第二垂直电源线plv2。例如,如图3a和图3b中所示,水平电源线plh可以通过第十接触插塞cp10连接到第一垂直电源线plv1,并且通过第十一接触插塞cp11连接到第二垂直电源线plv2。
102.数据线dl_j-1、dl_j和dl_j+1可以各自在第一方向dr1上延伸,并且可以被配置为分别将数据电压dm_j-1、dm_j和dm_j+1传送到布置在同一列中的像素px。例如,如图3b中所示,数据线dl_j-1、dl_j和dl_j+1可以分别通过第十三接触插塞cp13连接到第一像素至第三像素pxi(j-1)、pxij和pxi(j+1)。
103.在实施例中,数据线dl_j-1、dl_j和dl_j+1可以布置于在第二方向dr2上彼此相邻的第一垂直电源线plv1与第二垂直电源线plv2之间。例如,如图3a和图3b中所示,第一数据线dl_j-1和第二数据线dl_j可以布置于布置在第一像素pxi(j-1)中的第一垂直电源线
plv1与布置在第二像素pxij中的第二垂直电源线plv2之间。尽管在图3a和图3b中没有完全示出,但是第三数据线dl_j+1可以布置于布置在第三像素pxi(j+1)中的第一垂直电源线plv1与布置在布置于第i行和第j+2列中的像素中的第二垂直电源线plv2之间。
104.在实施例中,如图3a和图3b中所示,数据线dl_j-1、dl_j和dl_j+1可以与半导体图案act的连接区aca至少部分地重叠。
105.第一电压线vl1可以包括第一垂直线vl1v和第一水平线vl1h。第一垂直线vl1v可以各自在第一方向dr1上延伸,并且可以被配置为将第一初始化电压vint1传送到布置在同一列中的像素px。第一水平线vl1h可以各自在第二方向dr2上延伸,并且可以被配置为将第一初始化电压vint1传送到布置在同一行中的像素px。例如,如图3a和图3b中所示,第一像素pxi(j-1)可以通过第四接触插塞cp4连接到第一电压线vl1的第一垂直线vl1v中的对应一条,第二像素pxij可以通过第五接触插塞cp5连接到第一电压线vl1的第一垂直线vl1v中的对应一条,并且第三像素pxi(j+1)可以通过第六接触插塞cp6连接到第一电压线vl1的第一垂直线vl1v中的对应一条。
106.第一垂直线vl1v可以连接到第一水平线vl1h。例如,如图3a和图3b中所示,第一垂直线vl1v可以通过第八接触插塞cp8连接到第一水平线vl1h。
107.图3a和图3b示出了第一电压线vl1包括第一垂直线vl1v和第一水平线vl1h。然而,在另一实施例中,第一垂直线vl1v和第一水平线vl1h中的一者可以被省略。在另一实施例中,第一垂直线vl1v中的一些可以省被略,或者第一水平线vl1h中的一些可以被省略。
108.第二电压线vl2可以包括第二垂直线vl2v和第二水平线vl2h。第二垂直线vl2v可以各自在第一方向dr1上延伸,并且可以被配置为将第二初始化电压vint2传送到同一列中的像素px。第二水平线vl2h可以各自在第二方向dr2上延伸,并且可以被配置为将第二初始化电压vint2传送到同一行中的像素px。
109.第二垂直线vl2v可以连接到第二水平线vl2h。例如,如图3a和图3b中所示,第二垂直线vl2v可以通过第九接触插塞cp9连接到第二水平线vl2h。
110.图3a和图3b示出了第二电压线vl2包括第二垂直线vl2v和第二水平线vl2h。然而,在另一实施例中,第二垂直线vl2v和第二水平线vl2h中的一者可以被省略。在另一实施例中,第二垂直线vl2v中的一些可以被省略,或者第二水平线vl2h中的一些可以被省略。
111.在实施例中,第二像素pxij和第三像素pxi(j+1)可以共用第三接触插塞cp3。因为第二像素pxij和第三像素pxi(j+1)共用第三接触插塞cp3,所以第二像素pxij和第三像素pxi(j+1)可以通过第三接触插塞cp3连接到第二电压线vl2。第二像素pxij和第三像素pxi(j+1)可以通过第三接触插塞cp3接收第二初始化电压vint2。换句话说,第三接触插塞cp3可以将第二像素pxij和第三像素pxi(j+1)连接到第二电压线vl2。
112.在实施例中,第二像素pxij和第三像素pxi(j+1)可以共用第二电压线vl2。例如,如图3a和图3b中所示,第二像素pxij和第三像素pxi(j+1)可以共用第二电压线vl2的第二垂直线vl2v。在这种情况下,每单位面积的第二电压线vl2的第二垂直线vl2v的数量可以小于每单位面积的第一电压线vl1的第一垂直线vl1v的数量。
113.在实施例中,如图3b中所示,第三扫描线gbl_i可以围绕第三接触插塞cp3的至少一部分(例如,在第三接触插塞cp3的至少一部分的外围周围)。第三扫描线gbl_i的与第三接触插塞cp3相邻的部分gblp可以被弯折至少一次。例如,第三扫描线gbl_i的部分gblp的
平面形状可以是欧米茄(ω)形状。
114.在实施例中,如图3b中所示,第二水平线vl2h可以围绕第三扫描线gbl_i的部分gblp的至少一部分(例如,在第三扫描线gbl_i的部分gblp的至少一部分的外围周围)。第二水平线vl2h的与第三扫描线gbl_i的部分gblp相邻的部分vl2hp可以被弯折至少一次。换句话说,第二水平线vl2h的与第三接触插塞cp3相邻的部分vl2hp可以被弯折至少一次。例如,第二水平线vl2h的部分vl2hp的平面形状可以是欧米茄(ω)形状。
115.尽管在图3a和图3b中没有示出,但是布置在第i-1行中的像素px和布置在第i+1行中的像素px等可以以与布置在第i行中的像素px(例如,第一像素至第三像素pxi(j-1)、pxij和pxi(j+1))的方式相同或基本上相同的方式形成。在这种情况下,第一接触插塞cp1、第二接触插塞cp2和第三接触插塞cp3等可以各自沿第一方向dr1布置。
116.在下文中,将更详细地描述被包括在第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)中的元件。因为第一像素pxi(j-1)和第三像素pxi(j+1)中的每一个的等效电路图可以与第二像素pxij的等效电路图相同或基本上相同,所以将更详细地描述第二像素pxij的元件,并且可以不重复其冗余描述。
117.第二像素pxij包括发光元件oled、第一晶体管t1至第七晶体管t7以及存储电容器cst。发光元件oled可以是包括阳极和阴极的有机发光二极管。阴极可以是施加有第二驱动电压elvss的公共电极。为了便于说明,发光元件oled在图3b中被省略。
118.第一晶体管t1可以是其中漏极电流的值根据其栅源电压被确定的驱动晶体管。第二晶体管t2至第七晶体管t7可以各自是根据其栅源电压(或者换句话说,基本上根据其栅电压)被导通/截止的开关晶体管。第一晶体管t1至第七晶体管t7可以各自是薄膜晶体管。
119.第一晶体管t1可以被称为驱动晶体管,第二晶体管t2可以被称为扫描晶体管,第三晶体管t3可以被称为补偿晶体管,第四晶体管t4可以被称为栅初始化晶体管,第五晶体管t5可以被称为第一发射控制晶体管,第六晶体管t6可以被称为第二发射控制晶体管,并且第七晶体管t7可以被称为阳极初始化晶体管。
120.存储电容器cst连接在电源线pl与驱动晶体管t1的栅极g之间。存储电容器cst可以包括连接到电源线pl的上电极ce2以及连接到驱动晶体管t1的栅极g的下电极ce1。例如,如图3a和图3b中所示,存储电容器cst连接在电源线pl的水平电源线plh与驱动晶体管t1的栅极g之间。存储电容器cst可以包括连接到电源线pl的水平电源线plh的上电极ce2以及连接到驱动晶体管t1的栅极g的下电极ce1。
121.驱动晶体管t1可以根据其栅源电压来控制从电源线pl流到发光元件oled的驱动电流id的值。驱动晶体管t1可以包括连接到存储电容器cst的下电极ce1的栅极g、通过第一发射控制晶体管t5连接到电源线pl的源极s以及通过第二发射控制晶体管t6连接到发光元件oled的漏极d。
122.驱动晶体管t1可以根据其栅源电压将驱动电流id输出到发光元件oled。驱动电流id的值基于驱动晶体管t1的栅源电压与阈值电压之间的差被确定。发光元件oled可以从驱动晶体管t1接收驱动电流id,并且可以发射具有与驱动电流id的值相对应的亮度的光。
123.扫描晶体管t2可以被配置为响应于第一扫描信号gw_i来将数据电压dm_j传送到驱动晶体管t1。扫描晶体管t2可以包括连接到第一扫描线gwl_i的栅极g、连接到数据线dl_j的源极s和连接到驱动晶体管t1的源极s的漏极d。
124.补偿晶体管t3的第一补偿晶体管t3a和第二补偿晶体管t3b串联连接在驱动晶体管t1的漏极d和栅极g之间,并且响应于第一扫描信号gw_i来将驱动晶体管t1的漏极d和栅极g彼此连接,以将驱动晶体管t1二极管连接。第一补偿晶体管t3a可以包括连接到第一扫描线gwl_i的栅极g、连接到驱动晶体管t1的漏极d的源极s和连接到第二补偿晶体管t3b的源极s的漏极d。第二补偿晶体管t3b可以包括连接到第一扫描线gwl_i的栅极g、连接到第一补偿晶体管t3a的漏极d的源极s和连接到驱动晶体管t1的栅极g的漏极d。例如,如图3b中所示,第二补偿晶体管t3b的漏极d可以通过连接图案clp、第7-1接触插塞cp7a和第7-2接触插塞cp7b连接到驱动晶体管t1的栅极g。
125.图3a和图3b示出了补偿晶体管t3包括彼此串联连接的两个晶体管t3a和t3b,但是本公开不限于此,并且补偿晶体管t3可以包括一个晶体管。作为另一实施例,补偿晶体管t3可以包括彼此串联连接的三个或更多个晶体管。
126.栅初始化晶体管t4可以响应于第二扫描信号gi_i来将第一初始化电压vint1施加到驱动晶体管t1的栅极g。栅初始化晶体管t4可以包括连接到第二扫描线gil_i的栅极、连接到驱动晶体管t1的栅极g的源极和连接到第一电压线vl1的漏极。
127.如图3a和图3b中所示,栅初始化晶体管t4可以包括在驱动晶体管t1的栅极g与第一电压线vl1之间彼此串联连接的第一栅初始化晶体管t4a和第二栅初始化晶体管t4b。第一栅初始化晶体管t4a可以包括连接到第二扫描线gil_i的栅极g、连接到驱动晶体管t1的栅极g的源极s和连接到第二栅初始化晶体管t4b的源极s的漏极d。第二栅初始化晶体管t4b可以包括连接到第二扫描线gil_i的栅极g、连接到第一栅初始化晶体管t4a的漏极d的源极s和连接到第一电压线vl1的漏极d。
128.图3a和图3b示出了栅初始化晶体管t4包括彼此串联连接的两个晶体管t4a和t4b,但是本公开不限于此,并且栅初始化晶体管t4可以包括彼此串联连接的三个或更多个晶体管。作为另一实施例,栅初始化晶体管t4可以包括一个晶体管。
129.在实施例中,如图3b中所示,屏蔽电极esh可以布置在第一扫描线gwl_i与第二扫描线gil_i之间。屏蔽电极esh可以通过第十四接触插塞cp14连接到第一垂直电源线plv1或第二垂直电源线plv2。屏蔽电极esh可以屏蔽彼此相邻的导电层(或金属层),并且可以防止或减少不必要的电容器的产生。
130.阳极初始化晶体管t7可以响应于第三扫描信号gb_i来将第二初始化电压vint2施加到发光元件oled的阳极。阳极初始化晶体管t7可以包括连接到第三扫描线gbl_i的栅极g、连接到发光元件oled的阳极的源极s和连接到第二电压线vl2的漏极d。
131.第二像素pxij和第三像素pxi(j+1)可以共用连接到第二电压线vl2的第三接触插塞cp3。第二像素pxij和第三像素pxi(j+1)可以共用连接到第二电压线vl2的第二垂直线vl2v的第三接触插塞cp3。当第二像素pxij和第三像素pxi(j+1)中的每一个的阳极初始化晶体管t7响应于第三扫描信号gb_i被导通时,通过第三接触插塞cp3传输的第二初始化电压vint2可以被施加到第二像素pxij和第三像素pxi(j+1)中的每一个的发光元件oled的阳极。
132.第一发射控制晶体管t5可以响应于发射控制信号em_i来将电源线pl连接到驱动晶体管t1的源极s。第一发射控制晶体管t5可以包括连接到发射控制线eml_i的栅极g、连接到电源线pl的源极s和连接到驱动晶体管t1的源极s的漏极d。
133.第二发射控制晶体管t6可以响应于发射控制信号em_i来将驱动晶体管t1的漏极d连接到发光元件oled的阳极。第二发射控制晶体管t6可以包括连接到发射控制线eml_i的栅极g、连接到驱动晶体管t1的漏极d的源极s和连接到发光元件oled的阳极的漏极d。例如,如图3b中所示,第二发射控制晶体管t6的漏极d可以通过连接线cml、第十五接触插塞cp15和第十六接触插塞cp16连接到发光元件oled的阳极。
134.第二扫描信号gi_i可以与前一行的第一扫描信号gw_i-1同步或基本上同步。第三扫描信号gb_i可以与第一扫描信号gw_i同步或基本上同步。根据另一示例,第三扫描信号gb_i可以与下一行的第一扫描信号gw_i+1同步或基本上同步。
135.在下文中,将更详细地描述驱动有机发光显示装置的一个像素的过程。
136.当接收到具有高电平的发射控制信号em_i时,第一发射控制晶体管t5和第二发射控制晶体管t6被截止,驱动晶体管t1停止输出驱动电流id,并且发光元件oled停止发光。
137.然后,在其中接收到具有低电平的第二扫描信号gi_i的栅初始化时段期间,栅初始化晶体管t4被导通,并且第一初始化电压vint1被施加到驱动晶体管t1的栅极g,或者换句话说,被施加到存储电容器cst的下电极ce1。在存储电容器cst中,第一驱动电压elvdd与第一初始化电压vint1之间的差elvdd-vint1被存储。
138.然后,在其中接收到具有低电平的第一扫描信号gw_i的数据写入时段期间,扫描晶体管t2和补偿晶体管t3被导通,并且数据电压dm_j通过驱动晶体管t1的源极s被接收。驱动晶体管t1通过补偿晶体管t3二极管连接,并且被正向偏置。驱动晶体管t1的栅电压从第一初始化电压vint1开始增大。当驱动晶体管t1的栅电压变得等于或基本上等于通过从数据电压dm_j中减去驱动晶体管t1的阈值电压vth获得的数据补偿电压dm_j-|vth|时,驱动晶体管t1被截止,并且驱动晶体管t1的栅电压的增大停止。相应地,在存储电容器cst中,第一驱动电压elvdd与数据补偿电压dm_j-|vth|之间的差elvdd

dm_j+|vth|被存储。
139.此外,在其中接收到具有低电平的第三扫描信号gb_i的阳极初始化时段期间,阳极初始化晶体管t7被导通,并且第二初始化电压vint2被施加到发光元件oled的阳极。通过将第二初始化电压vint2施加到发光元件oled的阳极,发光元件oled变得完全不发射,并且因此,可以去除(例如,可以防止或基本上防止)发光元件oled根据下一帧的黑色灰度的不明显的发射。
140.第二初始化电压vint2的电平可以高于第一初始化电压vint1的电平,并且可以比第二驱动电压elvss的电平高低于发光元件oled的阈值电压的电压电平。因为发光元件oled具有相对大的尺寸,所以发光元件oled可以显著地具有大电容。此外,因为第一初始化电压vint1的电平过低,所以发光元件oled可能在相当长的延迟后在下一帧中开始发光。然而,根据本公开的一个或多个实施例,发光元件oled的阳极根据具有比第一初始化电压vint1的电平高的电平的第二初始化电压vint2被初始化,并且因此,发光元件oled可以在下一帧中快速地开始发光。换句话说,可以减小发射延迟。
141.第一扫描信号gw_i可以与第三扫描信号gb_i同步或基本上同步,并且在这种情况下,数据写入时段可以与阳极初始化时段相同或基本上相同。
142.然后,当接收到具有低电平的发射控制信号em_i时,第一发射控制晶体管t5和第二发射控制晶体管t6可以被导通,并且驱动晶体管t1可以输出与通过从存储在存储电容器cst中的电压(或者换句话说,驱动晶体管t1的源栅电压elvdd

dm_j+|vth|)中减去驱动晶
体管t1的阈值电压|vth|获得的电压elvdd

dm_j相对应的驱动电流id。发光元件oled可以发射具有与驱动电流id的值相对应的亮度的光。
143.图4示出了根据实施例的半导体图案。
144.参考图4,显示装置可以包括半导体图案act。
145.半导体图案act可以在第二方向dr2上延伸(例如,可以在第二方向dr2上连续地延伸)。半导体图案act可以通过在第二方向dr2上延伸而在其中没有任何断开来一体地形成。图4的半导体图案act可以部分地在第一方向dr1上延伸,但是总体上可以大体在第二方向dr2上延伸。换句话说,半导体图案act包括在第一方向dr1上微观地延伸的部分,但是总体上可以大体在第二方向dr2上延伸。
146.半导体图案act可以包括像素区ai(j-1)、aij和ai(j+1)、接触区acp以及布置在像素区ai(j-1)、aij和ai(j+1)之间的连接区aca。
147.像素区ai(j-1)、aij和ai(j+1)可以分别被包括在第一像素至第三像素pxi(j-1)、pxij、pxi(j+1)中。连接区aca可以与第一接触插塞cp1和第二接触插塞cp2相对应,并且接触区acp可以分别与第三接触插塞cp3相对应。作为另一实施例,如图5和图6中所示,连接区aca可以接触(例如,可以直接接触)第一接触插塞cp1和第二接触插塞cp2,并且接触区acp可以分别接触(例如,可以分别直接接触)第三接触插塞cp3。
148.此外,如图3a中所示,连接区aca可以将第一垂直电源线plv1连接到第二垂直电源线plv2。
149.在实施例中,连接区aca和接触区acp可以沿第二方向dr2交替地布置。
150.例如,连接区aca可以将第一像素pxi(j-1)的像素区ai(j-1)连接到第二像素pxij的像素区aij,并且接触区acp可以将第二像素pxij的像素区aij连接到第三像素pxi(j+1)的像素区ai(j+1)。尽管在图4中没有完全示出,但是第一像素pxi(j-1)的像素区ai(j-1)可以通过接触区acp连接到布置在前一列中的像素的像素区,并且第三像素pxi(j+1)的像素区ai(j+1)可以通过连接区aca连接到布置在下一列中的像素的像素区。
151.作为比较示例,半导体图案可以在行方向上不连续地延伸,并且可以包括彼此间隔开(例如,分离)的岛状图案。在这种情况下,每一个像素的岛状图案可以不彼此连接。在形成半导体图案等之后执行后续工艺的同时,可能从外部产生(或者引入)静电。当半导体图案包括彼此间隔开(例如,分离)的岛状图案时,所产生(或者所引入)的静电可在岛状图案中的每一个中被隔离。因此,受静电影响的半导体图案可能被损坏,并且像素可能由于被损坏的半导体图案而变得有缺陷。
152.然而,根据本公开的一个或多个实施例,当半导体图案act在第二方向dr2上连续地延伸时,从外部产生(或者引入)的静电可以不被隔离并且可以被分布在第二方向dr2上(或者在第二方向dr2上移动)。因此,因为静电可以不在半导体图案act中被隔离并且可以被分布在第二方向dr2上,所以可以防止或减少对半导体图案act的损坏。
153.图5是根据实施例的显示装置的一部分的示意性截面图。
154.图5基于图3a和图4的图示示意性地示出了第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)中的每一个的一部分,并且因此,它们的一些部件可以不被示出。
155.第一像素pxi(j-1)可以包括第一发射控制晶体管t5i(j-1)(与图3a的第一像素pxi(j-1)的第一发射控制晶体管t5相对应)。第二像素pxij可以包括驱动晶体管t1ij(与图
3a的第二像素pxij的驱动晶体管t1相对应)、第一发射控制晶体管t5ij(与图3a的第二像素pxij的第一发射控制晶体管t5相对应)和阳极初始化晶体管t7ij(与图3a的第二像素pxij的阳极初始化晶体管t7相对应)。第三像素pxi(j+1)可以包括阳极初始化晶体管t7i(j+1)(与图3a的第三像素pxi(j+1)的阳极初始化晶体管t7相对应)。
156.第一像素pxi(j-1)的第一发射控制晶体管t5i(j-1)可以包括有源区a5i(j-1)和栅极g。第一像素pxi(j-1)的第一发射控制晶体管t5i(j-1)的有源区a5i(j-1)可以与第一像素pxi(j-1)的像素区ai(j-1)(例如,参见图4)的一部分相对应。
157.第二像素pxij的驱动晶体管t1ij可以包括有源区a1ij和栅极g。第二像素pxij的第一发射控制晶体管t5ij可以包括有源区a5ij和栅极g。第二像素pxij的阳极初始化晶体管t7ij可以包括有源区a7ij和栅极g。第二像素pxij的驱动晶体管t1ij的有源区a1ij、第二像素pxij的第一发射控制晶体管t5ij的有源区a5ij以及第二像素pxij的阳极初始化晶体管t7ij的有源区a7ij可以分别与第二像素pxij的像素区aij(例如,参见图4)的一部分相对应。
158.第三像素pxi(j+1)的阳极初始化晶体管t7i(j+1)可以包括有源区a7i(j+1)和栅极g。第三像素pxi(j+1)的阳极初始化晶体管t7i(j+1)的有源区a7i(j+1)可以与第三像素pxi(j+1)的像素区ai(j+1)(例如,参见图4)的一部分相对应。
159.第一像素pxi(j-1)的第一发射控制晶体管t5i(j-1)的有源区a5i(j-1)可以连接到连接区aca,并且可以从第一垂直电源线plv1接收第一驱动电压elvdd(例如,参见图3a)。第二像素pxij的第一发射控制晶体管t5ij的有源区a5ij可以连接到连接区aca,并且可以从第二垂直电源线plv2接收第一驱动电压elvdd。
160.第一像素pxi(j-1)的第一发射控制晶体管t5i(j-1)的有源区a5i(j-1)和第二像素pxij的第一发射控制晶体管t5ij的有源区a5ij可以通过连接区aca彼此连接。
161.第二像素pxij的阳极初始化晶体管t7ij的有源区a7ij可以连接到接触区acp,并且可以从第二电压线vl2接收第二初始化电压vint2(例如,参见图3a)。第三像素pxi(j+1)的阳极初始化晶体管t7i(j+1))的有源区a7i(j+1)可以连接到接触区acp,并且可以从第二电压线vl2接收第二初始化电压vint2。
162.第二像素pxij的阳极初始化晶体管t7ij的有源区a7ij可以通过接触区acp连接到第三像素pxi(j+1)的阳极初始化晶体管t7i(j+1)的有源区a7i(j+1)。
163.在下文中,将参考图5更详细地描述堆叠在显示装置中的多层膜等。
164.基板200可以包括玻璃材料、陶瓷材料、金属材料或者柔性的和/或可弯折的材料。当基板200包括柔性的和/或可弯折的材料时,基板200可以包括聚合物树脂,例如,诸如聚醚砜、聚丙烯酸酯、聚醚酰亚胺、聚萘二甲酸乙二醇酯、聚对苯二甲酸乙二醇酯、聚苯硫醚、聚芳酯、聚酰亚胺、聚碳酸酯或醋酸丙酸纤维素。
165.基板200可以具有包括上述材料中的一种或多种的单层结构或多层结构。当基板200具有多层结构时,基板200可以进一步包括无机层。在一些实施例中,基板200可以具有有机材料/无机材料/有机材料的结构。
166.缓冲层211可以减少或防止杂质、湿气和/或外部空气从基板200的背面(例如,底部)渗透,并且可以为基板200提供平面的或基本上平面的表面。缓冲层211可以包括无机材料(例如,诸如氧化物或氮化物)、有机材料或者有机/无机材料的复合物,并且可以具有包
括一种或多种有机和无机材料的单层结构或多层结构。
167.在一些实施例中,可以在基板200和缓冲层211之间进一步包括阻挡层。阻挡层可以防止或减少来自基板200等的杂质渗透到有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp中。阻挡层可以包括无机材料(例如,诸如氧化物或氮化物)、有机材料或者有机/无机材料的复合物,并且可以具有包括一种或多种有机和无机材料的单层结构或多层结构。
168.在缓冲层211上,可以布置有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp。有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp可以各自包括非晶硅或多晶硅。
169.在另一实施例中,有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp可以各自包括氧化物半导体材料。有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp可以各自包括例如从由铟(in)、镓(ga)、锡(sn)、锆(zr)、钒(v)、铪(hf)、镉(cd)、锗(ge)、铬(cr)、钛(ti)、铝(al)、铯(cs)、铈(ce)和锌(zn)组成的组中选择的至少一种的氧化物。
170.例如,有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp可以是insnzno(itzo)半导体层和/或ingazno(igzo)半导体层等。因为氧化物半导体具有宽带隙(例如,大约3.1ev)、高载流子迁移率和低泄漏电流,所以即使驱动时间长,电压降也可以不大,并且因此,当氧化物半导体以低频被驱动时,氧化物半导体的亮度可不会根据电压降而很大地改变。
171.有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)中的每一个可以包括沟道区以及设置在沟道区的相反侧(例如,沟道区的相反侧中或上)的源区和漏区。有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)中的每一个可以是单层或多层。
172.在缓冲层211上,可以堆叠第一栅绝缘层213和第二栅绝缘层215以覆盖有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp。第一栅绝缘层213和第二栅绝缘层215可以各自包括氧化硅(sio2)、氮化硅(sin
x
)、氮氧化硅(sion)、氧化铝(al2o3)、氧化钛(tio2)、氧化钽(ta2o5)、氧化铪(hfo2)或氧化锌(zno
x
)等。氧化锌(zno
x
)可以是zno和/或zno2。
173.栅极g可以布置在第一栅绝缘层213上。每一个栅极g可以包括包含例如钼(mo)、铝(al)、铜(cu)或钛(ti)等的导电材料,并且可以是包括上述材料中的一种或多种的单层或多层。例如,每一个栅极g可以具有ti/al/ti的多层结构。
174.栅极g可以分别与有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)中的至少一部分重叠。例如,栅极g可以分别与有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)重叠。
175.在实施例中,存储电容器cst可以包括下电极ce1和上电极ce2。如图5中所示,在一些实施例中,存储电容器cst可以与驱动晶体管t1ij重叠。例如,驱动晶体管t1ij的栅极g可以起到存储电容器cst的下电极ce1的作用。作为另一实施例,存储电容器cst可以不与驱动晶体管t1ij重叠,并且可以与驱动晶体管t1ij间隔开(例如,可以与驱动晶体管t1ij分离)。
176.存储电容器cst的上电极ce2可以与存储电容器cst的下电极ce1重叠(其中,第二栅绝缘层215在存储电容器cst的上电极ce2和下电极ce1之间),并且可以与下电极ce1形成电容。在这种情况下,第二栅绝缘层215可以起到存储电容器cst的介电层的作用。存储电容
器cst的上电极ce2可以包括包含例如mo、al、cu或ti等的导电材料,并且可以是包括上述材料中的一种或多种的单层或多层。例如,存储电容器cst的上电极ce2可以具有ti/al/ti的多层结构。
177.在第二栅绝缘层215上,可以布置层间绝缘层217以覆盖存储电容器cst的上电极ce2。层间绝缘层217可以包括sio2、sin
x
、sion、al2o3、tio2、ta2o5、hfo2或zno
x
等。
178.导电层可以布置在层间绝缘层217上。导电层可以包括包含例如mo、al、cu或ti等的导电材料,并且可以是包括上述材料中的一种或多种的单层或多层。例如,导电层可以具有ti/al/ti的多层结构。
179.导电层可以包括连接线cml、第一垂直电源线plv1、第二垂直电源线plv2和第二电压线vl2。
180.连接线cml、第一垂直电源线plv1、第二垂直电源线plv2和第二电压线vl2可以通过形成在绝缘层中的接触孔连接到有源区a5i(j-1)、a1ij、a5ij、a7ij和a7i(j+1)、连接区aca以及接触区acp。
181.例如,连接线cml可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的接触孔连接到第一像素pxij的阳极初始化晶体管t7ij。连接线cml的一部分可以被掩埋于接触孔中(例如,可以延伸通过接触孔),并且连接线cml的被掩埋的部分(例如,穿透部分)可以被称为第十五接触插塞cp15。
182.发光元件300的像素电极310可以通过形成在平坦化层219中的接触孔连接到连接线cml。像素电极310的一部分可以被掩埋于接触孔中(例如,可以延伸通过接触孔),并且像素电极310的被掩埋的部分(例如,穿透部分)可以被称为第十六接触插塞cp16。因为像素电极310连接到连接线cml,并且连接线cml连接到第二像素pxij的阳极初始化晶体管t7ij,所以连接线cml可以将发光元件300连接到第二像素pxij的阳极初始化晶体管t7ij。发光元件300与图3a的发光元件oled相对应。
183.第一垂直电源线plv1可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的第一接触孔cnt1连接到连接区aca。第一垂直电源线plv1的一部分可以被掩埋于第一接触孔cnt1中(例如,可以延伸通过第一接触孔cnt1),并且第一垂直电源线plv1的被掩埋的部分(例如,穿透部分)可以被称为第一接触插塞cp1。换句话说,第一垂直电源线plv1可以与第一接触插塞cp1一体地形成。
184.第二垂直电源线plv2可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的第二接触孔cnt2连接到连接区aca。第二垂直电源线plv2的一部分可以被掩埋于第二接触孔cnt2中(例如,可以延伸通过第二接触孔cnt2),并且第二垂直电源线plv2的被掩埋的部分(例如,穿透部分)可以被称为第二接触插塞cp2。换句话说,第二垂直电源线plv2可以与第二接触插塞cp2一体地形成。
185.第二电压线vl2可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的第三接触孔cnt3连接到接触区acp。第二电压线vl2的一部分可以被掩埋于第三接触孔cnt3中(例如,可以延伸通过第三接触孔cnt3),并且第二电压线vl2的被掩埋的部分(例如,穿透部分)可以被称为第三接触插塞cp3。换句话说,第二电压线vl2可以与第三接触插塞cp3一体地形成。
186.在一些实施例中,导电层可以由无机保护层覆盖。无机保护层可以是包括sin
x
和/
或sio
x
的单层或多层。可以引入无机保护层以覆盖并且保护布置在层间绝缘层217上的一些线。
187.平坦化层219可以布置在层间绝缘层217上,并且发光元件300可以布置在平坦化层219上。
188.平坦化层219可以是包括一种或多种有机材料的单层或多层,并且可以提供平坦的或基本上平坦的上表面。平坦化层219可以包括通用聚合物(例如,诸如苯并环丁烯(bcb)、聚酰亚胺、六甲基二硅氧烷(hmdso)、聚甲基丙烯酸甲酯(pmma)或聚苯乙烯(ps))、具有苯酚类基团的聚合物衍生物、丙烯酸类聚合物、酰亚胺类聚合物、芳基醚类聚合物、酰胺类聚合物、氟类聚合物、对二甲苯类聚合物、乙烯醇类聚合物和/或它们的混合物。
189.发光元件300可以布置在平坦化层219上。发光元件300可以包括像素电极310、对电极330以及包括有机发射层的中间层320。
190.像素电极310可以是反射电极或者透射或半透射电极。在一些实施例中,像素电极310可以包括包含ag、mg、al、pt、pd、au、ni、nd、ir、cr和/或它们的组合的反射层以及形成在反射层上的透明或半透明电极层。透明或半透明电极层可以包括从由氧化铟锡(ito)、氧化铟锌(izo)、氧化锌(zno)、氧化铟(in2o3)、氧化铟镓(igo)和氧化铝锌(azo)组成的组中选择的至少一种材料。在一些实施例中,像素电极310可以具有ito/ag/ito的多层结构。
191.像素限定层221可以布置在平坦化层219上。像素限定层221可以通过增大像素电极310的边缘与像素电极310上方的对电极330之间的距离来防止或基本上防止在像素电极310的边缘处产生电弧等。
192.像素限定层221可以包括从由聚酰亚胺、聚酰胺、丙烯酸树脂、bcb和酚醛树脂组成的组中选择的至少一种有机绝缘材料。
193.中间层320可以位于通过像素限定层221形成的开口中。中间层320可以包括有机发射层。有机发射层可以包括包含用于发射红光、绿光、蓝光或白光的荧光或磷光材料的有机材料。有机发射层可以包括低分子量有机材料或高分子量有机材料,并且功能层(例如,诸如空穴传输层(htl)、空穴注入层(hil)、电子传输层(etl)或电子注入层(eil))可以选择性地设置在有机发射层上和/或之下(例如,下面)。
194.中间层320可以单独地设置成与像素电极310中的每一个相对应。然而,本公开不限于此,并且可以对中间层320进行各种修改。例如,中间层320可以包括遍及像素电极310一体地形成的层。
195.对电极330可以是透射电极或反射电极。在一些实施例中,对电极330可以是透明的或半透明的,并且可以是包括例如li、ca、lif/ca、lif/al、al、ag、mg和/或它们的组合的具有低功函数的金属薄膜。透明导电氧化物(tco)膜(例如,诸如ito、izo、zno或in2o3)可以进一步设置在金属薄膜上。对电极330可以设置成遍及显示器并且设置在中间层320和像素限定层221的上部上。对电极330可以针对发光元件300一体地形成(例如,公共地形成),并且可以与像素电极310相对应。
196.在一些实施例中,发光元件300可以由封装层覆盖。封装层可以包括至少一个有机封装层和至少一个无机封装层。
197.无机封装层可以包括从al2o3、tio2、ta2o5、hfo2、zno
x
、sio2、sin
x
和sion当中选择的至少一种无机材料。第一无机封装层和第二无机封装层可以各自是包括上述材料中的一种
或多种的单层或多层。有机封装层可以包括聚合物类材料。聚合物类材料可以包括丙烯酸类树脂(例如,诸如聚甲基丙烯酸甲酯(pmma)或聚丙烯酸树脂)、环氧类树脂、聚酰亚胺和/或聚乙烯等。在实施例中,有机封装层可以包括丙烯酸酯聚合物。
198.图6是根据实施例的显示装置的一部分的示意性截面图。
199.参考图6,绝缘层(例如,诸如第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217)可以设置在半导体图案act(例如,参见图4)的连接区aca与第一垂直电源线plv1和第二垂直电源线plv2之间。
200.第一垂直电源线plv1可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的第一接触孔cnt1连接到半导体图案act的连接区aca的端部。第一垂直电源线plv1的一部分可以被掩埋于第一接触孔cnt1中(例如,可以延伸通过第一接触孔cnt1),并且第一垂直电源线plv1的被掩埋的部分(例如,穿透部分)可以被称为第一接触插塞cp1。换句话说,第一接触插塞cp1可以穿透绝缘层,并且可以将第一垂直电源线plv1连接到半导体图案act的连接区aca的端部。
201.第二垂直电源线plv2可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的第二接触孔cnt2连接到半导体图案act的连接区aca的另一端部。第二垂直电源线plv2的一部分可以被掩埋于第二接触孔cnt2中(例如,可以延伸通过第二接触孔cnt2),并且第二垂直电源线plv2的被掩埋的部分(例如,穿透部分)可以被称为第二接触插塞cp2。换句话说,第二接触插塞cp2可以穿透绝缘层,并且可以将第二垂直电源线plv2连接到半导体图案act的连接区aca的另一端部。
202.第一垂直电源线plv1和第二垂直电源线plv2可以通过半导体图案act的连接区aca彼此连接。
203.图7是根据实施例的显示装置的一部分的示意性截面图。
204.参考图7,第一电压线vl1可以包括第一垂直线vl1v和第一水平线vl1h。第二电压线vl2可以包括第二垂直线vl2v和第二水平线vl2h。电源线pl可以包括第一垂直电源线plv1和水平电源线plh。如上面参考图3a所述,电源线pl可以进一步包括第二垂直电源线plv2。参考图7主要描述第一垂直电源线plv1,但是第二垂直电源线plv2可以具有与第一垂直电源线plv1的结构相同或基本上相同的结构,并且因此,可以不重复其冗余描述。
205.层间绝缘层217可以布置在第一垂直线vl1v与第一水平线vl1h之间。第一垂直线vl1v可以通过形成在层间绝缘层217中的第八接触孔cnt8连接到第一水平线vl1h。第一垂直线vl1v的一部分可以被掩埋于第八接触孔cnt8中(例如,可以延伸通过第八接触孔cnt8),并且第一垂直线vl1v的被掩埋的部分(例如,穿透部分)可以被称为第八接触插塞cp8。换句话说,第八接触插塞cp8可以穿透绝缘层,并且可以将第一垂直线vl1v连接到第一水平线vl1h。
206.层间绝缘层217可以布置在第二垂直线vl2v与第二水平线vl2h之间。第二垂直线vl2v可以通过形成在层间绝缘层217中的第九接触孔cnt9连接到第二水平线vl2h。第二垂直线vl2v的一部分可以被掩埋于第九接触孔cnt9中(例如,可以延伸通过第九接触孔cnt9),并且第二垂直线vl2v的被掩埋的部分(例如,穿透部分)可以被称为第九接触插塞cp9。换句话说,第九接触插塞cp9可以穿过绝缘层,并且可以将第二垂直线vl2v连接到第二水平线vl2h。
207.层间绝缘层217可以布置在第一垂直电源线plv1与水平电源线plh之间。第一垂直电源线plv1可以通过形成在层间绝缘层217中的第十接触孔cnt10连接到水平电源线plh。第一垂直电源线plv1的一部分可以被掩埋于第十接触孔cnt10中(例如,可以延伸通过第十接触孔cnt10),并且第一垂直电源线plv1的被掩埋的部分(例如,穿透部分)可以被称为第十接触插塞cp10。换句话说,第十接触插塞cp10可以穿透绝缘层,并且可以将第一垂直电源线plv1连接到水平电源线plh。
208.图7示出了水平电源线plh可以布置在第二栅绝缘层215上并且第一垂直电源线plv1可以布置在层间绝缘层217上,但是本公开不限于此。在另一实施例中,水平电源线plh可以布置在层间绝缘层217上,并且第一垂直电源线plv1可以布置在第二栅绝缘层215上。作为另一实施例,水平电源线plh可以布置在第一栅绝缘层213上。
209.作为另一实施例,水平电源线plh和第一垂直电源线plv1可以彼此在同一层处(例如,中或上)。换句话说,水平电源线plh可以接触(例如,可以直接接触)第一垂直电源线plv1。在这种情况下,第十接触插塞cp10可以与水平电源线plh的可以接触(例如,可以直接接触)第一垂直电源线plv1的部分相对应。换句话说,第十接触插塞cp10可以与水平电源线plh的可以与第一垂直电源线plv1交叉的部分相对应。
210.主要更详细地描述了水平电源线plh和第一垂直电源线plv1,但是第一垂直线vl1v和第一水平线vl1h和/或第二垂直线vl2v和第二水平线vl2h可以具有与上述水平电源线plh和第一垂直电源线plv1的结构相同或基本上相同的结构,并且因此,可以不重复其冗余描述。
211.图8是根据另一实施例的多个像素的等效电路图。
212.图8更详细地示出了第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)。因为第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)彼此布置在同一行中,所以第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)可以各自连接到第一扫描线至第三扫描线gwl_i、gil_i和gbl_i以及发射控制线eml_i。第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)可以沿第二方向dr2顺序地布置,并且可以彼此相邻。
213.在实施例中,从沿第二方向dr2顺序地布置的第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)当中选择的第一像素pxi(j-1)和第二像素pxij可以共用第一接触插塞cp1',并且第二像素pxij和第三像素pxi(j+1)可以共用第二接触插塞cp2'。
214.第一接触插塞cp1'可以连接到通过其施加第一驱动电压elvdd的电源线pl,并且第二接触插塞cp2'可以连接到通过其施加第二初始化电压vint2的第二电压线vl2。
215.因为第一像素pxi(j-1)和第二像素pxij共用第一接触插塞cp1',所以第一像素pxi(j-1)和第二像素pxij可以通过第一接触插塞cp1'连接到电源线pl。因为第二像素pxij和第三像素pxi(j+1)共用第二接触插塞cp2',所以第二像素pxij和第三像素pxi(j+1)可以通过第二接触插塞cp2'连接到第二电压线vl2。
216.换句话说,第一接触插塞cp1'可以将第一像素pxi(j-1)和第二像素pxij连接到电源线pl,并且第二接触插塞cp2'可以将第二像素pxij和第三像素pxi(j+1)连接到第二电压线vl2。
217.如图10中所示,第一接触插塞cp1'和第二接触插塞cp2'可以与导电层的部分相对应。第一接触插塞cp1'和第二接触插塞cp2'可以与导电层的被掩埋于形成在绝缘层中的接
触孔中(例如,延伸通过形成在绝缘层中的接触孔)的部分相对应。
218.对于第二像素pxij,第二像素pxij可以与布置在前一列中的第一像素pxi(j-1)共用第一接触插塞cp1',并且可以与布置在下一列中的第三像素pxi(j+1)共用第二接触插塞cp2'。
219.尽管在图8中没有完全示出,但是第一像素pxi(j-1)可以与布置在前一列中的像素共用第二接触插塞cp2',并且第三像素pxi(j+1)可以与布置在下一列中的像素共用第一接触插塞cp1'。
220.在这种情况下,对于图8中所示的第一像素pxi(j-1),第一像素pxi(j-1)可以与布置在前一列中的像素共用第二接触插塞cp2',并且可以与布置在下一列中的第二像素pxij共用第一接触插塞cp1'。对于图8中示出的第三像素pxi(j+1),第三像素pxi(j+1))可以与布置在前一列中的第二像素pxij共用第二接触插塞cp2',并且可以与布置在下一列中的像素共用第一接触插塞cp1'。
221.换句话说,布置在第i行中的像素可以通过沿第二方向dr2交替地布置的第一接触插塞cp1'和第二接触插塞cp2'彼此连接。
222.与布置在第i行中的像素的构造相同的构造可以被应用于例如布置在第i-1行和第i+1行中的像素。在这种情况下,第一接触插塞cp1'和第二接触插塞cp2'等可以各自沿第一方向dr1布置。
223.电源线pl可以包括垂直电源线plv和水平电源线plh。垂直电源线plv可以各自在第一方向dr1上延伸,并且可以被配置为将第一驱动电压elvdd传送到布置在同一列中的像素。水平电源线plh可以各自在第二方向dr2上延伸,并且可以被配置为将第一驱动电压evldd传送到布置在同一行中的像素。
224.水平电源线plh可以连接到垂直电源线plv。例如,如图8中所示,水平电源线plh可以通过第十二接触插塞cp12连接到垂直电源线plv。
225.在实施例中,第一像素pxi(j-1)和第二像素pxij可以共用电源线pl。例如,如图8中所示,第一像素pxi(j-1)和第二像素pxij可以共用电源线pl的垂直电源线plv中的对应一条。在这种情况下,每单位面积的电源线pl的垂直电源线plv的数量可以小于每单位面积的数据线的数量。
226.在实施例中,第二像素pxij和第三像素pxi(j+1)可以共用第二电压线vl2。例如,如图8中所示,第二像素pxij和第三像素pxi(j+1)可以共用第二电压线vl2的第二垂直线vl2v中的对应一条。在这种情况下,每单位面积的第二电压线vl2的第二垂直线vl2v的数量可以小于每单位面积的第一电压线vl1的第一垂直线vl1v的数量。
227.在实施例中,电源线pl的垂直电源线plv和第二电压线vl2的第二垂直线vl2v可以沿第二方向dr2交替地布置。
228.图9示出了根据另一实施例的半导体图案。
229.参考图9,显示装置可以包括半导体图案act。
230.半导体图案act可以在第二方向dr2上延伸(例如,可以在第二方向dr2上连续地延伸)。半导体图案act可以在第二方向dr2上一体地形成而没有任何断开。图9的半导体图案act可以部分地在第一方向dr1上延伸,但是总体上可以大体在第二方向dr2上延伸。换句话说,半导体图案act可以包括在第一方向dr1上微观地延伸的部分,但是总体上可以在第二
方向dr2上延伸。
231.半导体图案act可以包括像素区ai(j-1)、aij和ai(j+1)以及布置在像素区ai(j-1)、aij和ai(j+1)之间的第一接触区acp1和第二接触区acp2。
232.像素区ai(j-1)、aij和ai(j+1)可以分别被包括在第一像素至第三像素pxi(j-1)、pxij和pxi(j+1)中。第一接触区acp1可以分别与第一接触插塞cp1'相对应,并且第二接触区acp2可以分别与第二接触插塞cp2'相对应。作为另一实施例,如图10中所示,第一接触区acp1可以分别接触(例如,可以分别直接接触)第一接触插塞cp1',并且第二接触区acp2可以分别接触(例如,可以分别直接接触)第二接触插塞cp2'。
233.在实施例中,第一接触区acp1和第二接触区acp2可以沿第二方向dr2交替地布置。
234.第一接触区acp1可以将第一像素pxi(j-1)的像素区ai(j-1)连接到第二像素pxij的像素区aij,并且第二接触区acp2可以将第二像素pxij的像素区aij连接到第三像素pxi(j+1)的像素区ai(j+1)。如上面参考图8所述,第一像素pxi(j-1)可以与布置在前一列中的像素共用第二接触插塞cp2',并且第三像素pxi(j+1)可以与布置在下一列中的像素共用第一接触插塞cp1'。因此,第一像素pxi(j-1)的像素区ai(j-1)可以通过第二接触区acp2连接到前一列中的像素的像素区,并且第三像素pxi(j+1)的像素区ai(j+1)可以通过第一接触区acp1连接到下一列中的像素的像素区。
235.作为比较示例,半导体图案可以在行方向上不连续地延伸,并且可以包括彼此间隔开的岛状图案。被包括在像素中的岛状图案可以不彼此连接。在形成半导体图案等之后执行后续工艺的同时,可能从外部产生(或者引入)静电。当半导体图案包括彼此间隔开的岛状图案时,所产生(或者所引入)的静电可在每一个岛状图案中被隔离。因此,受静电影响的半导体图案可能被损坏,这可能导致像素中的缺陷。
236.然而,根据本公开的一个或多个实施例,当半导体图案act在第二方向dr2上连续地延伸时,所产生(或者所引入)的静电可以不被隔离并且可以被分布在第二方向dr2上(或者在第二方向dr2上移动)。因此,因为静电可以不在半导体图案act中被隔离并且可以被分布在第二方向dr2上,所以可以防止或减少对半导体图案act的损坏。
237.图10是根据另一实施例的显示装置的一部分的示意性截面图。
238.图10基于图8和图9的图示示出了第一像素pxi(j-1)、第二像素pxij和第三像素pxi(j+1)中的每一个的一部分,并且因此,它们的一些部件可以不被示出。
239.第一像素pxi(j-1)可以包括第一发射控制晶体管t5i(j-1)(与图8的第一像素pxi(j-1)的第一发射控制晶体管t5相对应)。第二像素pxij可以包括驱动晶体管t1ij(与图8的第二像素pxij的驱动晶体管t1相对应)、第一发射控制晶体管t5ij(与图8的第二像素pxij的第一发射控制晶体管t5相对应)和阳极初始化晶体管t7ij(与图8的第二像素pxij的阳极初始化晶体管t7相对应)。第三像素pxi(j+1)可以包括阳极初始化晶体管t7i(j+1)(与图8的第三像素pxi(j+1)的阳极初始化晶体管t7相对应)。
240.第一像素pxi(j-1)的第一发射控制晶体管t5i(j-1)可以包括有源区a5i(j-1)和栅极g。第一像素pxi(j-1)的第一发射控制晶体管t5i(j-1)的有源区a5i(j-1)可以与第一像素pxi(j-1)的像素区ai(j-1)(例如,参见图9)的一部分相对应。
241.第二像素pxij的驱动晶体管t1ij可以包括有源区a1ij和栅极g。第二像素pxij的第一发射控制晶体管t5ij可以包括有源区a5ij和栅极g。第二像素pxij的阳极初始化晶体
管t7ij可以包括有源区a7ij和栅极g。第二像素pxij的驱动晶体管t1ij的有源区a1ij、第二像素pxij的第一发射控制晶体管t5ij的有源区a5ij以及第二像素pxij的阳极初始化晶体管t7ij的有源区a7ij可以分别与第二像素pxij的像素区aij(例如,参见图9)的一部分相对应。
242.第三像素pxi(j+1)的阳极初始化晶体管t7i(j+1)可以包括有源区a7i(j+1)和栅极g。第三像素pxi(j+1)的阳极初始化晶体管t7i(j+1)的有源区a7i(j+1)可以与第三像素pxi(j+1)的像素区ai(j+1)(例如,参见图9)的一部分相对应。
243.第一像素pxi(j-1)的第一发射控制晶体管t5i(j-1)的有源区a5i(j-1)可以通过第一接触区acp1连接到第二像素pxij的第一发射控制晶体管t5ij的有源区a5ij。第二像素pxij的阳极初始化晶体管t7ij的有源区a7ij可以通过第二接触区acp2连接到第三像素pxi(j+1)的阳极初始化晶体管t7i(j+1)的有源区a7i(j+1)。
244.绝缘层(例如,诸如第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217)可以布置在半导体图案act(例如,参见图9)的第一接触区acp1与电源线pl之间。
245.电源线pl可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的第一接触孔cnt1'连接到半导体图案act的第一接触区acp1。电源线pl的一部分可以被掩埋于第一接触孔cnt1'中(例如,可以延伸通过第一接触孔cnt1'),并且电源线pl的被掩埋的部分(例如,穿透部分)可以被称为第一接触插塞cp1'。换句话说,第一接触插塞cp1'可以穿透绝缘层,并且可以将电源线pl连接到半导体图案act的第一接触区acp1。
246.绝缘层(例如,诸如第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217)可以布置在半导体图案act的第二接触区acp2与第二电压线vl2之间。
247.第二电压线vl2可以通过形成在第一栅绝缘层213、第二栅绝缘层215和层间绝缘层217中的第二接触孔cnt2'连接到半导体图案act的第二接触区acp2。第二电压线vl2的一部分可以被掩埋于第二接触孔cnt2'中(例如,可以延伸通过第二接触孔cnt2'),并且第二电压线vl2的被掩埋的部分(例如,穿透部分)可以被称为第二接触插塞cp2'。换句话说,第二接触插塞cp2'可以穿透绝缘层,并且可以将第二电压线vl2连接到半导体图案act的第二接触区acp2。
248.上面已经主要描述了显示装置,但是本公开不限于此。例如,显示装置的制造方法可以落入本公开的范围内。
249.根据本公开的一个或多个实施例,通过一体地形成在一个方向上连续地延伸的半导体图案,可以防止或减少由于外部静电对半导体图案的损坏而导致的像素缺陷。因此,可以防止或减少对显示装置的损坏。
250.尽管已经描述了一些实施例,但是本领域技术人员将容易理解,在不脱离本公开的精神和范围的情况下,可以对实施例进行各种修改。将理解,除非另外描述,否则每一个实施例内的特征或方面的描述通常应被认为可用于其它实施例中的其它类似特征或方面。因此,对于本领域普通技术人员将显而易见的是,除非另外特别指出,否则结合具体实施例描述的特征、特性和/或元件可以单独地使用,或者可以与结合其它实施例描述的特征、特性和/或元件结合使用。因此,应理解,前述内容是对各种示例实施例的说明并且不应被解释为限于在本文中公开的特定实施例,并且对所公开的实施例以及其它示例实施例的各种修改旨在被包括在如所附权利要求及其等同所限定的本公开的精神和范围内。
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1