数字电路断流器的均方根值计算电路的制作方法

文档序号:99845阅读:897来源:国知局
专利名称:数字电路断流器的均方根值计算电路的制作方法
由约翰·J·多尔蒂(John·J·Dougherty)于1984年7月17日申请的美国专利第163,708号描述了应用大规模集成电路技术能够完全实现的数字电路断流器。此电路用数字方式执行过流判定和断流延时,是在与预先设定的电流值进行比较后实现的。此电路使用一峰值检测模/数转换器,其中复合的检测电路电流与数/模转换器的输出比较,同时一个固定的时钟脉冲又与该比较而得的输出相比较。由复合电流峰值控制的I2t数字值被用来量度流经保护电路的电流。
在工业应用中,当保护电路内测到峰值电流时,已经出现由电流波形畸变而产生的故障跳闸,那里畸变的电流波形的第五和第七谐波可加到峰值上,使峰值超过预设的长时和短时检测值,导致所谓的“有害跳闸”,造成生产量的损失。该电路必须单独测试以保证在电路电闸重新闭合和工业设备运行前实际上不存在故障电流。这个措施在易引起正弦波畸变的、用大容量併网校正功率因素的输电和配电系统中已较为普遍使用。使用高容量感应负载,诸如大感应炉时,检测电流波形谐变,使第七谐波叠加到峰电流值上从而产生明显的过流状态。但其时真正的均方根(RMS)电流值尚在可接受的限度以内。现已确认,如果测得的是电流RMS而不是象现在大多数工业供电电路中定制的峰值,那么电流波形畸变就不是一个问题。RMS值检测还较现实地评估了供电总线的实际热效应,因为这些总线是受保护电路中的电路中断设备保护的。
因此,本发明提出了一个电路保护用的数字电路断流器,在此数字电路中连续进行着RMS值计算,以度量流经保护电路的复合电流。
数字过流保护作用系来自其频率与模拟电流信号振幅的平方成正比的电流脉冲流,在规定的时间内累计平方了的电流值,从而确定一个均方根值。
图1是本发明的倍频电路的框图;
图2是在图1电路内产生的频率脉冲的计时图的图示;
图3是本发明的频率平方电路的框图;
图4是本发明的倍频交流电路框图;
图5是本发明的频率平方交流电路框图;
图6是本发明RMS值保护电路框图;
图7是本发明的功率计算电路框图;
图8是本发明的RMS值计算电路框图;
图9是本发明的四位RMS值计算电路框图;
图10是本发明的多位RMS值计算电路框图。
图1绘出一个倍频电路10,该电路包括与频率为fA的电源A连接的输入线11。电源可提供一个电压给这样一种变频器(V/F),它把电流或电压模拟信号的大小变换成频率,从而可以数字状态工作。例如模拟输入信号能控制变容二极管的偏压,后者用作振荡器内共振电路的定频元件,这样,振荡频率将决定于输入信号值。电压到频率的模/数转换器的好处在于在转换周期内输入平均值用数字表示。频率为fA的输入线11接到“与”门12的一个输入端。另一个独立的频率为fB的电源B由输入线13连到1∶N计数器14,计数器的输出则与RS触发器15的置“1”(S)输入端相连。复位(R)输入端则接到固定定时器17,定时器的允许ENABLE(EN)输入端与触发器的Q输出端相连,同时经导线16接到“与”门12的另一个输入端。触发器置“1”时定时器启动运行,即此时Q输出端是在“高电平”状态。输出线18提供频率fO,此频率是fA,fB乘积的函数,如图2各定时框图所示。对于倍频电路10中每一个端点,这些方框表示在一个共同时间轴上的单周波定时图。每一个脉冲波表示电压信号的存在(1)或不存在(0),即指出的“高”或“低”状态。此周波在二进制计数器14结束其计数时开始。一个高的输出使触发器置“1”,然后一个高Q信号施加于“与”门的一个输入端。在连线18上的“与”门输出,由于有高输入,将跟随另一输入端的状态而变化,并且是输入线11上的频率fA的函数。在触发器置“1”时,开始另二个处理过程。固定定时器17被启动,同时二进制计数器14自其最大值开始计数。经一个时间增量t以后,定时器使触发器复位,从而在输出线18上不再出现自“与”门来的信号。fA在输入线11上高、低状态间的关系示于19,以与20所示的输入线13上fB从脉冲1到n逐个增加脉冲宽度的脉冲输入相比较。触发器的Q输出状况示于图21,以与22所示的恒定定时计状态相比较。延时t就是Q输出停留在高位时的时间。二进制计数器14是一个1∶N计数器,其性能示于23,输出线18载有来自“与”门12的输出频率fO的条件表示在24中。
在输出线18上表示频率fO的若干脉冲P间的数学关系由以下表达式给出
P= (t)/(1/fa) =fat
触发器保留在复位状态,在周期由二进制计数器14完成前它一直存贮着一些脉冲。在载有频率fB的输入线13上接收到n个脉冲以后,二进制计数器启动一个新的周期。整个周期时间由下列表达式计算出
T=n× 1/(fb) = (n)/(fb)
输出频率fO在周期中的值由下面表达式给出
fO= (P)/(T)
将上述结果代入该式,得下式
fO= (fat)/(n/fb) = (t)/(n) fafb
图3示出一频率平方电路26,其中省去了已在图1中绘出的频率源B,并且二进制计数器14与载有单频率fA的输入线11相连。相同元件均标以共用的标号。此电路在前述方式下运行其结果如下
全周期时间现用下面表达式给出
T= (n)/(fa)
代入后得
f0= (t)/(n) f2a
一个简化的倍频电路87示于图4,其频率源A经输入线11接到1∶N计数器88的输入端,频率源B则由公共线13与DSQ触发器89和DQ触发器90的CLK端点连接。时钟频率通过输入线9供给UP计数器91的输入端。1∶N计数器之预置(PRESET)端和UP计数器的允许(ENABLE)端经导体93併接到DQ触发器90之输出端Q.DSQ触发器89之Q输出端被接到DQ触发器之D输入端;DSQ触发器的S输出端则经导体92与输出线18相连接。来自UP计数器的m个数据位经多导线94供给1∶N计数器的输入端。
当1∶N计数器88等于“φ”脉冲时,UP计数器能使输入频率fA完成一个周期。在这个周期中UP计数器累计到fcLk/fB个脉冲,在那里fcLk既大于fA也大于fB的最大值。“φ”脉冲间的时间t由下面的表达式给出
t=(fcLk/fB)(1/fA)= 1/(fOUT) ;
因此 foUT=KfAfB,式中K= 1/(fcLK)
一个简化了的频率平方电路95示于图5,图中频率电源A径由导线11连接到1∶N计数器88的输入端,固定时钟脉冲经输入导线9连到UP计数器91的一个输入端。1∶N计数器的预置(PRESET)端与UP计数器的ENABLE输入端经导线96相连,并经导线97与输出线18相连。来自UP计数器的m位数据输出经导线98输入到1∶N计数器。
频率平方电路95在与上述倍频电路87类似的情况下运行,但在1∶N计数器88等于“φ”脉冲时输入频率fA的一个周期中UP计数器累计到fcLk/fA的情况例外。在“φ”脉冲后沿,I∶N计数器被预置到UP计数器的值(fcLk/fA)。UP计数器被清除。此时“φ”脉冲间的时间t由下面的表达式给出
t=(fcLk/fA)(1/fA)
并且
fO= (1脉冲)/(fcLK/fA2)
这可简化为
f0=Kf2A,式中K= 1/(fcLK)
频率平方函数的一个应用是在图6的57绘出的RMS过流保护电路中由V/F转换器27和频率平方电路26组成一个电流调节电路。该保护电路已应用在如前面提到的美国专利申请案的数字电路断流器中。数字I2t函数和峰值检测模/数转换器电路在引用的数字电路断流器中被平方电路26和V/F转换器27所替换,从而提供电流调节功能。检拾电路29和解扣电路30与前面提到的美国专利中所描述的是一样的,其中三个检测变流器各插入保护电路中的三相电中之一相中,它们连续供电给负载电阻,使之产生一个与检测电流的绝对值成正比的电压值。此电压值经输入线85供给电压频率转换器27,从而产生与检测电流成正比变化的频率fI。此值经输入线11供给平方电路26,26所含的元件已在图3绘出,它导出一个输出频率fO,其值正比于fI2,fO经导线18输送给平均计数器28,并经导线31送给检拾电路29。检拾电路响应于检测电流的预定值,该值可用fI2表示,而平均计数器28经导线32供给一延时,如图所示,此时间与电流平方平均值之倒数成正比。在解扣电路30中,在运转解扣机构之前,这个延时值被用来确定长、短延时之特征值。注意,在均方根值保护电路中均方根值是通过平方来提供确定解扣前的过流时间即I2t的时间因素的。由于这样定义均方,平均计数器28的输出可如图示直接被使用。检拾电路29也必须将平方频率输出fI2加以平均,才能确定基于解扣-检拾调节电流平方的检拾,这在前面提到的美国专利申请中已详细描述。
图1的倍频电路10用于功率计算电路86,如图7所示。电路电压值V由整流器33加以整流,其输出的直流电压输入V/F转换器27A,同时一个与输入电压信号极性相应的极性信号施加于“同”门35的一个输入端。保护电路中的电流值在另一整流器34中整流,其直流电流供给另一个V/F转换器27B。相应于输入电流极性的极性信号再被施加于“同”门35的另一个输入端。整流电路电压的频率fU经导线36供给倍频器10,同时整流电路电流的频率fI经导线37供给倍频器。在倍频器中这两种频率被连续倍增后提供输出频率fO。fO与二种输入频率的乘积成正比。它经导线18作用于可逆计数器39的CT端。电压和电流极性信号在“同”门35中同时倍增后被用作同相检测器。同相信号经导线38连接可逆计数器的U/D端以控制可逆计数器的状态。可逆计数器的进位(CARRY)输出C经导线40提供平均正向功率脉冲,借位(BORROW)输出B则经导线41提供反向功率指示。
电路电流和电压的RMS值在保护电路中还可有其他的应用,例如用于计量图8中的RMS计算电路57可取图3频率平方电路26提供的频率值fO,并将此值作为电路电流平方频率fI2,fI2经导线18输送,并经I∶N计数器42的连接UP计数器44,M+1位锁存器49以及M位全加器50在多重输出线56上提供一个m位的RMS值。在详述RMS判定电路以前,叙述一下其中的一些数学函数是有所裨益的。计算任何数的方根的已知叠代法,由下式给出
Ai+1= (Ai)/2 + (X)/(2Ai) = 1/2 (Ai+ (X)/(Ai) )
式中i是一串表达式的迭代指数;Ai则代表方根值的前一估计值;X表示等于平方值的那个数。在具有A合理起始值的方根值上级数很快收敛。在前述时间T上的电信号的均方根值由下面的表达式给出
RMS=(X2AVG/T)
式中X2AVG等于信号X平方的平均值,RMS则等于均方根值。
再参照图8的RMS电路57,前面提到的数学函数按以下方式完成数字计算。输入信号频率正比于输入电流I的平方,如图3频率平方电路23所示,经输入导线18送至1∶N计数器42的输入端。此计数器的比例因子是一个m位的数字值,它与上面描述的符号“Ai”有关。I∶N计数器的输出通过导线43加于简单二进制UP计数器44。UP计数器的m位输出经导线51施加至一个m位全加器上,相当于公式X÷Ai。取样信号是来自一时钟(图上未示出)的计时脉冲,它用来完成RMS信号的计算,其周期相当于前述RMS计算表达式中的时间T。取样定时脉冲通过输入线45经导线46与1∶N计数器42的PR端相连接;同时又经导线47接到M+1位锁存器49的一个输入端。取样定时脉冲经导线48与UP计数器的CLR输入相接。来自m位全加器50的m+1个数据位经导线53输入到m+1位锁存器49中。m+1位锁存器输出的m个最高有效数据位加到1∶N计数器42的一个输入;而该最低有效位数据位则经线52施加于m位全加器50的一个CARRY-IN输入端。m位全加器50的另一输入是经导线54和55提供的m个最高有效的数据位。联接导线54、55的输出线56载荷最终的RMS二进制值。
在完成RMS计算过程中,RMS电路运行在以下状态。在接收到取样脉冲时UP计数器44的存数被清除,一新的Ai值被置入1∶N计数器42中。在时间T的周期内,UP计数器44累计脉冲数达到下列速率
fRMs=fI2÷Ai
在经过时间为I的周期以后,UP计数器44已累计到fI2×T÷AI个脉冲数,经导线51加到m位全加器50的一个输入端。m位全加器的另一输入端接收到前一估计值Ai。在接收到取样脉冲后,m位全加器的两个输入和自m+1位锁存器49最低有效位输入的CARRY-IN位三者叠加,从而其输出为m位+CARRY位(即m+1),这可由下列表达式表示
Ai+fI2×T÷Ai
将此式除以2可得均方根值的一个新估计值。在二进制表示中这可通过将被除数Ai+1移一个二进位而得到。在本发明的均方根值电路中,这可使用m+1全加器的CARRY位作为新估计值的最高有效位(MSB),及使用m位全加器级的m-1个最高有效的输出来完成。取样脉冲的后沿被用来锁住新的均方根值估计值,清除UP计数器44的残数及预置1∶N计数器42。
4位均方根值计算电路58示于图9,图中的1∶N计数器42、UP计数器44、m+1位锁存器49和m位全加器50以及图6的均方根值电路57均分别由1∶N计数器59、4位UP计数器60、4位锁存器65及4位全加器83所代替。电流平方频率(f2i)通过输入线18接到1∶N计数器59,而1∶N计数器的输出由导线61接至UP计数器60的一个输入上。取样脉冲通过导线63接到1∶N计数器的引出端P9,又经导线62接到锁存器65的LC端和可逆计数器60的CLR端。锁存器输出端分别经导线64,66,67,68接到1∶N计数器的引出端P10、P11、P12、P13。锁存器的几个输入端则如图所示与四位全加器83的CY(CARRY-IN)和输出端A0-A3连接。四位全加器的输入端CYIN(CARRY-IN)与锁存器65的一个输出端相接,以通过导线84将最低有效数据位(LSB)建立到四位全加器上去。最高有效数据位(MSB)是自UP计数器60经导线69提供给四位全加器83的,而最低有效数据位(LSB)则经导线72提供给四位全加器,四位全加器的其余输入端经导线73和74与计数器输出端连接,连接锁存器65和四位全加器的导线66、67和68包括四位的均方根值输出。四位全加器83输出最低有效位(LSB)通过与CYIN输入端形成迴路而用于计算下一个结果,这个回路输入包括最低有效加法器级,使已取消的数据位“集合”。出于实用,UP计数器60必须防止转过头,也就是说,防止超出最大计数而回复到零。有些整体电路既要求使计数器保持一最大计数,也要求把四位全加器的所有输入置于最大值。最终的二进位数的选择是与这个重要的最大输入信号和周期P联系的,而周期P要求先求出均方根值。在稳定状态条件下,下面的数学表达式是适用的
Ai+1=(fI2×T÷Ai+Ai)÷2
图8的m位全加器50在fI2最大时出现饱和,这可从下列表达式导出
AI=2m-1=fI2maX×T÷(2m-1)
这可以简化为
(2m-1)2=f2ImaX×T
图9中的四位均方根值电路58的真实解是2m-1,其中m=4。假如要求均方根值在一单相60赫上,周期T为16.6毫秒,则图3中频率平方电路26在满标模拟输入时应按下列公式给出的脉冲率设计
f2I max=(2m-1)2÷T=152÷0.1666=13500赫兹
由于均方根值电路不改变输入信号,若干可变周期电路可以在不同时间段上并行地测量均方根值,以获取甚至更高的分辨率。
图10是一个多均方根值计算电路75,图中一个八位均方根值电路78被并接一个十一位均方根值电路79。正比于电路电流平方的频率f2I经线18输入到八位均方根值电路78,并经线77输入到均方根值电路79。一个频率为60赫的取样脉冲经导线76输入到八位均方根值电路,同时还有一个周期T为一秒的附加取样脉冲经导线82输入到十一位的均方根值电路。一个有效的7.5位均方根值信号出现在导线80上,并每隔16.6毫秒更改一次;而一个有效的10.4位的均方根值信号出现在导线81上,它每隔一秒改变一次。此组合电路的数学表达式是在每赫16.6毫秒、最大平方频率f2I为2兆赫时给出的,即在60赫时有下列结果
(2m-1)2≌22m=f2maxT
对m求解,得出下列式子
m= 1/2 (ln(fI2maxT))/(ln2) = (ln(2×106/60))/(2(0.693))
在给定的例子中m值等于7.5,最终的分辨率为0.5%。虽然此解适于控制用,但T为1秒时更适用于测量,1秒周期时的m值由下列式子解出
m= 1/2 (ln(2×106))/0.693 =10.4,分辨率为0.07%
这表示应用倍频电路产生了模拟电压和电流的均方根值。本发明的电压/频率转换电路与倍频器和可逆计数器组合使用,产生了精确指示正、反功率的手段。均方根值电路与数字过流检测和中断装置配给使用,有效地提供了均方根值的计算。把均方根值分电路的多个运行结果加以串接,可达到非常精确的解,足以用于要求电路的电压和电流值很精确的测量。
上面已叙述了我的发明,我要求由专利许可证获得新的和所希望的保护内容列入所附的权利要求
中。
权利要求
1、用于保护配电系统的一种倍频电路,其特证在于包括
具有输入第一个频率电源的一个逻辑门;
具有输入第二个频率电源的一个二进制计数器;
一个供给固定时钟率的定时器;
连接所述计数器、所述定时器和所述逻辑门的一个触发器,以提供输出频率,此频率是所述第一和第二输入频率的函数。
2、根据权利要求
1的倍频电路,其中所述逻辑门包括一个“与”门,此“与”门之另一个输入与所述触发器的Q输出相连接。
3、根据权利要求
1的倍频电路,其中所述二进制计数器包括一个1∶N计数器,来自所述1∶N计数器的输出被接到所述触发器的置“1”(SET)输入端。
4、根据权利要求
2所述倍频器,其中来自所述定时器的一个输出与所述触发器的复位(RESET)输入相连,而触发器Q输出被连接到所述定时器的允许(ENABLE)输入端,使得此定时器在所述触发器置“1”(SET)和所述Q输出处在高状态时能允许。
5、根据权利要求
1的倍频器,其中所述第一、第二频率源各含有一个电压/频率(V/F)转换器。
6、用于保护电源配电系统的一种频率平方电路,其特征在于包括
一个具有输入频率源的逻辑门,其频率表示流过保护电路的电流值;
一个二进制计数器,它具有一个与所述频率源共同连接的输入和与RS触发器的置“1”(SET)位相连接的输出端,所述触发器的Q输出与所述逻辑门的另一个输入相连;以及
一个供给固定时钟率的定时器,所述定时器的一个输出与所述触发器的复位输入端相连,所述定时器之允许EN(ENABLE)输入端与所述触发器Q输出端及所述逻辑门的另一输入端共同连接,这样所述逻辑门的输出是所述输入频率的倍数。
7、根据权利要求
6的频率平方电路,其中所述逻辑门是一个“与”门,而所述二进制计数器则是一个1∶N计数器。
8、根据权利要求
6的频率平方电路,其中所述频率源是一个电压/频率转换器(V/F),所述电压系由所述电流电路导出。
9、用于数字电路断流器的一种电流调节电路,其特征在于包括
电压/频率转换装置,由此流过保护电路的电流首先被转换成电压,其中所述电压被转换成输入频率,所述输入频率包含许多个正比于所述电路电流的脉冲;
一个频率平方电路,该电路包含一个“与”门、一个二进制计数器和一个借助RS触发器连接的1∶N数字定时器,所述“与”门的一个输入和所述1∶N计数器与所述电压/频率转换器共同连接,所述触发器的一个置“1”(SET)输入与所述1∶N计数器的一个输出相连,所述定时器的一个输出端所述触发器的复位(RESET)输入端相连接,同时所述触发器的Q输出端和所述定时器的允许(ENABLE)输入及所述“与”门的另一个输入端共同连接在一起,以在“与”门中输出一个正比于所述输入频率倍数的频率;
数字检拾电路装置,用以在所述电路电流超过预定检测值时从所述二次频率中作出判定;以及通过计数器与所述二次频率连接的解扣电路装置,从中产生一个与所述二次频率成反比的时间增量,然后,当所述电路电流在预定时间周期内超过所述之检测值时,所述解扣电路就启动解扣操作。
10、在配电系统电路中计算电功率和功率反相的一种电力判定电路,其特征在于包括
在配电系统中与电压整流源相连的第一个电压/频率转换器,用以产生与所述系统电压成正比的第一个频率;
在配电系统中与电流整流源相连的第二个电压/频率转换器,用以产生与所述系统电流成正比的第二个频率;
具有与所述第一、第二频率转换器相连的第一和第二输入点的一个倍频电路,用来在一个输出端产生第一、第二频率成正比的第三频率;
一个逻辑门,其一个输入端与来自所述整流电压源的极性信号相连,另一个输入端则与来自所述整流电流的极性信号相连,以在所述系统电流和电压同相时在逻辑门输出端输出一个信号;
一个可逆计数器,它具有与所述倍频器的输出连接的一个计数〔OUNT(CT)〕输入端,用以接收所述第三频率,可逆〔UP/DOWN(U/D)〕输入端与所述逻辑门输出连接,以接收所述逻辑门输出信号并在所述系统内提供一个表示功率的计数器CARRY(C)输出信号,同时在所述系统内提供一个表示逆功率的借位〔BORR-OW(B)〕端输出信号。
11、根据权利要求
10的电源判定电路,其中所述逻辑门是一个“同”门。
12、一个均方根值判定电路,其特征在于包括一个1∶N计数器,它与倍频器连接,并接收第一输入频率,此频率与电源网所通过的电流的倍数成正比,1∶N计数器还与取样频率源连接以接收第二输入频率,该频率在PR输入端具有一个预定的计算值并在输出端产生一个小于所述第一频率的输出频率;
一个与1∶N计数器相接的UP计数器,用来在第一输入端接收所述第二频率并在清除(CLEAR)输入端接收所述取样频率,所述UP计数器在一个输出端输出表示所述第一频率的m位数;
一个m+1位锁存器,第一输入端与所述取样频率源连接,其一个输出端连接1∶N计数器的第二输入端;一个均方根值输出端输出所述电路电流的均方根值并提供给m位全加器的输入端〔CARRy-IN(CI)〕,m位全加器的另一个输入端与所述UP计数器的输出相连,而m位全加器的一个输出端则连接到m+1位锁存器的第二输入端。
13、根据权利要求
12的均方根值判定电路,其中所述输出频率等于所述第一输入频率除以m位二进位值,此m位二进位值来自m+1位锁存器的m个最高有效位。
14、根据权利要求
12的均方根值判定电路,其中所述m+1位锁存器提供给所述1∶N计数器一个表示最高有效数据位的m数据位,并输出给所述m位全加器表示最低有效数据位的一个1数据位。
15、根据权利要求
12的均方根值判定电路,其中所述m位全加器提供给所述m+1位锁存器一个m+1数据位。
16、根据权利要求
12的均方根值判定电路,其中所述m+1位锁存器在所述均方根值输出提供相当于该电路电流均方根值的m个数据位。
17、根据权利要求
12的均方根值判定电路,其中包括
第二个1∶N计数器、第二个UP计数器、第二个m+1位锁存器和第二个m位全加器,它们均各自平行地与所述1∶N计数器、所述UP计数器、所述m+1位锁存器和所述m位全加器连接,并且和具有第二个预置值的第三输入效率连接,以给第二均方根值输出端提供一个相当于所述电路电流均方根值的第二数据位。
18、根据权利要求
17所述的均方根值测定电路,其中所述第一m位全加器是一个8位全加器,而所述第二m位全加器是一个11位全加器,所述第一数据位在该均方根值输出端是一个8数据位,而所述第二数据位在所述第二均方根值输出端是一个11数据位。
19、在保护配电系统中使用的一种倍频电路,其特征包括
一对彼此连接的、并与第一输入频率源相连接的第一和第二触发器;
一个与所述第二触发器及第二输入频率源相连接的1∶N计数器;
与所述第二触发器的所述输出端以及与一个固定时钟脉冲源连接在一起的一个UP计数器,所述1∶N计数器提供一个输出频率,此输出频率为上述第一和第二输入频率的函数。
20、根据权利要求
19的倍频电路,其中在所述第一触发器上的时钟端子是和所述第二触发器上的一个时钟端子及所述第一频率源共同连接的。
21、根据权利要求
19所述的倍频电路,其中所述第二触发器是一个DQ触发器,所述第二触发器上的Q端与所述1∶N计数器上的预置(PRESET)端以及UP计数器上的允许(ENABLE)端共同连接在一起。
22、根据权利要求
19所述的倍频电路,其中所述UP计数器提供给所述1∶N计数器m个数据位。
23、根据权利要求
19所述的倍频电路,其中所述第一触发器是一个DSQ触发器,所述DSQ触发器上的S端与所述1∶N计数器上的一个输出相连接。
24、用于保护配电系统的一种倍频电路,其特征在于包括
一个1∶N计数器,其一个输入端与一个输入频率源连接;
一个输入端与一个固定时钟脉冲源连接的一个UP计数器,在所述1∶N计数器上的预置(PRESET)端与所述UP计数器上的允许(ENABLE)端连接,所述UP计数器提供一个等于所述输入频率倍数的输出频率。
25、根据权利要求
24的频率平方电路,还包括在所述1∶N计数器预置(PRESET)端、所述UP计数器允许(ENABLE)端和所述1∶N计数器的一个输出端之间的连接装置。
26、根据权利要求
24所述的频率平方电路,其中所述的UP计数器提供给所述1∶N计数器m个数据位。
27、根据权利要求
24所述的频率平方电路,其中所述UP计数器输出频率等于所述输入频率的平方。
专利摘要
保护电路中检测电流的均方根(RMS)值被用来确定过电流状态。一个倍频电路产生一脉冲流,此脉冲流的频率与电路模拟信号之电流振幅的平方成正比。在规定区间内均方根值是由此平方电流值计算出来的。此RMS值需在一集成电路解扣装置内处理后才能确定过流状态并操作一对可分离的触点使电路断开。
文档编号G06F7/60GK86103901SQ86103901
公开日1986年12月10日 申请日期1986年6月10日
发明者约翰·詹姆斯·多尔蒂 申请人:通用电气公司导出引文BiBTeX, EndNote, RefMan
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1