一种低压工艺中的高压NMOS晶体管的制作方法

文档序号:11233071阅读:1058来源:国知局

本发明属于半导体集成电路技术领域,具体涉及一种低压工艺中的高压nmos晶体管。



背景技术:

目前在电源管理芯片等产品中,为了节约面积,数字电路部分常常需要用到低压器件,而为了更好的耐压,模拟电路部分则需要用到高压器件。所以,在很多芯片上,需要同时集成高压器件和低压器件。

为了应对这种趋势,目前传统的做法是在低压工艺的基础上,引入了高压工艺。高压工艺,需要在低压工艺的基础上,增加高压的p型注入层、n型注入层、高压的p阱、高压n阱等多层掩模板,这大大提高了芯片的成本,增加了芯片的制作流程,延长了芯片的产出时间。



技术实现要素:

为解决现有高压工艺导致芯片成本过高、产出时间过长的技术问题,本发明提供了一种低压工艺中的高压nmos晶体管。

一种低压工艺中的高压nmos晶体管,包括:p型衬底psub、n型阱nwell、第一n型掺杂n+1、第二n型掺杂n+2和多晶硅poly;p型衬底psub位于最下方;n型阱nwell、第一n型掺杂n+1和第二n型掺杂n+2都做在p型衬底psub上;第一n型掺杂n+1位于p型衬底psub的左上方;第二n型掺杂n+2位于p型衬底psub的右上方,与第一n型掺杂n+1左右对称;n型阱nwell将第二n型掺杂n+2包围,使其不与p型衬底psub直接接触;在第一n型掺杂n+1和第二n型掺杂n+2的间隙的正上方,是层多晶硅poly,它是器件的栅极g;第一n型掺杂n+1是器件的源极s;第二n型掺杂n+2是器件的漏极d。

本发明提供的低压工艺中的高压nmos晶体管,在传统的低压nmos晶体管的基础上,在第二n型掺杂n+2的外围增加了n型阱nwell,使得第二n型掺杂n+2不直接与p型衬底psub接触。由于二极管的掺杂特性,第二n型掺杂n+2与p型衬底psub形成的寄生pn结二极管的反向击穿电压远低于n型阱nwell与p型衬底psub形成的寄生pn结二极管的反向击穿电压,这样就使得器件的漏极d比低压器件的漏极能够承受更高的电压,符合很多高压场合的应用要求。

附图说明

图1是本发明实施方式提供的低压工艺中的高压nmos晶体管的结构示意图。

具体实施方式

为使本发明的目的、技术方案和优点更加清楚明了,下面结合具体实施方式并参照附图,对本发明进一步详细说明。应该理解,这些描述只是示例性的,而并非要限制本发明的范围。此外,在以下说明中,省略了对公知结构和技术的描述,以避免不必要地混淆本发明的概念。

为解决现有高压工艺导致芯片成本过高、产出时间过长的技术问题,本发明提供了一种低压工艺中的高压nmos晶体管。如图1所示,低压工艺中的高压nmos晶体管包括:p型衬底psub、n型阱nwell、第一n型掺杂n+1、第二n型掺杂n+2和多晶硅poly;p型衬底psub位于最下方;n型阱nwell、第一n型掺杂n+1和第二n型掺杂n+2都做在p型衬底psub上;第一n型掺杂n+1位于p型衬底psub的左上方;第二n型掺杂n+2位于p型衬底psub的右上方,与第一n型掺杂n+1左右对称;n型阱nwell将第二n型掺杂n+2包围,使其不与p型衬底psub直接接触;在第一n型掺杂n+1和第二n型掺杂n+2的间隙的正上方,是层多晶硅poly,它是器件的栅极g;第一n型掺杂n+1是器件的源极s;第二n型掺杂n+2是器件的漏极d。

本发明提供的低压工艺中的高压nmos晶体管,在传统的低压nmos晶体管的基础上,在第二n型掺杂n+2的外围增加了n型阱nwell,使得第二n型掺杂n+2不直接与p型衬底psub接触。由于二极管的掺杂特性,第二n型掺杂n+2与p型衬底psub形成的寄生pn结二极管的反向击穿电压远低于n型阱nwell与p型衬底psub形成的寄生pn结二极管的反向击穿电压,这样就使得器件的漏极d比低压器件的漏极能够承受更高的电压,符合很多高压场合的应用要求。

应当理解的是,本发明的上述具体实施方式仅仅用于示例性说明或解释本发明的原理,而不构成对本发明的限制。因此,在不偏离本发明的精神和范围的情况下所做的任何修改、等同替换、改进等,均应包含在本发明的保护范围之内。此外,本发明所附权利要求旨在涵盖落入所附权利要求范围和边界、或者这种范围和边界的等同形式内的全部变化和修改例。



技术特征:

技术总结
本发明提供了一种低压工艺中的高压NMOS晶体管,属于半导体集成电路技术领域。该晶体管包括:P型衬底PSUB、N型阱NWELL、第一N型掺杂N+1、第二N型掺杂N+2和多晶硅POLY;本发明在传统的低压NMOS晶体管的基础上,在第二N型掺杂N+2的外围增加了N型阱NWELL,使得第二N型掺杂N+2不直接与P型衬底PSUB接触。由于二极管的掺杂特性,第二N型掺杂N+2与P型衬底PSUB形成的寄生PN结二极管的反向击穿电压远低于N型阱NWELL与P型衬底PSUB形成的寄生PN结二极管的反向击穿电压,这样就使得器件的漏极D比低压器件的漏极能够承受更高的电压,符合很多高压场合的应用要求。

技术研发人员:不公告发明人
受保护的技术使用者:长沙方星腾电子科技有限公司
技术研发日:2017.07.12
技术公布日:2017.09.08
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1