一种对电压波动敏感的类电源信号线的静电放电保护电路的制作方法

文档序号:7427982阅读:801来源:国知局
专利名称:一种对电压波动敏感的类电源信号线的静电放电保护电路的制作方法
技术领域
本实用新型涉及类似手机的终端产品领域,尤其涉及手机电源或极低速信号线的
静电放电保护电路。
背景技术
静电是人们非常熟悉的一种自然现象。静电放电ESD(Electro-StaticDischarge) 容易造成电子产品和设备的功能紊乱甚至部件损坏。现代半导体器件、特别象类似手机平 台,功能越来越齐全,体积却越来越小,工作电压越来越低,导致了半导体器件对外界电磁 骚扰敏感程度也大大提高。同时,类似手机的终端产品的整体体积既多样化而又小巧,而且 用户使用的环境是多样的。如果产品在设计的时候,结构和电路设计不当,就容易因为ESD 而造成机器工作异常、死机,甚至损坏并引发其他的安全问题。对于手机上的电源、信号 线经常连接到如按键灯、接插座等的上面,而这些器件经常可能外露,导致静电容易进入。 对于电源信号线的静电放电的保护,通常的做法是在静电进入的地方加压敏电阻 或者TVS加以保护。压敏电阻或TVS可以快速放掉大部分的静电,但是它们对于抗静电能 力比较弱的,尤其是电压波动的影响无法消除掉,稍大的电压波动就会引起机器工作异常 的电源、极低速信号线,单独增加压敏电阻或TVS并不能够稳定、可靠地解决这类问题。

实用新型内容为了克服对于抗静电能力比较弱的、对电压波动敏感的电源或极低速信号线,单 独增加压敏电阻或TVS无法解决的问题,本实用新型提供一种低成本、可靠性高的抗静电 电路设计方法。该方法能够避免电压波动造成的影响,郁制静电能量进入芯片,增强抗静电 能力。 因此,本实用新型是这样实现的 —种对电压波动敏感的类电源信号线的静电放电保护电路,其至少包括以下部分 A、B、C、三个部分: A、在电源或极低速信号线(下面我们将电源或者极低速信号线简称为信号线) 上,在静电进入的地方加一个旁路压敏电阻或者TVS ; B、在压敏电阻或者TVS的旁边并联等效电容为uF量级以上的电容; C、在信号线上串联静电衰减器件。 这样通过压敏电阻或者TVS、电容的设置,可以快速放掉大部分的静电,同时又具 有稳压的作用,且能够郁制静电能量进入芯片,增强抗静电能力。 所述静电放电保护电路,其还可以包括D部分 D、在靠近芯片引脚的地方并联一个或多个电容,该D部具有稳压作用,防止进入 芯片信号波动过大。 所述B部分的电容是并联在静电可能进入的输入端,该电容为一个或者一个以 上,通常情况下,一个uF量级以上的电容就能够解决问题,在某些特殊情况下,可以采用增
3加电容的方式来增强稳压作用。 所述串联的静电衰减器件,至少具有一个,静电衰减器件为磁珠、电感或者电阻的 任意一种。 因此,如果要达到良好的消除静电和抗电压波动,本实用新型所述的电源或者极
低速信号线上的静电放电保护电路包括以下步骤 第一步在静电进入的地方并联一个压敏电阻或者TVS。 第二步在压敏电阻或者TVS的旁边并联等效电容为UF量级或者更大容值的电 容。
第三步信号线上串联静电衰减器件,比如磁珠、电感或者电阻。
第四步信号线进入芯片引脚并联电容。 有益效果采用本实用新型所述的电路,在原有在静电进入的地方加一个旁路压 敏电阻或者TVS的基础上又设置等效电容及静电衰减器件,增加了电压的稳定性和抗静电 能力。对于抗静电能力比较弱的、对电压波动敏感的电源或极低速信号线的静电保护能力 与现有技术相比,大大地提高电路的稳定性和抗静电能力。

关于本实用新型电路的原理连接方法见附图图1。
图1是本实用新型具体实施方式
的电路图。
具体实施方式
以下结合附图,对本实用新型的实施做详细说明。 图1所述,为实现本实用新型最简单的电路设计方式,具体地说,就是在电源或极 低速信号线(VCC/LOW_SPEED_SIGNAL,简称信号线)首先并联压敏电阻或者TVS (RV2),同时 并联等效电容(Cl),等效电容为uF量级以上的电容,再串联静电衰减器件(Ll),然后在靠 近芯片引脚再并联等效电容(C2)。 具体地说,本实用新型所述的电源或者极低速信号线上的静电放电保护电路具体 实施方式包括如下步骤 第一步在静电进入的地方并联一个压敏电阻或者TVS,压敏电阻或者TVS的地要 与主地面良好连通。 第二步在压敏电阻或者TVS的旁边并联uF量级或者容值更大的等效电容,而且
连线尽量粗线与压敏电阻或TVS相连接。电容的地要与主地良好连通。 第三步信号线上串联的静电衰减器件位置可以根据布局需要摆放。
第四步信号线进入芯片引脚并联电容,电容的两端与芯片的电源和地良好连通。 采用本实用新型所述的电路,在保护抗静电能力比较弱的、对电压波动敏感的电
源或极低速信号线的能力与现有技术相比,大大地提高电路的抗静电能力。
权利要求一种对电压波动敏感的类电源信号线的静电放电保护电路,其特征在于至少包括以下部分A、B、C、三个部分A、在电源或极低速信号线上,在静电进入的地方加一个旁路压敏电阻或者TVS;B、在压敏电阻或者TVS的旁边并联等效电容为uF量级以上的电容;C、在电源或极低速信号线上串联静电衰减器件。
2. 如权利要求1所述的对电压波动敏感的类电源信号线的静电放电保护电路,其特征 在于所述静电放电保护电路,其还可以包括D部分D、 在靠近芯片引脚的地方并联一个或多个电容。
3. 如权利要求1所述的对电压波动敏感的类电源信号线的静电放电保护电路,其特征 在于所述B部分的电容是并联在静电的输入端,该电容为一个或者一个以上。
4. 如权利要求1所述的对电压波动敏感的类电源信号线的静电放电保护电路,其特征 在于所述串联的静电衰减器件,至少具有一个,静电衰减器件为磁珠、电感或者电阻的任意一种。
专利摘要本实用新型是一种对电压波动敏感的类电源信号线的静电放电保护电路,其至少包括以下部分A、B、C、三个部分,A、在电源或极低速信号线上,在静电进入的地方加一个旁路压敏电阻或者TVS;B、在压敏电阻或者TVS的旁边并联等效电容为uF量级以上的电容;C、在信号线上串联静电衰减器件。这样通过压敏电阻或者TVS、电容的设置,可以快速放掉大部分的静电,同时又具有稳压的作用,且能够抑制静电能量进入芯片,增强抗静电能力。
文档编号H02H9/00GK201504095SQ200920204620
公开日2010年6月9日 申请日期2009年9月11日 优先权日2009年9月11日
发明者李琳, 颜再寒 申请人:深圳市中兴移动通信有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1