一种磁隔离反馈电路的制作方法

文档序号:7391280阅读:542来源:国知局
一种磁隔离反馈电路的制作方法
【专利摘要】本发明提供一种磁隔离反馈电路,包括副边芯片、补偿电路、磁隔离耦合变压器和主边芯片。通过将电压幅值信号调制为脉冲宽度信息,通过磁隔离耦合变压器传输之后,再将此脉冲宽度信息还原为电压幅值信号。该电路能够准确地反馈误差信号,实现控制器的主边控制,抗干扰能力强,简化了磁隔离耦合变压器的设计。
【专利说明】—种磁隔离反馈电路

【技术领域】
[0001]本发明涉及一种磁隔离反馈电路,特别涉及一种开关电源领域中实现闭环控制的磁隔离反馈电路。

【背景技术】
[0002]离线式开关电源利用变压器实现电气隔离,其输出端的信号也需要隔离地反馈到原边构成系统的负反馈控制环。经典的方式是通过TL431和光耦形成的跨导放大器将输出电压反馈到变换器的原边。然而,TL431和光耦都需要较大的静态工作电流,且光耦线性范围较窄。尤其在高温、高辐照等恶劣应用环境下光耦的性能更加不可靠,容易损坏。另外一种隔离反馈方式为磁隔离,即通过一个耦合变压器将输出信号反馈至原边。磁隔离反馈的优点是有较强的抗干扰、抗辐照能力,在高温、高压等恶劣环境下能保持较高的精度和稳定性。
[0003]现有技术中,比较常用的磁隔离反馈方式是采用TI的UC1901芯片,该芯片采样电源输出电压到内部的误差放大器,产生误差信号之后由时钟信号对其进行斩波放大。形成的脉冲再通过耦合变压器传送至主边由半波整流、滤波电路还原误差信号。该反馈方式的不足之处在于对误差信号采用幅值调制,而幅值随时在变,增加了变压器的设计难度。且在斩波频率较低时变压器的功耗较大,容易饱和,误差幅值较低时抗干扰能力减弱。专利US6301135也提出了一种磁隔离反馈电路,直接将副边误差信号和三角波比较的PWM调制信号传送至主边控制主开关。由于没有误差信号还原的环节,该电路只能实现副边单电压环控制,使用在反激等拓扑中时会给环路补偿造成困难。
[0004]此外,还有分立器件搭建的磁隔离反馈电路,如专利CN102185485和专利CN103326579。这两篇专利提出的电路仍然是对误差信号进行幅值调制,与UC1901的调制解调方式相类似,且分立器件搭建的电路可靠性较差,占用了较大的PCB面积。


【发明内容】

[0005]本发明的目的是:提供一种磁隔离反馈电路,该电路能够准确地反馈误差信号,实现控制器的主边控制,抗干扰能力强,简化了磁隔离耦合变压器的设计。
[0006]本发明的目的是通过以下技术方案实现的:一种磁隔离反馈电路,包括副边芯片、补偿电路、磁隔离耦合变压器和主边芯片。副边芯片通过FB端口采样电源输出端的信息,并将其转化为误差信号,通过COMP端口输出到补偿电路的一端,补偿电路的另一端接至FB端口;同时,将误差信号调制为脉冲信号经由TRP端口和TRN端口输出到磁隔离耦合变压器,通过磁隔离耦合变压器连接至主边芯片的SP端口和SN端口 ;主边芯片将包含误差信号信息的脉冲信号还原为误差信号,实现闭环控制。其特征在于:
[0007]所述的副边芯片包括误差放大器、误差信号调制单元和脉冲调制单元;所述的误差放大器的正向端接芯片内部产生的基准电压VMf,所述的误差放大器负向端接收电源输出电压的采样值K*Vwt,所述的误差放大器输出误差信号给误差信号调制单元;所述的误差信号调制单元将误差信号调制为方波信号后输出到所述的脉冲调制单元;所述的脉冲调制单元将方波调制为窄脉冲输出到磁隔离耦合变压器;
[0008]所述的原边芯片包括主边方波还原单元、主边误差信号解调单元、第二比较器、第一 RS触发器和第二振荡器;所述的主边方波还原单元的输入端通过SN端口和SP端口连接所述磁隔离耦合变压器的输出端,所述主边方波还原单元的输出端输出信号到所述主边误差信号解调单元;所述第二比较器的正向输入端接收来自主边误差信号解调单元的输出信号,所述第二比较器的负向输入端通过CS端口连接电感电流采样电阻的正向端,所述第二比较器的输出端接所述第一 RS触发器的复位端R ;所述第一 RS触发器的置位端S接所述第二振荡器的时钟输出端CLK,所述第一 RS触发器的输出端Q通过GATE端口接功率开关管。
[0009]优选的,所述的误差信号调制单元包括第一振荡器、第一比较器、第一与门以及锯齿波产生单元;所述第一比较器的正向端连接所述误差放大器的输出端,所述的第一比较器的负向端连接到所述的锯齿波产生单元;所述的第一比较器输出端接所述的第一与门的一个输入端,所述的第一与门的另一个输入端接所述第一振荡器产生的时钟信号CLK ;所述第一与门的输出端接所述的脉冲调制单元;所述的第一振荡器的反相时钟输出端CLK_连接所述锯齿波产生单元。
[0010]优选的,所述的锯齿波产生单元包括第一开关管、第一电流源、锯齿波产生电容和第二开关管;所述的第一开关管的栅极和所述的第二开关管的栅极接所述的第一振荡器的反相时钟输出端CLK_ ;所述第一开关管的源极接电源VCC,所述第一开关管的漏极接所述第一电流源的正极;所述第二开关管的漏极接所述锯齿波产生电容的一端和所述第一电流源的负极,所述第二开关管的源极和锯齿波产生电容的另一端一起接地。
[0011]优选的,所述的脉冲调制单元包括第四反相器、第五开关管、第六开关管、第三电流源、第二电容、第一施密特触发器、第五反相器、第二或非门、第四电流源、第七开关管、第八开关管、第三电容、第二施密特触发器、第六反相器和第三或非门;所述第四反相器的输入端接所述误差信号调制单元的输出端,并且分别连接到所述第七开关管的栅极、所述第八开关管的栅极和所述第三或非门的一个输入端;所述第四反相器的输出端分别接所述第五开关管的栅极、所述第六开关管的栅极和所述第二或非门的一个输入端;所述第五开关管的源极接所述第三电流源的负极,所述第五开关管漏极和所述第六开关管的漏极分别接所述第二电容的一端和所述第一施密特触发器的输入端;所述第六开关管的源极接地;所述第一施密特触发器的输出端接所述第五反相器的输入端,所述第五反相器的输出端接所述第二或非门的另一个输入端;所述第二或非门的输出端接所述磁隔离耦合变压器的正向输入端;所述第七开关管的源极接所述第四电流源的负极,所述第七开关管的漏极和所述第八开关管的漏极分别接所述第三电容的一端及所述第二施密特触发器的输入端,所述第八开关管的源极接地;所述第二施密特触发器的输出端接所述第六反相器的输入端,所述第六反相器的输出端接所述第三或非门的另一个输入端;所述第三或非门的输出端接所述磁隔离耦合变压器的负向输入端。
[0012]优选的,所述的主边误差信号解调单元包括第一反相器、延时电路Delay、第二反相器、第三开关管、第二电流源、锯齿波还原电容、第四开关管、第一或非门、第一传输门、第三反相器、采样电容;所述第一反相器的输入端、所述延时电路Delay的输入端以及所述第一或非门的一个输入端分别连接所述主边方波还原单元的输出端;所述第一反相器的输出端接所述第三开关管的栅极,所述第三开关管的源极和漏极分别接电源VCC和所述第二电流源的正极;所述锯齿波还原电容的两端分别接所述第二电流源的负极和地;所述第四开关管的漏极和源极分别接所述第二电流源的负极和地;所述延时电路Delay的输出端接所述第二反相器的输入端,所述第二反相器的输出端接所述第四开关管的栅极和所述第一或非门的另一个输入端;所述第一或非门的输出端接所述第一传输门的一个控制端和所述第三反相器的输入端,所述第三反相器的输出端接所述第一传输门的另一控制端,所述第一传输门的输入端接所述第二电流源的负极,所述第一传输门的输出端接所述采样电容的一端和所述第二比较器的正向输入端。
[0013]优选的,所述的主边方波还原单元包括第二 RS触发器,所述第二 RS触发器的S端和R端分别通过主边芯片SP端口和SN端口接到所述磁隔离耦合变压器的两个输出端,所述第二 RS触发器的Q端输出还原之后的方波。
[0014]优选的,所述的补偿电路包括第一电容和第一电阻,所述的第一电容和第一电阻串联。
[0015]下面,结合反激变换器来说明上述磁隔离反馈电路。反激变换器如图1所示,包括主功率级电路和磁隔离反馈电路。
[0016]本发明的基本工作原理如下:电源的输出电压Vtjut经过采样网络采样之后,产生与Vwt成比例的采样电压κ*ν_,其中K = R13/(R12+R13),R12、R13为图1中的采样电阻。采样电压通过副边芯片的FB端口输入到误差放大器的反向端,与接在正向端的基准电压Vref比较之后产生误差信号Vea接至第一比较器COM21的正向输入端。第一振荡器OSC21产生时钟信号CLK及其反相信号CLK_,其中,CLK_接至锯齿波产生单元22中第一开关管PM21的栅极和第二开关管NM22的栅极。由于PM21为PMOS管,NM22为NMOS管,所以两个开关管交替导通,在锯齿波产生电容C21上产生与时钟信号同周期的锯齿波信号Vsaw,Vsaw接至第一比较器COM21的负向输入端,第一比较器COM2I的输出端给出与锯齿波同周期的方波信号P2i。P2I的占空比由误差信号Vea决定。P21信号再与时钟信号CLK相与输出到脉冲调制单元P_G,相与的操作限制了 P_G接收的方波的最大占空比。P_G产生对应于方波P21上升沿和下降沿的窄脉冲,当方波上升沿到来时,在P_G单元中,由于第三电流源Is31给第二电容C31充电的延时作用,第二或非门NOR31的两个输入端同时保持一个很短时间的低电位,则NOR31的输出端给出对应于方波上升沿的窄脉冲。同理,当方波下降沿到来时,第三或非门NOR32给出一个对应于下降沿的窄脉冲。脉冲信号经过磁隔离耦合变压器传输到主边的方波还原单元P_R,上升沿脉冲和下降沿脉冲经过处理后分别输入到第二 RS触发器的S端和R端,则第二RS触发器的Q端给出还原之后的方波P;^。P22信号经过第一反相器NOT21之后产生反相信号P23来控制第三开关管PM22的导通或关断。同时,P22信号经过延时电路Delay之后对其下降沿产生一个延时tD,获得P24信号。P24信号经过反相之后获得P25信号来控制第四开关管NM22的导通或关断。由于P24相对于P23的上升沿多了一个延时tD,所以锯齿波还原电容C22上的锯齿波Vsaw—res会在峰值保持一段时间tD,这使得第一传输门TG21和米样电容C23能够准确地采样到Vsaw _峰值时的电位,而峰值电位的高低与副边误差放大器输出的误差信号Vea是成正比的。采样保持电路的采样脉冲由P22与P25相或非获得,采样脉冲的宽度与tD相同。最终在采样电容C23上产生副边误差信号Vea的离散化的还原信号Vm _。
[0017]本发明的有益效果在于:
[0018]1、提供上述的一种磁隔离反馈电路,代替了光耦隔离反馈,消除了光耦寿命及性能退化对产品的影响,能够准确地还原副边的误差信号,实现主边闭环控制;
[0019]2、引入上述的调制和解调电路,因此去掉了传统磁隔离反馈芯片所需的外围整流分立器件,简化了电路设计;
[0020]3、隔离耦合变压器传输的窄脉冲具有固定的幅值和宽度,从而提高了抗干扰能力,简化了磁隔离变压器的设计。

【专利附图】

【附图说明】
[0021]图1为本发明所述的磁隔离反馈电路的典型应用拓扑;
[0022]图2为本发明所述的磁隔离反馈电路图;
[0023]图3为本发明所述的脉冲调制单元和主边方波还原单元电路图;
[0024]图4实施例一中误差信号调制的波形图;
[0025]图5实施例一中误差信号解调的波形图;
[0026]图6误差信号还原前后的仿真图。

【具体实施方式】
[0027]为了使本发明的目的、技术方案及优点更加清楚明白,以下结合附图2,对本发明进一步详细说明。应当理解,此处所描述的具体实施例仅仅用以解释本发明,并不用于限定本发明。
[0028]实施例一
[0029]一种磁隔离反馈电路,如图2所示,包括:副边芯片Sec_IC、主边芯片Pri_IC、补偿电路和磁隔离耦合变压器T2。
[0030]补偿电路包括第一电容C。和第一电阻R。,C。和R。串联。
[0031]副边芯片包括误差放大器EA、误差信号调制单元21和脉冲调制单元P_G。
[0032]其中,误差信号调制单兀21包括第一振荡器OSC21、第一比较器COM21、第一与门AND以及锯齿波产生单元22。锯齿波产生单元22包括第一开关管PM21、第一电流源Is21、锯齿波产生电容C21和第二开关管NM21。误差放大器EA的正向端接芯片内部产生的基准电压Vref,电源输出电压的采样值Κ*ν_通过FB端口输入到误差放大器EA的负向端,EA的输出端分别连接第一比较器COM2I的正向端和副边芯片的COMP端口 ;补偿电路由第一电容Ce和第一电阻Re串联组成,补偿电路的两端分别连接到误差放大器EA的负向端及COMP端口。第一比较器COM21的负向端分别与锯齿波产生电容C21的一端、第一电流源Is21的负极和第二开关管NM2I的漏极连接;第一比较器COM2I输出端接第一与门AND的一个输入端。AND的另一个输入端接第一振荡器OSC21产生的时钟信号CLK ;AND的输出端接脉冲调制单元P_G。第一振荡器OSC21的反相时钟输出端CLK_接第一开关管PM21的栅极和第二开关管NM21的栅极。第一开关管PM21的源极接电源VCC,第一开关管PM21的漏极接第一电流源Is21的正极。第二开关管NM21的漏极接锯齿波产生电容C21的一端和第一电流源Is21的负极,第二开关管NM21的源极和锯齿波产生电容C21的另一端一起接地。脉冲调制单元P_G的输出端通过TRP端口和TRN端口接外部隔离变压器T2的正向输入端。
[0033]主边芯片包括主边方波还原单元P_R、主边误差信号解调单元23、第二比较器COM22、第一 RS触发器FF2I和第二振荡器0SC22。
[0034]其中,主边误差信号解调单元23包括第一反相器NOT21、延时电路Delay、第二反相器NOT22、第三开关管PM22、第二电流源Is22、锯齿波还原电容C22、第四开关管NM22、第一或非门NOR21、第一传输门TG21、第三反相器NOT23、米样电容C23。主边方波还原单兀P_R的输入端通过SN端口和SP端口连接外部的磁隔离耦合变压器的输出端,P_R的输出端分别接第一反相器NOT21的输入端、延时电路Delay的输入端以及第一或非门NOR21的一个输入端;第一反相器NOT21的输出端接第三开关管PM22的栅极,第三开关管PM22的源极和漏极分别接电源VCC和第二电流源Is22的正极;锯齿波还原电容C22的两端分别接第二电流源Is22的负极和地;第四开关管NM22的漏极和源极分别接第二电流源Is22的负极和地;延时电路Delay的输出端接第二反相器NOT22的输入端,第二反相器NOT22的输出端接在第四开关管NM22的栅极和第一或非门NOR21的另一个输入端;第一或非门NOR21的输出端接第一传输门的控制端和第三反相器的输入端,第三反相器的输出端接第一传输门TG21的另一控制端,第一传输门TG21的输入端接第二电流源Is22的负极,第一传输门TG21的输出端接米样电容C23的一端和第二比较器COM22的正向输入端,第二比较器COM22的负向输入端通过CS端口连接外部电感电流采样电阻Rs的正向端,第二比较器COM22的输出端接第一 RS触发器FF21的复位端R。第一 RS触发器FF2I的置位端S接第二振荡器OSC22的时钟输出端CLK,第一 RS触发器FF2i的输出端Q通过GATE端口接芯片外的功率开关管Mp。
[0035]如图3所示,脉冲调制单元P_G包括第四反相器NOT31、第五开关管PM31、第六开关管NM31、第三电流源Is31、第二电容C31、第一施密特触发器SMT31、第五反相器NOT32、第二或非门NOR31、第四电流源Is32、第七开关管PM32、第八开关管NM32、第三电容C32、第二施密特触发器SMT32、第六反相器NOT33,第三或非门N0R32。第四反相器NOT31的输入端接误差信号调制单元21的输出端,并且分别连接到第七开关管PM32的栅极、第八开关管NM32的栅极和第三或非门NOR32的一个输入端;第四反相器NOT31的输出端分别接第五开关管PM31的栅极、第六开关管NM31的栅极和第二或非门NOR31的一个输入端;第五开关管PM31的源极接第三电流源Is31的负极,第五开关管PM31的漏极和第六开关管的漏极分别接第二电容的一端和第一施密特触发器的输入端;第六开关管NM31的源极接地;第一施密特触发器SMT31的输出端接第五反相器NOT32的输入端,第五反相器NOT32的输出端接第二或非门NOR31的另一个输入端;第二或非门NOR31的输出端接磁隔离耦合变压器T2的正向输入端。第七开关管PM32的源极接第四电流源Is32的负极,第七开关管PM32的漏极和第八开关管NM32的漏极分别接第三电容C32的一端及第二施密特触发器SMT32的输入端,第八开关管NM32的源极接地;第二施密特触发器SMT3J^输出端接第六反相器NOT3J^输入端,第六反相器NOT33的输出端接第三或非门NOR32的另一个输入端;第三或非门NOR32的输出端接磁隔离耦合变压器T2的负向输入端。T2的两个输出端接主边方波还原单元P_R的输入端。
[0036]主边方波还原单元P_R包括第二 RS触发器FF31, FF31的S端和R端分别接到磁隔离耦合变压器T2的两个输出端。
[0037]下面对其具体的工作原理分步加以说明。
[0038]1、副边误差信号Vea的调制
[0039]振荡器OSC21输出的时钟信号CLK_控制PM21和NM21的导通和关断,进而控制电流源Is21给电容C21充放电。由于PM21和NM2I分别为PMOS管和NMOS管,所以两个开关管交替导通,当CLK_为低电平时,PM21导通NM2I关断,U以恒定的电流Idmge给C21充电。假设OSC21产生的时钟CLK的占空比为D,周期为T,则反相时钟CLK_为低电平的时间\为T*D。此处设置OSC21以最大占空比80%输出时钟CLK,则锯齿波Vsaw的幅值可由下式给出:
I , *Γ*Ι) I , *「*0.8
Trc/zarsecwarge
[0040]Vsaw = ~-= ~-
sawsaw
[0041]式中,Csaw为电容C21的容值。
[0042]当CLK_为高电平时,PM2I关断NM2I导通迅速对C21放电。锯齿波Vsaw的周期与CLK相同,通过比较器COM21与误差放大器EA输出的信号Vea比较之后产生调制的方波信号P21,假设其占空比为Dpl,则单个周期内特定的Dpl值表征了该周期内Vm幅值的大小,对应的关系为:
Z),,Dyi
[0043]V =V * = F
L 」ea saw ^saw q g
[0044]部分信号的波形见图4。P21信号与CLK信号相与之后经过脉冲调制单元P_G调制成与其上升沿和下降沿对应的窄脉冲信号,便于磁隔离耦合变压器的传输。由于隔离变压接收的电平都为固定幅值和宽度的窄脉冲,从而简化了磁隔离耦合变压器的设计,提高了抗干扰能力。
[0045]2、主边误差信号的还原
[0046]磁隔离耦合变压器传递过来的窄脉冲信号经过方波还原单元P_R之后还原为与P21相同的方波信号P22,其单个周期内的占空比也为Dpl。P22经过第一反相器NOT21之后产生反相信号P23,用以控制第三开关管PM22的导通和关断。同时,P22经过延时单元Delay之后下降沿产生一个延时tD,获得P24信号,tD的大小可以根据需求加以设置。P24经过第二反相器NOT22之后产生P25信号用以控制第四开关管NM22的通断。由电流源Is22给锯齿波还原电容C22充电。为了便于理解,此处假设Is22与副边电流源Is21相同,C22与C21相同。因为存在延时tD,PM22的导通时间为T*Dpl,而NM22的导通时间为T*(l-Dpl-tD),则在PM22关断之后,还原的锯齿波Vsaw _的峰值会在C22上保持一个时间tD,然后通过NM22将电荷泄放掉。设置tD的目的是便于后续采样保持电路有足够的时间准确地采样到峰值电压。理想情况下,Vsaw—Ms的峰值应该与每个周期内调制的Vea相同。P22与P25相或非之后产生第一传输门TG21的控制信号Sa,TG21与采样保持电容C23组成采样保持电路,对Vsaw _的峰值进行采样并保持,则在C23上可获得还原之后的离散化的Vea res信号。
[0047]3、电流模的实现
[0048]功率级变压器励磁电感的电流在采样电阻Rs上产生压降Cs。还原之后的Vea _信号与Cs比较产生每个周期的复位信号Ctrl,关断功率管。而每周期的导通时刻由OSC22产生的时钟CLK决定。当FF21的复位端为高电平时,CLK信号的低电平使得FF2I的Q端置位为1,开启外围功率管,功率级变压器开始励磁。而当采样电阻Rs上电位Cs达到Vea _的值,则产生低电平Ctrl复位FF21, Q端复位为0,关断功率管,功率级变压器开始去磁。这样,就实现了传统意义上的峰值电流模控制。
[0049]总而言之,本发明的基本思想为:将电压幅值信号调制为脉冲宽度信息,通过磁隔离耦合变压器传输之后,再将此脉冲宽度信息还原为电压幅值信号。所以,本发明的实施方式不限于此,根据上述内容,按照本领域的普通技术知识和惯用手段,在不脱离本发明上述基本技术思想前提下,本发明的磁隔离反馈电路还有其它的实施方式;因此本发明还可以做出其它多种形式的修改、替换或变更,均落在本发明权利保护范围之内。
【权利要求】
1.一种磁隔离反馈电路,包括副边芯片、补偿电路、磁隔离耦合变压器和主边芯片;副边芯片通过FB端口采样电源输出端的信息,并将其转化为误差信号,通过COMP端口输出到补偿电路的一端,补偿电路的另一端接至FB端口 ;同时,将误差信号调制为脉冲信号经由TRP端口和TRN端口输出到磁隔离耦合变压器,通过磁隔离耦合变压器连接至主边芯片的SP端口和SN端口 ;主边芯片将包含误差信号信息的脉冲信号还原为误差信号,实现闭环控制;其特征在于: 所述的副边芯片包括误差放大器、误差信号调制单元和脉冲调制单元;所述的误差放大器的正向端接芯片内部产生的基准电压VMf,所述的误差放大器负向端接收电源输出电压的采样值K*Vwt,所述的误差放大器输出误差信号给误差信号调制单元;所述的误差信号调制单元将误差信号调制为方波信号后输出到所述的脉冲调制单元;所述的脉冲调制单元将方波调制为窄脉冲输出到磁隔离耦合变压器; 所述的原边芯片包括主边方波还原单元、主边误差信号解调单元、第二比较器、第一 RS触发器和第二振荡器;所述的主边方波还原单元的输入端通过SN端口和SP端口连接所述磁隔离耦合变压器的输出端,所述主边方波还原单元的输出端输出信号到所述主边误差信号解调单元;所述第二比较器的正向输入端接收来自主边误差信号解调单元的输出信号,所述第二比较器的负向输入端通过CS端口连接电感电流采样电阻的正向端,所述第二比较器的输出端接所述第一 RS触发器的复位端R ;所述第一 RS触发器的置位端S接所述第二振荡器的时钟输出端CLK,所述第一 RS触发器的输出端Q通过GATE端口接功率开关管。
2.根据权利要求1所述的磁隔离反馈电路,其特征在于:所述的误差信号调制单元包括第一振荡器、第一比较器、第一与门以及锯齿波产生单元;所述第一比较器的正向端连接所述误差放大器的输出端,所述的第一比较器的负向端连接到所述的锯齿波产生单元;所述的第一比较器输出端接所述的第一与门的一个输入端,所述的第一与门的另一个输入端接所述第一振荡器产生的时钟信号CLK ;所述第一与门的输出端接所述的脉冲调制单元;所述的第一振荡器的反相时钟输出端CLK_连接所述锯齿波产生单元。
3.根据权利要求2所述的磁隔离反馈电路,其特征在于:所述的锯齿波产生单元包括第一开关管、第一电流源、锯齿波产生电容和第二开关管;所述的第一开关管的栅极和所述的第二开关管的栅极接所述的第一振荡器的反相时钟输出端CLK_ ;所述第一开关管的源极接电源VCC,所述第一开关管的漏极接所述第一电流源的正极;所述第二开关管的漏极接所述锯齿波产生电容的一端和所述第一电流源的负极,所述第二开关管的源极和锯齿波产生电容的另一端一起接地。
4.根据权利要求1所述的磁隔离反馈电路,其特征在于:所述的脉冲调制单元包括第四反相器、第五开关管、第六开关管、第三电流源、第二电容、第一施密特触发器、第五反相器、第二或非门、第四电流源、第七开关管、第八开关管、第三电容、第二施密特触发器、第六反相器和第三或非门;所述第四反相器的输入端接所述误差信号调制单元的输出端,并且分别连接到所述第七开关管的栅极、所述第八开关管的栅极和所述第三或非门的一个输入端;所述第四反相器的输出端分别接所述第五开关管的栅极、所述第六开关管的栅极和所述第二或非门的一个输入端;所述第五开关管的源极接所述第三电流源的负极,所述第五开关管漏极和所述第六开关管的漏极分别接所述第二电容的一端和所述第一施密特触发器的输入端;所述第六开关管的源极接地;所述第一施密特触发器的输出端接所述第五反相器的输入端,所述第五反相器的输出端接所述第二或非门的另一个输入端;所述第二或非门的输出端接所述磁隔离耦合变压器的正向输入端;所述第七开关管的源极接所述第四电流源的负极,所述第七开关管的漏极和所述第八开关管的漏极分别接所述第三电容的一端及所述第二施密特触发器的输入端,所述第八开关管的源极接地;所述第二施密特触发器的输出端接所述第六反相器的输入端,所述第六反相器的输出端接所述第三或非门的另一个输入端;所述第三或非门的输出端接所述磁隔离耦合变压器的负向输入端。
5.根据权利要求1所述的磁隔离反馈电路,其特征在于:所述的主边误差信号解调单元包括第一反相器、延时电路Delay、第二反相器、第三开关管、第二电流源、锯齿波还原电容、第四开关管、第一或非门、第一传输门、第三反相器、米样电容;所述第一反相器的输入端、所述延时电路Delay的输入端以及所述第一或非门的一个输入端分别连接所述主边方波还原单元的输出端;所述第一反相器的输出端接所述第三开关管的栅极,所述第三开关管的源极和漏极分别接电源VCC和所述第二电流源的正极;所述锯齿波还原电容的两端分别接所述第二电流源的负极和地;所述第四开关管的漏极和源极分别接所述第二电流源的负极和地;所述延时电路Delay的输出端接所述第二反相器的输入端,所述第二反相器的输出端接所述第四开关管的栅极和所述第一或非门的另一个输入端;所述第一或非门的输出端接所述第一传输门的一个控制端和所述第三反相器的输入端,所述第三反相器的输出端接所述第一传输门的另一控制端,所述第一传输门的输入端接所述第二电流源的负极,所述第一传输门的输出端接所述采样电容的一端和所述第二比较器的正向输入端。
6.根据权利要求1所述的磁隔离反馈电路,其特征在于:所述的主边方波还原单元包括第二 RS触发器,所述第二 RS触发器的S端和R端分别通过主边芯片SP端口和SN端口接到所述磁隔离耦合变压器的两个输出端,所述第二 RS触发器的Q端输出还原之后的方波。
7.根据权利要求1所述的磁隔离反馈电路,其特征在于:所述的补偿电路包括第一电容和第一电阻,所述的第一电容和第一电阻串联。
【文档编号】H02M3/335GK104320001SQ201410593524
【公开日】2015年1月28日 申请日期:2014年10月29日 优先权日:2014年10月29日
【发明者】唐盛斌, 於昌虎, 肖华 申请人:广州金升阳科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1