一种dc-dc多路输出电路的制作方法

文档序号:7419098阅读:353来源:国知局
一种dc-dc多路输出电路的制作方法
【专利摘要】本实用新型涉及电子电路【技术领域】,特别是指能一种DC-DC多路输出电路。包括变压器、主输出电路和至少一路辅输出电路;所述变压器包括一路初级绕组和至少两路次级绕组,主输出电路和辅输出电路分别连接一路次级绕组;主输出电路中设有第一MOS管,第一MOS管的漏极和源极并联在主输出电路所连接的次级绕组两端,所述主输出电路的输出端连接有第一控制电路,所述第一控制电路另一端连接所述第一MOS管的栅极;辅输出电路中设有第二MOS管,所述辅输出电路的输出端连接有第二控制电路,所述第二控制电路另一端连接第二MOS管的栅极。本实用新型提供一种DC-DC多路输出电路,每路输出均有反馈回路,每路输出都能精确的独立控制。
【专利说明】一种DC-DC多路输出电路

【技术领域】
[0001]本实用新型涉及电子电路【技术领域】,特别是指能一种DC-DC多路输出电路。

【背景技术】
[0002]目前,多路输出的DC-DC输出电源电路正得到广泛的应用。电路中一般会有一路主输出和多路辅输出,且只有主输出接入有负反馈,可以根据输入或负载的变化实时调节开关的导通时间使输出恒定。当主输出的的控制占空比固定后,辅输出电压在输入电压变化的情况下也能保持恒定。但是当主输出或辅输出的负载发生变化时,辅输出就不能进行单独精确的调节,只能随着主输出的变化保持相对的稳定。


【发明内容】

[0003]为了解决现有技术存在的问题,本实用新型提供一种DC-DC多路输出电路,每路输出均有反馈回路,每路输出都能精确的独立控制。
[0004]为解决上述技术问题,本实用新型提供了如下技术方案:
[0005]一种DC-DC多路输出电路,包括变压器、主输出电路和至少一路辅输出电路;
[0006]所述变压器包括一路初级绕组和至少两路次级绕组,主输出电路和辅输出电路分别连接一路次级绕组;
[0007]主输出电路中设有第一 MOS管,所述第一 MOS管的漏极和源极并联在主输出电路所连接的次级绕组两端,所述主输出电路的输出端连接有第一控制电路,所述第一控制电路另一端连接所述第一 MOS管的栅极;
[0008]辅输出电路中设有第二 MOS管,所述第二 MOS管的漏极和源极并联在辅输出电路所连接的次级绕组两端,所述辅输出电路的输出端连接有第二控制电路,所述第二控制电路另一端连接所述第二 MOS管的栅极。
[0009]进一步的,所述主输出电路中设有第一耦合电感,所述第一耦合电感串接在主输出电路所连接的次级绕组的同名端和第一 MOS管的漏极之间。
[0010]进一步的,所述辅输出电路中设有第二耦合电感,所述第二耦合电感串接在辅输出电路所连接的次级绕组的同名端和第二 MOS管的漏极之间。
[0011 ] 更进一步的,所述变压器是正激结构。
[0012]更进一步的,所述主输出电路中设有第一同步整流MOS管、第一滤波电感和第一滤波电容;
[0013]所述第一同步整流MOS管串接在主输出电路所连接的次级绕组的异名端和第一MOS管的源极之间;
[0014]所述第一滤波电容并联在第一 MOS管的漏极和源极之间;
[0015]所述第一滤波电感串接在第一 MOS管的漏极与第一滤波电容一端。
[0016]进一步的,所述辅输出电路中设有第二同步整流MOS管、第二滤波电感和第二滤波电容;
[0017]所述第二同步整流MOS管串接在辅输出电路所连接的次级绕组的异名端和第二M0S管的源极之间;
[0018]所述第二滤波电容并联在第二 M0S管的漏极和源极之间;
[0019]所述第二滤波电感串接在第二 M0S管的漏极与第二滤波电容一端。
[0020]本实用新型与现有技术相比,其显著优点是:
[0021]1、本实用新型提供的一种DC-DC多路输出电路,在主输出电路和辅输出电路的输出端均有控制电路反馈到输出电路中的M0S管,通过控制电路调节M0S管的通断来调节输出,每路输出都能精确的独立控制;
[0022]2、主输出电路和辅输出电路中的同步整流管均采用M0S管,而不是二极管,由于M0S管的导通阻值小于二极管导通阻值,导通损耗小,能提高整个电路的效率。

【专利附图】

【附图说明】
[0023]为了更清楚地说明本实用新型实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简要介绍,显而易见地,下面描述中的附图仅仅是本实用新型的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动性的前提下,还可以根据这些附图获得其他的附图。这些附图中,为了清楚起见,可能放大了结构和区域的尺寸及相对尺寸。
[0024]图1为本实用新型中一种DC-DC多路输出电路的电路原理图。

【具体实施方式】
[0025]下面将结合本实用新型实施例中的附图,对本实用新型的技术方案进行清楚、完整地描述。基于本实用新型中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0026]实施例1:
[0027]参见附图1,本实施例以双路输出为例,一路主输出和一路辅输出,当然,本实用新型也可应用于3路、4路或更多路输出,对此不作限定。一种DC-DC多路输出电路,包括变压器、主输出电路和至少一路辅输出电路;所述变压器包括一路初级绕组L0和至少两路次级绕组,主输出电路和辅输出电路分别连接一路次级绕组;主输出电路中设有第一 M0S管Q12,所述第一 M0S管Q12的漏极和源极并联在主输出电路所连接的次级绕组L1两端,所述主输出电路的输出端连接有第一控制电路,所述第一控制电路另一端连接所述第一 M0S管Q12的栅极;辅输出电路中设有第二 M0S管Q22,所述第二 M0S管Q22的漏极和源极并联在辅输出电路所连接的次级绕组两端,所述辅输出电路的输出端连接有第二控制电路,所述第二控制电路另一端连接所述第二 M0S管Q22的栅极。
[0028]进一步的,所述主输出电路中设有第一耦合电感L11,所述第一耦合电感L11串接在主输出电路所连接的次级绕组L1的同名端和第一 M0S管Q12的漏极之间;所述辅输出电路中设有第二耦合电感L21,所述第二耦合电感L21串接在辅输出电路所连接的次级绕组L2的同名端和第二 M0S管Q22的漏极之间;本实施例中所述变压器采用正激结构。
[0029]更进一步的,所述主输出电路中设有第一同步整流M0S管Q11、第一滤波电感L12和第一滤波电容C11 ;所述第一同步整流M0S管Q11串接在主输出电路所连接的次级绕组L1的异名端和第一 MOS管Q12的源极之间;所述第一滤波电容C11并联在第一 M0S管Q12的漏极和源极之间;所述第一滤波电感L12串接在第一 M0S管Q12的漏极与第一滤波电容C11 一端。由于第一耦合电感L11和第二耦合电感L21的存在,电路中的电流不能瞬间变化,保证了流过第一滤波电感L12和第二滤波电感L22的电流恒定。
[0030]进一步的,所述辅输出电路中设有第二同步整流M0S管Q21、第二滤波电感L22和第二滤波电容C21 ;所述第二同步整流M0S管Q21串接在辅输出电路所连接的次级绕组L2的异名端和第二 M0S管Q22的源极之间;所述第二滤波电容C21并联在第二 M0S管Q22的漏极和源极之间;所述第二滤波电感L22串接在第二M0S管Q22的漏极与第二滤波电容C21一端。
[0031]在所述主输出电路的输出端并联有采样电阻R11和R12,所述第一控制电路连接在采样电阻R11和R12的公共连接端;在所述辅输出电路的输出端并联有采样电阻R21和R22,所述第二控制电路连接在采样电阻R21和R22的公共连接端。
[0032]在所述初级绕组L0的异名端与直流电源DC正极之间串接有第一二极管D1,初级绕组L0的同名端与直流电源DC地之间串接有第二二极管D2,初级绕组L0的同名端与第一二极管D1的阴极分别连接第一整流管QS1的漏极和源极,初级绕组L0的异名端与第二二极管D2的阳极分别连接第二整流管QS2的源极和漏极。
[0033]本实用新型提供的一种DC-DC多路输出电路,在主输出电路和辅输出电路的输出端均有控制电路反馈到输出电路中的M0S管,通过控制电路调节M0S管的通断来调节输出,每路输出都能精确的独立控制;且主输出电路和辅输出电路中的同步整流管均采用M0S管,而不是二极管,由于M0S管的导通阻值小于二极管导通阻值,导通损耗小,能提高整个电路的效率。
[0034]以上所述的实施方式,并不构成对该技术方案保护范围的限定。任何在上述实施方式的精神和原则之内所作的修改、等同替换和改进等,均应包含在该技术方案的保护范围之内。
【权利要求】
1.一种DC-DC多路输出电路,其特征在于:包括变压器、主输出电路和至少一路辅输出电路; 所述变压器包括一路初级绕组和至少两路次级绕组,主输出电路和辅输出电路分别连接一路次级绕组; 主输出电路中设有第一 MOS管,所述第一 MOS管的漏极和源极并联在主输出电路所连接的次级绕组两端,所述主输出电路的输出端连接有第一控制电路,所述第一控制电路另一端连接所述第一 MOS管的栅极; 辅输出电路中设有第二 MOS管,所述第二 MOS管的漏极和源极并联在辅输出电路所连接的次级绕组两端,所述辅输出电路的输出端连接有第二控制电路,所述第二控制电路另一端连接所述第二 MOS管的栅极。
2.如权利要求1所述的一种DC-DC多路输出电路,其特征在于:所述主输出电路中设有第一耦合电感,所述第一耦合电感串接在主输出电路所连接的次级绕组的同名端和第一MOS管的漏极之间。
3.如权利要求1所述的一种DC-DC多路输出电路,其特征在于:所述辅输出电路中设有第二耦合电感,所述第二耦合电感串接在辅输出电路所连接的次级绕组的同名端和第二MOS管的漏极之间。
4.如权利要求1所述的一种DC-DC多路输出电路,其特征在于:所述变压器是正激结构。
5.如权利要求1所述的一种DC-DC多路输出电路,其特征在于:所述主输出电路中设有第一同步整流MOS管、第一滤波电感和第一滤波电容; 所述第一同步整流MOS管串接在主输出电路所连接的次级绕组的异名端和第一 MOS管的源极之间; 所述第一滤波电容并联在第一 MOS管的漏极和源极之间; 所述第一滤波电感串接在第一 MOS管的漏极与第一滤波电容一端。
6.如权利要求1所述的一种DC-DC多路输出电路,其特征在于:所述辅输出电路中设有第二同步整流MOS管、第二滤波电感和第二滤波电容; 所述第二同步整流MOS管串接在辅输出电路所连接的次级绕组的异名端和第二 MOS管的源极之间; 所述第二滤波电容并联在第二 MOS管的漏极和源极之间; 所述第二滤波电感串接在第二 MOS管的漏极与第二滤波电容一端。
【文档编号】H02M3/335GK204244084SQ201420774057
【公开日】2015年4月1日 申请日期:2014年12月9日 优先权日:2014年12月9日
【发明者】李冠远 申请人:惠州市美景创新计算机科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1