一种高PF恒压BUCK控制电路的制作方法

文档序号:11619736阅读:1375来源:国知局

本实用新型涉及电学领域,尤其涉及一种高PF恒压BUCK控制电路。



背景技术:

传统的BUCK恒压电路,通过二极管和电容将电压值稳定为输出电压值,而且控制芯片中的采样CS端对应的电阻的采样为该电阻电压的平局值进行采样,从而控制输出端的输出,使输出端输出恒流,而输出的恒流在稳定比较差。

有鉴于上述的缺陷,本设计人,积极加以研究创新,以期创设一种新型结构的一种高PF恒压BUCK控制电路,使其更具有产业上的利用价值。



技术实现要素:

为解决上述技术问题,本实用新型的目的是提供一种高PF恒压BUCK控制电路。

为实现上述目的,本实用新型采用如下技术方案:

一种高PF恒压BUCK控制电路,包括控制芯片,输入电源的正极与二极管 D2的阳极相连,所述二极管D2的阴极与输入电容C1的一端相连,输入电容C1 的另一端连接至输入电源的负极,所述二极管D2的阴极与开关Q1的一端相连,所述开关Q1的另一端与电阻RCS的一端相连,所述电阻Rcs的另一端与电感L 的一端相连,所述电感L的另一端与电容C2的一端相连,所述电容C2的另一端连接至输入电源的负极,所述电容C2并接有电阻R3,所述电阻R3的两端为输出电压Vout,所述电阻Rcs和电感L上并接有采样电阻R1和采样电阻R2,所述采样电阻R1和所述采样电阻R2相串联,所述控制芯片的采样FB端连接至采样电阻R1 和采样电阻R2之间,所述控制芯片的GND端与电阻Rcs的一端相连,控制芯片的采样CS端与电阻Rcs的另一端相连,所述控制芯片的控制端与开关Q相连,所述电阻Rcs的一端与二极管D1的阴极相连,二极管D1的阳极与输入电源的负极相连。

借由上述方案,本实用新型至少具有以下优点:

本实用新型通过控制芯片的采样CS端对采样电阻Rcs进行电压峰值的采样,从而控制其输出电流的峰值,同时还通过采样FB端对电感L的电压采样,从而控制输出电压Vout,输出端电压恒压控制。

上述说明仅是本实用新型技术方案的概述,为了能够更清楚了解本实用新型的技术手段,并可依照说明书的内容予以实施,以下以本实用新型的较佳实施例并配合附图详细说明如后。

附图说明

为了更清楚地说明本实用新型实施例的技术方案,下面将对实施例中所需要使用的附图作简单地介绍,应当理解,以下附图仅示出了本实用新型的某些实施例,因此不应被看作是对范围的限定,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他相关的附图。

图1是本实用新型的恒压控制电路图。

具体实施方式

下面结合附图和实施例,对本实用新型的具体实施方式作进一步详细描述。以下实施例用于说明本实用新型,但不用来限制本实用新型的范围。

为了使本技术领域的人员更好地理解本实用新型方案,下面将结合本实用新型实施例中附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本实用新型实施例的组件可以以各种不同的配置来布置和设计。因此,以下对在附图中提供的本实用新型的实施例的详细描述并非旨在限制要求保护的本实用新型的范围,而是仅仅表示本实用新型的选定实施例。基于本实用新型的实施例,本领域技术人员在没有做出创造性劳动的前提下所获得的所有其他实施例,都属于本实用新型保护的范围。

实施例

如图1所示,一种高PF恒压BUCK控制电路,包括控制芯片1,输入电源的正极与二极管D2的阳极相连,所述二极管D2的阴极与输入电容C1的一端相连,输入电容C1的另一端连接至输入电源的负极,所述二极管D2的阴极与开关Q1的一端相连,所述开关Q1的另一端与电阻RCS的一端相连,所述电阻Rcs的另一端与电感L的一端相连,所述电感L的另一端与电容C2的一端相连,所述电容C2的另一端连接至输入电源的负极,所述电容C2并接有电阻R3,所述电阻R3的两端为输出电压Vout,所述电阻Rcs和电感L上并接有采样电阻 R1和采样电阻R2,所述采样电阻R1和所述采样电阻R2相串联,所述控制芯片1的采样FB端连接至采样电阻R1和采样电阻R2之间,所述控制芯片1的 GND端与电阻Rcs的一端相连,控制芯片1的采样CS端与电阻Rcs的另一端相连,所述控制芯片1的控制端与开关Q相连,所述电阻Rcs的一端与二极管 D1的阴极相连,二极管D1的阳极与输入电源的负极相连。通过控制芯片1的采样CS端对电阻Rcs电压峰值的采样,控制该电路中的输出端的电流峰值,同时通过采样FB端采样电感L的电压,能实现输出端电压恒压控制。

本实用新型的工作原理如下:

具体工作时,控制芯片控制开关Q1的开合,在开关Q1闭合时,控制芯片的采样CS端对电阻Rcs上的电压进行采样,采样值为该电阻Rcs的峰值电压,从而由控制芯片的采样CS端控制该电路的输出电流的峰值,而在开关Q1闭合时,此时控制芯片的采样FB端对电感L的电压进行采样,而在开关闭合时,其输出的电压Vout即为电感电压Vl,从而实现控制Vl的电压就能控制该电路Vout 的电压,从而实现输出端电压恒压控制。

本实用新型通过控制芯片的采样CS端对采样电阻Rcs进行电压峰值的采样,从而控制其输出电流的峰值,同时还通过采样FB端对电感L的电压采样,从而控制输出电压Vout,输出端电压恒压控制。

以上所述仅是本实用新型的优选实施方式,并不用于限制本实用新型,应当指出,对于本技术领域的普通技术人员来说,在不脱离本实用新型技术原理的前提下,还可以做出若干改进和变型,这些改进和变型也应视为本实用新型的保护范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1