在片阻抗匹配的低压高线性度射频放大器的制作方法

文档序号:7505574阅读:451来源:国知局
专利名称:在片阻抗匹配的低压高线性度射频放大器的制作方法
技术领域
本发明涉及一种在片阻抗匹配的低压高线性度射频放大器,属无线通信技术领域。
背景技术
射频放大器(包括低噪声放大器和前置放大器)是无线收发机射频前端中的两个关键模块。低噪声放大器在引入很低噪声的条件下对接收到的射频信号进行放大,以降低后级模块引入的噪声对射频信号的干扰;而前置放大器则对上变频后的射频信号进行放大,提供一定的功率给片外负载,它可以作为功率放大器的驱动级。
目前人们已经提出了多种射频放大器的实现方法。在这些实现中,一些将输入\输出匹配功能放到了片外,这样必然增加系统成本而且降低了稳定度;其它的设计虽然实现了在片输入\输出阻抗匹配功能,但为此功能却使放大器的功耗增加了很多。而且,这些方法针对比较高的电源电压而设计的。随着互补金属氧化物半导体(以下简称CMOS)工艺特征尺寸的不断缩小,电源电压持续下降,而已有的射频放大器不能工作在这么低的电源电压下。

发明内容
本发明的目的是提出一种在片阻抗匹配的低压高线性度射频放大器,以使该放大器能够工作在较低的电源电压下。
本发明提出的在片阻抗匹配的低压高线性度射频放大器,包括输入级、输出级以及输入级和输出级之间的隔直电容C1,其中的输入级包括1、用于为信号放大器的输入端提供50欧姆输入阻抗的阻抗匹配电路,由共源输入晶体管M1、源简并电感L1、输入串联电感L2以及栅源串联电容C2组成,共源输入晶体管M1的栅极同时与输入串联电感L2和栅源串联电容C2一端相连,其源极同时与栅源串联电容C2的另一端和源简并电感L1一端相连,其漏极同时与负载调谐电感L3的一端和隔直电容C1的一端相连,其中的共源输入晶体管M1同时对输入信号进行放大;2、用于为共源输入晶体管M1提供负载的负载调谐回路,由负载调谐电感L3和节点寄生电容组成;3、用于为共源输入晶体管M1提供偏置的电阻R3,电阻R3的一端与偏置电压电源VB相连,其另一端与共源输入晶体管M1的栅极相连;其中的输出级包括4、用于为信号放大器的输出端提供50欧姆输出阻抗的阻抗匹配电路,由并联反馈电阻R1、负载电阻R2和晶体管M2组成,共源输出晶体管M2的栅极同时与隔直电容C1的一端和并联反馈电阻R1的一端相连,其源极接地,其漏极同时与并联反馈电阻R1、负载电阻R2和输出端相连,其中的共源输出晶体管M2同时对输出信号进行放大。
本发明提出的在片阻抗匹配的低压高线性度射频放大器可以被用来作为接收机的射频低噪声放大器和发射机的前置放大器,我们已经实现了这两种不同用途的射频放大器,其中射频低噪声放大器具有高增益和低增益两种工作模式,在高增益模式下,它是一个两级级联放大器,并在片实现了输入/输出阻抗匹配。而在低增益模式下,射频信号只通过一个开关管就被传送到输出端并引入一定的损耗,这种模式下,低噪声放大器的功耗基本上为零。而前置放大器的电路结构与低噪声放大器类似,但它具有很高的线性度,能够驱动1.5dBm的功率给50欧姆的负载。为了减少芯片面积,它仅仅利用了键合线电感来实现输入阻抗匹配。本发明实现的这两种不同用途的射频放大器所使用的电源电压仅为1.8V,在低电源电压下,电路各节点的电压摆幅受到限制,会直接影响电路的直流工作点、增益和线性度。使得射频放大器在低压下依然能够保持优良的性能。而且,这两种不同用途的射频放大器都实现了在片输入/输出阻抗匹配功能,可以降低射频系统的复杂性和成本。


图1是本发明设计的在片阻抗匹配的低压高线性度射频放大器的电路图。
具体实施例方式
本发明提出的在片阻抗匹配的低压高线性度射频放大器,其电路图如图1所示,包括输入级、输出级以及输入级和输出级之间的隔直电容C1,其中的输入级包括用于为信号放大器的输入端提供50欧姆输入阻抗的阻抗匹配电路,由共源输入晶体管M1、源简并电感L1、输入串联电感L2以及栅源串联电容C2组成,共源输入晶体管M1的栅极同时与输入串联电感L2和栅源串联电容C2一端相连,其源极同时与栅源串联电容C2的另一端和源简并电感L1一端相连,其漏极同时与负载调谐电感L3的一端和隔直电容C1的一端相连,其中的共源输入晶体管M1同时对输入信号进行放大;用于为共源输入晶体管M1提供负载的负载调谐回路,由负载调谐电感L3和节点寄生电容组成;用于为共源输入晶体管M1提供偏置的电阻R3,电阻R3的一端与偏置电压电源VB相连,其另一端与共源输入晶体管M1的栅极相连;其中的输出级包括用于为信号放大器的输出端提供50欧姆输出阻抗的阻抗匹配电路,由并联反馈电阻R1、负载电阻R2和晶体管M2组成,共源输出晶体管M2的栅极同时与隔直电容C1的一端和并联反馈电阻R1的一端相连,其源极接地,其漏极同时与并联反馈电阻R1、负载电阻R2和输出端相连,其中的共源输出晶体管M2同时对输出信号进行放大。
上述在片阻抗匹配的低压高线性度射频放大器,使用的电源电压仅为1.8V。在低电源电压下,电路各节点的电压摆幅受到限制,会直接影响电路的直流工作点、增益和线性度。本发明使得射频放大器在低压下依然能够保持优良的性能。而且,本发明提出的射频放大器实现了在片输入/输出阻抗匹配功能,可以降低射频系统的复杂性和成本。
图1给出了本发明提出的射频放大器的电路图,它是一个两级级联放大器,它的输入级由共源输入晶体管M1、源简并电感L1、负载调谐回路L3及节点寄生电容以及输入串联电感L2组成。在片偏置源通过一个大的电阻R3电阻给输入晶体管M1提供偏置。
忽略各种寄生元件,由小信号等效电路可以推导出输入级的输入阻抗为
Zin=sL2+1s(Cgs+C2)+gm(Cgs+C2)L1---(1)]]>其中,L2是输入串联电感L2的电感量,C2是栅源并联电容C2的电容量,gm是输入晶体管M1的跨导,L1是源简并电感L1的电感量。由公式(1)可以看出,通过选择合适大小的源简并电感,可以使输入阻抗的实部达到50欧姆;而通过选择合适的输入串联电感,可以使得输入阻抗的虚部为0,这样就实现了50欧姆输入阻抗匹配。在片螺旋型电感L2和输入晶体管M1的栅源电容及栅源并联电容C2在射频信号频带内谐振,使得该放大器的输入阻抗的虚部为0。在输入晶体管M1的栅源两端加入电容C2有两个目的一是在厂家提供的有限个电感模型的限制下调节输入阻抗,使之匹配到50欧姆;二是增强输入级的负反馈,使整个电路具有比较好的线性度。
在片电感L3和节点寄生电容在射频信号频带内谐振,给输入级提供负载。相比于电阻负载,使用电感负载可以不降低信号的有效摆幅。
输出级采用了由电阻R1、R2和晶体管M2组成的并联反馈跨阻放大器结构,这种结构可以实现宽带输出阻抗匹配,并且保持较好的输出线性度。本发明采用的输出级是自偏置的,其直流工作点不受输入级的影响,如公式(2)所示Ido=VVDD-VOUTR2=12·μ0Cox·(WL)M2·(VOUT-VTN)2---(2)]]>其中,Ido是流过M2的电流,μ0是M2的电子迁移率,Cox是M2的单位面积栅电容, 是M2的宽长比,VTN是M2的阈值电压。
由小信号等效电路可以推导出输出级的环路增益Avo=voutvino=RL-gm2R1RLRL+R1---(3)]]>其中,gm2是晶体管M2的跨导,RL=ro∥R2∥Rnext,ro为M2的输出阻抗,Rnext为后级模块的输入阻抗。
输出级的输入阻抗可以表示为Rino=R11-Av---(4)]]>如果负载调谐电感L3和节点寄生电容在射频信号频带内谐振,其谐振时的阻抗为RLd,则整个低噪声放大器的电压增益可以表示为GV=gm·(Rino//RLd)·AVo(5)输出级的输出阻抗为Rout=R1+RLd1+gm2RLd//R2//ro---(6)]]>晶体管M2的直流工作点对低噪声放大器的线性度有很大的影响,在输出级偏置电流为Ido,后级模块的输入阻抗为Rnext时,该低噪声放大器的最大输出电压为
VOmax=Ido·R1+RLd1+gm2RLd//R2//Rnext---(7)]]>而输出1dB压缩点OP1dB与VOmax之间的关系为OP1dB=10logVOmax2/1001mW---(8)]]>衡量线性度的另一个指标,三阶交调点,与输出晶体管M2的工作状态有关。为了得到较高的三阶交调点,晶体管M2必须工作于较深的过驱动状态。由此可见,输出级各元件的取值必须在功耗、输出阻抗匹配、功率增益和线性度之间取得一种折衷。
本发明提出的在片阻抗匹配的低压高线性度射频放大器可以被用来作为接收机的射频低噪声放大器和发射机的前置放大器。在低噪声放大器应用中,要求射频放大器给小输入射频信号提供一定的增益,同时要保证引入尽可能小的噪声。由于输入晶体管M1对整个电路的噪声性能有着决定性的影响,必须仔细设计M1的尺寸。根据功耗受限情况下的噪声优化方法,输入晶体管M1应该使用工艺允许的最小沟道长度,其宽度应满足公式(9)WoptP=321ωLCoxRsQsP≈13ωLCoxRs---(9)]]>其中,ω是电路的工作频率,L是工艺允许的最小沟道长度,Rs是源阻抗(一般情况下为50欧姆),Cox是单位面积栅电容,QsP是栅源电容Cgs的函数(在现代CMOS工艺条件下,其值约为4.5)。
本发明在输入级插入了一个与M1级联的共栅晶体管,这样可以压缩Miller电容对M1的影响,它的尺寸与M1的尺寸保持相同,其栅极直接接到电源节点。另外,还实现了高增益模式选择和低增益模式选择两种功能,这是通过引入控制开关管来实现的。
前置放大器用来驱动离片的功率放大器。参照目前商用的单片功率放大器对前者放大器驱动能力的要求,并保留一定的设计余量,将前者放大器的最大输出功率设计为1.5dBm。
由于前置放大器的输入信号能量较高,要求输入级具有较高的线性度。相比于低噪声放大器,本发明采取了三种措施来提高前置放大器输入级的线性度。一种措施是输入级没有使用级联晶体管;另一种措施是使晶体管M1工作于过驱动状态(VGSM1=0.8V);第三种措施是增加输入级的负反馈,这是通过增大源简并电感的电感量和在M1栅源两端引入并联电容C2来实现的。
该前置放大器的输出级也采用了自偏置的并联反馈跨阻放大器结构,这点也与低噪声放大器相同。但是,前置放大器要求输出1.5dBm的功率给50欧姆的负载,输出级的偏置电流必须很大,这就决定了电阻R2的阻值不能很大,低阻值的RO将使得该前置放大器的增益不可能很高。为了保证前置放大器有较高的增益,本发明在输出级插入了在片LC谐振回路(在片电感L4与输出节点的寄生电容在射频信号频带内谐振,提供较大的负载阻抗)。该输出级的偏置电流设计为16.5mA,输出节点的直流电压约为电源电压的一半。
为了避免封装的影响,低噪声放大器芯片被直接键合在镀金的印刷电路板(PCB)上。除了射频输入端和射频输出端加了隔直电容,以及电源线上加入了滤波电容外,低噪声放大器不需要其它的离片元件。隔直电容和滤波电容都是表面贴封元件,可以减少寄生效应。射频输入端和射频输出端通过SMA接头、同轴电缆与测试仪器相连。其测试结果如表1所示。
表1低噪声放大器的测量结果

前置放大器芯片也被直接键合在镀金的印刷电路板(PCB)上,它的射频输入端和射频输出端加了隔直电容,电源线上也加入了滤波电容,源简并电感由键合线来形成,而输入串联电感则由键合线电感和表面贴封的3.5nH离片电感组成。射频输入端和射频输出端通过SMA接头、同轴电缆与测试仪器相连。其测试结果如表2所示。
表2前置放大器的测量结果


从以上测试结果可以看出,本发明所提出的射频放大器既可以被用于接收机系统中作为低噪声放大器,也可以用于发射机系统中作为前置放大器,这些射频放大器都具有低压、高线性度等特点,并且都实现了在片输入\输出阻抗匹配。
权利要求
1.一种在片阻抗匹配的低压高线性度射频放大器,其特征在于该放大器包括输入级、输出级以及输入级和输出级之间的隔直电容(C1),其中的输入级包括(1)用于为信号放大器的输入端提供50欧姆输入阻抗的阻抗匹配电路,由共源输入晶体管(M1)、源简并电感(L1)、输入串联电感(L2)以及栅源串联电容(C2)组成,共源输入晶体管(M1)的栅极同时与输入串联电感(L2)和栅源串联电容(C2)一端相连,其源极同时与栅源串联电容(C2)的另一端和源简并电感(L1)一端相连,其漏极同时与负载调谐电感(L3)的一端和隔直电容(C1)的一端相连,其中的共源输入晶体管(M1)同时对输入信号进行放大;(2)用于为共源输入晶体管(M1)提供负载的负载调谐回路,由负载调谐电感(L3)和节点寄生电容组成;(3)用于为共源输入晶体管(M1)提供偏置的电阻(R3),电阻(R3)的一端与偏置电压电源(VB)相连,其另一端与共源输入晶体管(M1)的栅极相连;其中的输出级包括(4)用于为信号放大器的输出端提供50欧姆输出阻抗的阻抗匹配电路,由并联反馈电阻(R1)、负载电阻(R2)和晶体管(M2)组成,共源输出晶体管(M2)的栅极同时与隔直电容(C1)的一端和并联反馈电阻(R1)的一端相连,其源极接地,其漏极同时与并联反馈电阻(R1)、负载电阻(R2)和输出端相连,其中的共源输出晶体管(M2)同时对输出信号进行放大。
全文摘要
本发明涉及一种在片阻抗匹配的低压高线性度射频放大器,属无线通信技术领域。该射频放大器包括用于为信号放大器的输入端提供50欧姆输入阻抗的阻抗匹配电路,用于为共源输入晶体管提供负载的负载调谐回路,由负载调谐电感和节点寄生电容组成,用于为共源输入晶体管提供偏置的电阻,用于为信号放大器的输出端提供50欧姆输出阻抗的阻抗匹配电路。本发明提出的射频放大器,可以被用来作为接收机的射频低噪声放大器和发射机的前置放大器,其中射频低噪声放大器具有高增益和低增益两种工作模式,前置放大器具有很高的线性度,两种不同用途的射频放大器都实现了在片输入/输出阻抗匹配功能,可以降低射频系统的复杂性和成本。
文档编号H03F3/189GK1529408SQ20031010047
公开日2004年9月15日 申请日期2003年10月17日 优先权日2003年10月17日
发明者石秉学, 池保勇, 廖青 申请人:清华大学, 上海清华晶芯微电子有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1