环路压控振荡器的制作方法

文档序号:7511365阅读:166来源:国知局
专利名称:环路压控振荡器的制作方法
技术领域
本发明涉及一种环路压控振荡器(vco),更具体地讲,涉及一种具有 低的相位噪声和提高的输出线性范围的环路vco。
背景技术
目前,PLL在SOC中有着十分广泛的用途,例如时钟恢复(clock recovery),频率合成(frequency synthesis )等。VCO作为PLL的核心模块, 应用时也有着越来越高的要求。
图l是示出传统的基本的环路VCO的电路的示图。
参照图1 ,传统的基本的环路VCO的电路包括由晶体管MP1和MN1 构成的电流镜和5级电流受控反相器构成的奇数级的环路。每级电流受控反 相器由一个P型晶体管和一个N型晶体管构成。
Vctrl是环路VCO的控制电压,通过Vctrl来调节MN1和MP 1的电流, 经过电流镜来对反相器中的负载电容充放电。改变Vctrl来改变流过反相器的 电流,从而改变单级反相器的延时,进而改变环路振荡器的频率。Vctrl越大, 充放电电流就越大,延时就越小,从而输出频率就越大。
振荡器的频率Fvco= 1/(2xtdxN),其中td为单级延时单元的延时, N为振荡器的级数。
上述现有技术的基本电路结构虽然能够实现电压控制振荡频率的功能, 却存在以下的技术问题
1、 环路VCO的输入范围较小
受MOS管阈值电压的限制,Vctrl必须高于一定的值。当Vctrl接近电源 电压时,受MOS管沟道长度调制效应的影响,电流镜电路表现出非线性特性, 于是Vctrl在高压区域也受到限制。因此该电路的输入范围较小。
2、 调节线性度较差
目前,随着器件的工艺尺寸的减小,电源电压和阈值电压也随之降低。 但由于两者并非成比例变化,使得环路VCO的增益也会随之变化。因此该电路的调节线性度较差。
3、电源电压敏感度低
在SOC中,有许许多多的数字电路模块,这些数字电路模块的工作会对
电源电压VDD产生影响。上述的基本电路是单端形式的振荡器,对电源噪声 很敏感,电源噪声导致了较大的输出抖动(jitter),相位噪声差。
CMOS环路振荡器因其具有容易集成、调节范围大、版图面积小、功耗 低等优点而被广泛使用于环路VCO中,但较差的噪声性能一直是它的一个弊 端。因此,需要一种改善了噪声性能和提高的输出线性范围的CMOS环路振 荡器电路,以用于PLL中的环路VCO。

发明内容
本发明的目的在于提供一种具有减小的相位噪声和提高的输出线性范围 的环路VCO。
才艮据本发明的一方面,提供一种环路VCO,包括偶数级延时单元,其 中,所述偶数级延时单元中的一级延时单元中的普通延时路径的同相输入和 反相输入分别连接到所述一级延时单元的前一级延时单元的同相输出和反相 输出,其他级的延时单元中的普通延时路径的同相输入和反相输入分別连接 到所述其他级的延时单元的前一级延时单元的反相输出和同相输出;所述偶
单元的前两级延时单元的输出;所述偶数级延时单元中的每级延时单元的控 制电压输入端和电源输入端分别连接到环路VCO的输入控制电压端和直流 电源。
所述环路VCO还包括NMOS管以及提供恒流源的电流偏置电路,其中, 所述NMOS管的漏极和栅极连接到所述直流电源,源极连接到所述恒流源以 及延时单元的补偿端。
所述延时单元包括10个MOS管,其中,第一PMOS管、第二PMOS 管、第三PMOS管、第四PMOS管、第五PMOS管和第六PMOS管的源极 与直流电源相连;第五PMOS管和第六PMOS管的栅极连接到输入控制电压 端;第一 PMOS管和第二 PMOS管形成负延时路径,第一PMOS管和第二
管、第三PMOS管和第五PMOS管的漏极共连,并作为延时单元的反相输出;第二PMOS管、第四PMOS管和第六PMOS管的漏极共连,并作为延时单元 的同相输出;第三PMOS管和第四PMOS管的4册极分别连接到延时单元的同 相输出和反相输出;第一 NMOS管和第三NMOS管的漏极连接到延时单元 的反相输出,第二 NMOS管和第四NMOS管的漏极连接到延时单元的同相 输出;第一NMOS管、第二NMOS管、第三NMOS管和第四NMOS管的源 极与地相连;第一 NMOS管和第二 NMOS管的栅极作为延时单元的补偿端 连接到所述NMOS管的源极;第三NMOS管和第四NMOS管形成普通延时 路径,第三NMOS管和第四NMOS管的栅极分别作为延时单元的普通延时 路径的同相输入和反相输入。
所述每级延时单元的负延时路径的输入和所述每级延时单元的前两级延 时单元的输出之间的连接可以为反相连接也可以为不反相连接。
根据本发明的另一方面,提供一种环路VCO,包括奇数级延时单元, 其中,所述奇数级延时单元的每级延时单元中的普通延时路径的同相输入和 反相输入分别连接到所述每级延时单元的前一级延时单元的反相输出和同相 输出;所述奇数级延时单元中的每级延时单元中的负延时路径的输入连接到 所述每级延时单元的前两级延时单元的输出;所述奇数级延时单元中的每级 延时单元的控制电压输入端和电源输入端分别连接到环路VCO的输入控制 电压端禾口直;庇电源。
所述环路VCO还包括NMOS管以及提供恒流源的电流偏置电路,其中, 所述NMOS管的漏极和栅极连接到所述直流电源,源极连接到所述恒流源以 及延时单元的补偿端。
所述延时单元包括10个MOS管,其中,第一PMOS管、第二PMOS 管、第三PMOS管、第四PMOS管、第五PMOS管和第六PMOS管的源极 与直流电源相连;第五PMOS管和第六PMOS管的栅极连接到输入控制电压 端;第一 PMOS管和第二 PMOS管形成负延时路径,第一PMOS管和第二 PMOS管的栅极分别作为所述负延路径的同相输入和反相输入;第一 PMOS 管、第三PMOS管和第五PMOS管的漏极共连,并作为延时单元的反相输出; 第二PMOS管、第四PMOS管和第六PMOS管的漏极共连,并作为延时单元 的同相输出;第三PMOS管和第四PMOS管的4册极分别连接到延时单元的同 相输出和反相输出;第一 NMOS管和第三NMOS管的漏极连接到延时单元 的反相输出,第二 NMOS管和第四NMOS管的漏极连接到延时单元的同相输出;第一NMOS管、第二NMOS管、第三NMOS管和第四NMOS管的源 极与地相连;第一 NMOS管和第二 NMOS管的栅极作为延时单元的补偿端 连接到所述NMOS管的源极;第三NMOS管和第四NMOS管形成普通延时 路径,第三NMOS管和第四NMOS管的栅极分别作为延时单元的普通延时 路径的同相输入和反相输入。
所述每级延时单元的负延时路径的输入和所述每级延时单元的前两级延
根据本发明的环路VCO采用差分输入、正反馈、负延时、电压补偿等 方法来提高性能,与同类环路VCO相比,具有相位噪声低,输出线性范围大, 上升下降时间短等优点。


通过下面结合附图进行的详细描述,本发明的上述和其它目的、特点和 优点将会变得更加清楚,其中
图l是示出传统的基本的环路VCO的电路的示图2示出根据本发明示例性实施例的具有偶数级延时单元的环路VCO 200的结构;
图3示出根据本发明示例性实施例的作为图2中的延时单元Dl、 D2、 D3和D4的示例的延时单元300的结构;
图4示出根据本发明的另一示例性实施例的具有奇数级延时单元的环路 VCO 400的结构。
具体实施例方式
现在,详细描述本发明的实施例,其示例在附图中表示,其中,相同的 标号始终表示相同的部件。以下通过参考附图描述实施例以解释本发明。
图2示出根据本发明示例性实施例的具有偶数级延时单元的环路VCO 200的结构。
参照图2,根据本发明示例性实施例的环路VCO 200包括延时单元 Dl、 D2、 D3和D4形成的四级环路和偏置电路210,其中,延时单元Dl、 D2、 D3和D4具有相同的结构。Ctrl是环路VCO 200的输入控制电压端,提 供用于控制环路VCO200的延时的输入控制电压,连接到延时单元Dl、 D2、D3和D4的每个的控制电压输入端。Vsupply是电源,连接到延时单元Dl 、 D2、 D3和D4的每个的电源输入端。偏置电路210通过连接到NMOS管Mo 的源极为其提供恒定的偏置电流IB。 NMOS管M。的漏极和栅极连接到直流 电源Vsupply,源极连接到延时单元D1、 D2、 D3和D4的补偿端。
图3示出根据本发明示例性实施例的作为图2中的延时单元D1、 D2、 D3和D4的示例的延时单元300的结构。
如图3所示,延时单元300包含10个MOS管,其中,PM0S管MP1、 MP2、 MP3、 MP4 、 MP5和MP6的源极与直流电源Vsupply相连。PMOS 管MP5和MP6的栅极连接到控制电压输入端。PMOS管MP1和MP2形成 负延时路径,其栅极分别为所述负延路径的同相输入F+和反相输入F-。 PMOS 管MP1、MP3和MP5的漏极相连,作为延时单元300的反相输出Out-; PMOS 管MP2、MP4和MP6的漏极相连,作为延时单元300的同相输出Out+。PMOS 管MP3和MP4形成普通延时路径,其栅极分别连接到延时单元300的两个 输出Out+和Out-。 NMOS管MN1和MN3的漏极都连接到延时单元300的 反相输出Out-, NMOS管MN2和MN4的漏极都连接到延时单元300的同相 输出Out+。 NMOS管MN1 、 MN2、 MN3和MN4的源极与地Gnd相连。NMOS 管MN1和MN2的栅极作为延时单元300的补偿端连接到提供偏置电压VB 的NMOS管M。的源极。NMOS管MN3和MN4的栅极分别作为延时单元300 的同相输入In+和反相输入In-。
NMOS管MN3和MN4形成一条普通延时^各径,其输入釆用差分输入 (即,In+和In-),目的是为了减小电源噪声。当前延时单元中形成普通延时 路径的NMOS管MN3和MN4的输入(即,延时单元的输入)为所在的环路 VCO中的第N-l级(N为当前延时单元的级^:)延时单元的输出信号,第 N-l级的输出信号为前一级的延时单元的输出信号,即,当前级延时单元的 输入信号是前一级延时单元的输出信号。具体地说,在偶数级环路中,存在 一级延时单元中形成的普通延时路径的NMOS管MN3和MN4的同相输入 In+和反相输入In-分别连接到上一级延时单元的同相输出Out+和反相输出 Out-(即,不反相连接),其他级的延时单元的同相输入In+和反相输入In-连接到上一级延时单元的反相输出Out-和同相输出Out+ (即,反相连接)。 例如,在本发明的示例性实施例中,延时单元D1和D4不反相连接,延时单 元Dl和D2、 D2和D3、 D3和D4反相连接,如图2所示,延时单元Dl中形成的普通延时路径的NMOS管MN3和MN4的输入(即,延时单元Dl的 输入)In+和In-分别为延时单元D4的输出Out+ ( P0)和Out- (P4 );延时单 元D2中形成的普通延时路径的NMOS管MN3和MN4的输入(即,延时单 元D2的输入)In+和In-分别为延时单元Dl的输出Out- (P5)和Out+ ( P,); 延时单元D3中形成的普通延时路径的NMOS管MN3和MN4的输入(即, 延时单元D3的输入)In+和In-分别为延时单元D2的输出Out- ( P2)和Out+ (P6);延时单元D4中形成的普通延时路径的NMOS管MN3和MN4的输入 (即,延时单元D4的输入)In+和In-分别为延时单元D3的输出Out- ( P7) 和Out+ ( P3 )。
延时单元300中的PMOS管MP3和MP4组成一条正反馈回路,这样可 以有效的减小输出波形的上升沿和下降沿的时间并减小抖动(jitter)。具体地 说,在图2的延时单元300中,结点Out+或者Out-在从低电平转变成高电 平的过程中,有着一定的上升时间,加入MP3和MP4形成的正反馈回路后, 使得结点的电平变化速率明显加快,上升的斜率得到了增大,换言之,也就 是减小了上升沿的时间。同样地,下降沿时间被减小。
延时单元300中的PMOS管MP1和MP2组成负延时路径,它们的输入 信号为图2中的第N-2级(N为当前延时单元的级数)延时单元的输出信号, 第N-2级的输出信号为前两级的延时单元的输出信号。具体地说,如图2所 示,延时单元Dl中形成负延时if各径的PMOS管MP1和MP2的输入F+和F-分别为延时单元D3的输出Out- (P7)和Out十(P3);延时单元D2中形成负 延时路径的PMOS管MP1和MP2的输入F+和F-分别为延时单元D4的输出 Out- (P4)和Out+ (P0);延时单元D3中形成负延时路径的PMOS管MP1 和MP2的输入F+和F-分别为延时单元Dl的输出Out+ ( Pi)和Out- ( P5); 延时单元D4中形成负延时路径的PMOS管MP1和MP2的输入F+和F-分别 为延时单元D2的输出Out+ (P6)和Out- (P2)。即,在延时单元Dl和D2 中负延时路径的输入F+和F-与前两级延时单元D3和D4的输出Out+和Out-采用反相连接,延时单元D3和D4中负延时路径的输入F+和F-与前两级延 时单元Dl和D2中的输出Out+和Out-采用不反相连接。在本发明中,环路 VCO中的每级延时单元的负延时路径的输入与前两级延时单元的输出可以 为反相连4妻也可以为不反相连接。
通常情况下,由于空穴的迁移率比电子的迁移率小,因此PMOS管的导通要比NMOS管慢。负延时路径使PMOS管比NMOS管先工作,从而补偿 PMOS管比NMOS管慢的特性,加快了信号的传输。具体地讲,形成普通延 时路径的NMOS管MN1和MN2的输入信号是前一级延时单元的输出信号; 而形成负延时路径的PMOS管MP1和MP2的输入信号是前面两级的延时单 元的输出信号。所以当一组信号来临时,PMOS管要比NMOS管先进入工作 状态。这种结构的延时要比普通的反相器小得多。这样在延时单元中存在一 条普通延时^各径(由MP3和MP4形成)和一条负延时^各径(由MP1和MP2 形成),4吏得4艮据本发明示例性实施例的延时单元300的延时比单端输入的反 相器要小,可以获得更高的频率。从而,两条延时路径的存在同时也增大了 环路VCO的输出频率范围。
除此以外,在才艮据本发明示例性实施例的延时单元300中还增加了由一 对NMOS管MN1和MN2 (如图3所示)形成的补偿^4圣,目的是通过电 压补偿来降低电源上的噪声对输出的影响。作为延时单元300的补偿端的 MN1和MN2的栅极与图2中的NMOS管M。的源极相连,M。的电流由电流 偏置电路210提供,当Vsupply增大时,由于M。的作用NMOS管M。的源极 处的偏置电压Vb也増大,流过MN1和MN2的电流也随之增大,从而可以 在一定程度上补偿由于电源电压变化导致的流过延时单元300的电流的增 加。如果能使流过MN1和MN2的电流变化与流过PMOS管的电流变化保持 一致,就可以完全消除Vsupply变化对输出频率所带来的影响,并减小相位 噪声。实际电3各中,需要对M。和MN1、 MN2的尺寸进行调节,以最大程度 的减小延时单元对Vsupply的灵敏度。
在上面示出的才艮据本发明的延时单元的优选实施例中,除了普通延时路 径,还采用了负延时路径、正反馈回路和补偿路径。这仅是示例性的,可通 过普通延时路径与负延时路径、正反馈回路和补偿路径的任意组合来实现延 时单元。
在示例性实施例中,环路VCO200采用了具有四级延时单元的环路,这 仅是示例性的,也可通过其他的偶数级延时单元来实现本发明的环路VCO。 例如,环路VCO 200也可以具有六级延时单元,其中的一级延时单元的输入 (In+和In-)与其前一级的延时单元的输出(Out+和Out-)之间的连接采用 不反相连接,其他五级延时单元的每个的输入(In+和In-)与其前一级的输 出(Out+和Out-)之间的连接采用反相连接;环路VCO中的每级延时单元的负延时路径的输入(F+和F-)和前两级延时单元的输出(Out+和Out-)之
间的连接可以为反相连接也可以为不反相连接。
在本发明的另一示例性实施例中,使用奇数级延时单元实现本发明的环
路VCO。
图4示出根据本发明的另一示例性实施例的具有奇数级延时单元的环路 VCO 400的结构。
参照图4,根据本发明的另一示例性实施例的环路VC0 400包括延时 单元D1、 D2、 D3、 D4和D5形成的五级环路和偏置电路410。延时单元D1、 D2、 D3、 D4和D5具有与图3所示的延时单元的结构相同的结构,将省略对 其的详细描述。Ctrl是环路VCO的输入控制电压端,提供输入控制电压端, 连接到延时单元D1、 D2、 D3、 D4和D5的每个的控制电压输入端。Vsupply 是直流电源,连接到延时单元D1、 D2、 D3、 D4和D5的每个的电源输入端。 偏置电路410通过连接到NMOS管M。的源极为其提供恒定的偏置电流IB。 NMOS管M。的漏极和栅极连接到直流电源Vsupply,源极连接到延时单元 Dl、 D2、 D3、 D4和D5的补偿端。
环路VCO 400与图2的环路VCO 200的不同之处除了延时单元数量的 不同之外,还在于延时单元D1、 D2、 D3、 D4和D5的普通延时路径的输入 与前一级延时单元的输出全部采用反相连接。如图4所示,延时单元Dl、 D2、 D3、 D4和D5的同相输入111+ (P9、 P5、 P2、 P 和P4)和反相输入In- ( P0、 P!、 P6、 P3和P8)分别为延时单元D5、 Dl、 D2、 D3和D4的反相输出Out-
和同相4lr出Out+。
同样,环路VCO 400中的每级延时单元的负延时路径的输入(F+和F-) 和前一级延时单元的输出(Out+和Out-)之间的连接可以为反相连接也可以 为不反相连接。
路,这仅是示例性的,也可通过其他的奇数级延时单元来实现本发明的环路
级延时单元的输入(In+和In-)与其前一级延时单元的输出(Out+和Out-) 之间的连接全部采用反相连接;每级延时单元的负延时路径的输入(F+和F-) 和前两级延时单元的输出(Out+和Out-)之间的连接可以为反相连接也可以 为不反相连接。根据本发明的环路VCO既可采用具有偶数级延时单元也可采用奇数级
延时单元。当釆用偶数级延时单元实现根据本发明的环路vco时,在所述偶
数级延时单元中,其中的一级延时单元的输入(In+和In-)(即,普通延时路 径的输入)与其前一级的延时单元的输出(Out+和Out-)之间的连接采用不 反相连接,其他的每级延时单元的输入(In+和In-)与其前一级延时单元的 输出(Out+和Out-)之间的连接采用反相连接;每级延时单元的负延时路径 的输入(F+和F-)和前两级延时单元的输出(Out+和Out-)之间的连接可以 为反相连接也可以为不反相连接。当采用奇数级延时单元实现根据本发明的 环路VCO时,环路VCO中的每级延时单元的输入(In+和In-)与其前一级 的延时单元的输出(Out+和Out-)之间的连接全部采用反相连接;每级延时 单元的负延时路径的输入(F+和F-)和前两级延时单元的输出(Out+和Out-) 之间的连接可以为反相连接也可以为不反相连接。
尽管已经参照其示例性实施例具体显示和描述了本发明,但是本领域的 技术人员应该理解,在不脱离由所附权利要求定义的本发明的精神和范围的 情况下,可以对其进行形式和细节上的各种改变。
权利要求
1、一种环路压控振荡器,包括偶数级延时单元,其中,所述偶数级延时单元中的一级延时单元中的普通延时路径的同相输入和反相输入分别连接到所述一级延时单元的前一级延时单元的同相输出和反相输出,其他级的延时单元中的普通延时路径的同相输入和反相输入分别连接到所述其他级的延时单元的前一级延时单元的反相输出和同相输出;所述偶数级延时单元中的每级延时单元中的负延时路径的输入连接到所述每级延时单元的前两级延时单元的输出;所述偶数级延时单元中的每级延时单元的控制电压输入端和电源输入端分别连接到环路压控振荡器的输入控制电压端和直流电源。
2、 如权利要求1所述的环路压控振荡器,还包括NMOS管以及提供恒 流源的电流偏置电路,其中,所述NMOS管的漏极和栅极连接到所述直流电 源,源极连接到所述恒流源以及延时单元的补偿端。
3、 如权利要求2所述的环路压控振荡器,其中,所述延时单元包括10 个MOS管,其中,第一PMOS管(MPl)、第二PMOS管(MP2)、第三PMOS管(MP3)、第四 PMOS管(MP4)、第五PMOS管(MP5)和第六PMOS管(MP6)的源极与直流电 源相连;第五PMOS管(MP5)和第六PMOS管(MP6)的栅极连接到输入控制电压二山,-而;第一 PMOS管(MP1)和第二 PMOS管(MP2)形成负延时路径,第一 PMOS 管(MP 1 )和第二 PMOS管(MP2)的栅极分别作为所述负延路径的同相输入和反 相输入;第一 PMOS管(MP1)、第三PMOS管(MP3)和第五PMOS管(MP5)的漏极 共连,并作为延时单元的反相输出;第二 PMOS管(MP2)、第四PMOS管(MP4)和第六PMOS管(MP6)的漏极 共连,并作为延时单元的同相输出;第三PMOS管(MP3)和第四PMOS管(MP4)的栅极分别连接到延时单元 的同相输出和反相输出;第一 NMOS管(MN1)和第三NMOS管(MN3)的漏极连接到延时单元的反 相输出,第二 NMOS管(MN2)和第四NMOS管(MN4)的漏极连接到延时单元 的同相输出;第一NMOS管(MN1)、第二NMOS管(MN2)、第三NMOS管(MN3)和第 四NMOS管(MN4)的源极与地相连;第一NMOS管(MNl)和第二NMOS管(MN2)的栅极作为延时单元的补偿 端连接到所述NMOS管的源极;第三NMOS管(MN3)和第四NMOS管(MN4)形成普通延时路径,第三 NMOS管(MN3)和第四NMOS管(MN4)的栅极分别作为延时单元的普通延时^各径的同相i命入和反相ir入。
4、 如权利要求1所述的环路压控振荡器,其中,所述每级延时单元的负 延时路径的输入和所述每级延时单元的前两级延时单元的输出之间的连接可 以为反相连接也可以为不反相连接。
5、 一种环路压控振荡器,包括 奇数级延时单元,其中,所述奇数级延时单元的每级延时单元中的普通延时路径的同相输入和反 相输入分别连接到所述每级延时单元的前一级延时单元的反相输出和同相输出;所述奇数级延时单元中的每级延时单元中的负延时路径的输入连接到所 述每级延时单元的前两级延时单元的输出;所述奇数级延时单元中的每级延时单元的控制电压输入端和电源输入端 分别连接到环路压控振荡器的输入控制电压端和直流电源。
6、 如权利要求5所述的环路压控振荡器,还包括提供恒流源的电流偏置 电路以及NMOS管,其中,所述NMOS管的漏极和栅极连接到直流电源, 源极连接到所述恒流源以及延时单元的补偿端。
7、 如权利要求6所述的环路压控振荡器,其中,所述延时单元包括10 个MOS管,其中,第一PMOS管(MPl)、第二PMOS管(MP2)、第三PMOS管(MP3)、第四 PMOS管(MP4)、第五PMOS管(MP5)和第六PMOS管(MP6)的源极与直流电 源相连;第五PMOS管(MP5)和第六PMOS管(MP6)的栅极连接到输入控制电压端;第一 PMOS管(MP1)和第二 PMOS管(MP2)形成负延时路径,第一 PMOS 管(MP 1 )和第二 PMOS管(MP2)的栅极分别作为所述负延路径的同相输入和反 相输入;第一 PMOS管(MP1)、第三PMOS管(MP3)和第五PMOS管(MP5)的漏极 共连,并作为延时单元的反相输出;第二 PMOS管(MP2)、第四PMOS管(MP4)和第六PMOS管(MP6)的漏极 共连,并作为延时单元的同相输出;第三PMOS管(MP3)和第四PMOS管(MP4)的栅极分别连接到延时单元 的同相输出和反相输出;第一 NMOS管(MN1)和第三NMOS管(MN3)的漏极连接到延时单元的反 相输出,第二 NMOS管(MN2)和第四NMOS管(MN4)的漏极连接到延时单元 的同相输出;第一NMOS管(MNl)、第二NMOS管(MN2)、第三NMOS管(MN3)和第 四NMOS管(MN4)的源极与地相连;第一NMOS管(MN1)和第二NMOS管(MN2)的栅极作为延时单元的补偿 端连接到所述NMOS管的源极;第三NMOS管(MN3)和第四NMOS管(MN4)形成普通延时路径,第三 NMOS管(MN3)和第四NMOS管(MN4)的栅极分别作为延时单元的普通延时 ^各径的同相输入和反相输入。
8、如权利要求5所述的环路压控振荡器,其中,所述每级延时单元的负 延时路径的输入和所述每级延时单元的前两级延时单元的输出之间的连接可 以为反相连接也可以为不反相连接。
全文摘要
提供一种环路压控振荡器(VCO),包括偶数级延时单元,其中,所述偶数级延时单元中的一级延时单元中的普通延时路径的同相输入和反相输入分别连接到所述一级延时单元的前一级延时单元的同相输出和反相输出,其他每级延时单元中的普通延时路径的同相输入和反相输入分别连接到所述每级延时单元的前一级延时单元的反相输出和同相输出;所述偶数级延时单元中的每级延时单元中的负延时路径的输入连接到所述每级延时单元的前两级延时单元的输出;所述偶数级延时单元中的每级延时单元的控制电压输入端和电源输入端分别连接到环路VCO的输入控制电压端和直流电源。
文档编号H03L7/08GK101425803SQ20071016601
公开日2009年5月6日 申请日期2007年10月31日 优先权日2007年10月31日
发明者幸 许 申请人:三星电子株式会社;三星半导体(中国)研究开发有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1