一种多步单斜模拟数字信号转换装置的制作方法

文档序号:7533462阅读:307来源:国知局
专利名称:一种多步单斜模拟数字信号转换装置的制作方法
技术领域
本发明属于集成电路技术领域,具体涉及一种多步单斜模拟数字信号转换装置。
背景技术
高速CMOS图像传感器一般都采用列并行读出电路,每列读出电路都包含一个模拟数字信号转换装置(ADC),整个高速CMOS图像传感器芯片的面积随着ADC面积的增加而线性增加。目前,用于高速CMOS图像传感器列并行读出电路的ADC主要有单斜ADC、逐次逼近ADC等。单斜ADC结构简单、面积小,但其量化周期长,完成一次量化需要2N个时钟周期,其中N为ADC的位数。逐次逼近ADC速度快,完成一次量化需要N个时钟周期,但每个逐次逼近ADC都包含一个DAC,面积大。

发明内容
(一)要解决的技术问题为了解决单斜ADC速度慢、逐次逼近ADC面积大的问题,本发明提供了一种多步单斜模拟数字信号转换装置,该装置与传统单斜ADC相比,具有速度快、对比较器指标要求低等优点,同时也具有传统单斜ADC面积小、功耗低的优点;与逐次逼近ADC相比具有面积小的优点。( 二 )技术方案为了解决上述问题,本发明提供了一种多步单斜模拟数字信号转换装置,包括采样保持求余放大模块1、斜坡和参考电压产生模块2、比较器3、计数器4、控制信号发生器5、 数字校正单元6和输出模块7,其特征在于需要量化的输入电压Vin被采样保持求余放大模块1采样后作为比较器3的一个输入信号Vshi,与斜坡和参考电压模块2产生的斜坡电压 Vramp进行比较,Vramp随计数器4输出值的增加而线性增加,当Vmp大于Vsm时,比较器3输出发生跳变,触发数字校正单元6内的寄存器锁存此时计数器4的值,即该多步单斜模拟数字信号转换装置ADC的第1步量化值;ADC的第1步的量化值经控制信号发生器5译码后产生选通信号,该选通信号从斜坡和参考电压产生模块2产生的参考电压中选择与ADC的第1步的量化值相应的参考电压Vki,采样保持求余放大模块1对Vsm与Vri求余且放大A倍并采样后,输出采样电压Vsh2,Vsh2与斜坡电压Vmp进行比较,进行第2步量化,其中若每步
1. 5bit,贝IjA = 21 = 2 ;若每步 2. 5bit,贝IjA = 22 = 4 ;若每步 3. 5bit,贝IjA = 23 = 8 ;......;
第2步量化过程与第1步量化过程一样,第2步量化完成后进行第3,...,Ns步的求余、放大、采样及量化,第3,. . . ,Ns步的求余、放大、采样及量化过程与第2步量化过程一样;以上 Ns步量化得到的值,经数字校正单元6内的校正电路校正后得到ADC的量化值;ADC的量化值寄存在输出模块7内,在控制信号发生器5的控制下移位串行或并行输出。上述方案中,若每步量化得到的数字信号位数为η位,则满足NSX (n-l)+l = N, 其中Ns为量化步数,N为ADC输出数字信号的位数。上述方案中,输入电压Vin和地作为采样保持求余放大模块1的第1步量化的输入
4信号;采样保持求余放大模块1在第i步量化时的输出电压Vsm以及斜坡和参考电压产生模块2产生的与ADC第i步量化值相应的参考电压VKi,二者共同作为采样保持求余放大模块1在第i+Ι步量化的输入电压,采样保持求余放大模块1对Vsm和VKi求余、放大、采样后输出电压VSH(i+1),VSH(i+1)与斜坡电压Vramp进行比较,进行第i+Ι步量化,其中i = 1,2,..., Ns-I。上述方案中,对于第i步量化,采样保持求余放大模块1输出电压Vsm与斜坡电压产生模块产生的斜坡电压Vmp作为比较器的输入,当Vramp大于Vsm时,比较器输出发生翻转,其中i = 1,2,…,Ns。上述方案中,对于每一步量化,比较器3的输出和计数器4的输出作为数字校正单元6的输入,当比较器3输出跳变时,触发数字校正单元6内的寄存器锁存此时计数器的值,即为ADC该步的量化值。 上述方案中,所述斜坡和参考电压产生模块2在控制信号发生器5的控制下,产生斜坡电压Vmp,斜坡电压Vmp与计数器4的输出值D及斜坡和参考电压产生模块2的输入基准电压Vkef成正比。上述方案中,所述ADC的第i步量化值D经控制信号发生器5译码后产生选通信号,从斜坡和参考电压产生模块2产生的参考电压中选择与量化值D相应的参考电压VKi, VKi与量化值D及斜坡和参考电压产生模块2的输入基准电压Vkef成正比,其中i = 1,2,..., Ns-I。上述方案中,所述控制信号发生器5在输入时钟Clock、复位信号ReSet_n和启动信号Mart的作用下,产生ADC量化过程中所需的控制信号,控制该多步单斜模拟数字信号转换装置有序工作。上述方案中,所述计数器4在控制信号发生器5的控制下进行计数,给控制信号发生器5和数字校正单元6提供计数值。上述方案中,所述数字校正单元6在比较器3的输出和控制信号发生器5的控制下,记录下该多步单斜模拟数字信号转换装置的每步量化值,并进行数字校正。上述方案中,该多步单斜模拟数字信号转换装置的Ns步量化值经数字校正单元6 内的校正电路校正后得到ADC量化值,校正后得到的ADC的量化值锁存在输出模块7内的寄存器里,在控制信号发生器5的控制下移位串行或并行输出。(三)有益效果本发明提供的多步单斜模拟数字信号转换装置,与单斜ADC相比,具有速度快、对比较器指标要求低等优点,同时也具有单斜ADC面积小、功耗低的优点;与逐次逼近ADC相比具有面积小的优点。该多步单斜ADC用于高速CMOS图像传感器的列并行读出电路中时, 斜坡和参考电压产生模块、计数器、控制信号发生器等可以列共享,减小列读出电路的面积。


为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简要的介绍,显而易见,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来说,在不付出创造性劳动的前提下,还可以根据这些附图获得其它附图。图1为本发明提供的多步单斜模拟数字信号转换装置的结构框图;图2为依照本发明实施例的多步单斜模拟数字信号转换装置中采样保持求余放大模块的电路图;图3为依照本发明实施例的多步单斜模拟数字信号转换装置中采样保持求余放大模块的工作时序图;图4为依照本发明实施例的多步单斜模拟数字信号转换装置中斜坡和参考电压产生模块的电路图;图5为依照本发明实施例的多步单斜模拟数字信号转换装置的传输曲线;图6为依照本发明实施例的多步单斜模拟数字信号转换装置中数字校正单元的电路图;图7为依照本发明实施例的多步单斜模拟数字信号转换装置中比较器的电路图。
具体实施例方式下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅是本发明一部分实施例,而不是全部的实施例。基于本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其它实施例,都属于本发明的保护范围。图1为本发明提供的多步单斜模拟数字信号转换装置的结构框图,该装置包括采样保持求余放大模块1、斜坡和参考电压产生模块2、比较器3、计数器4、控制信号发生器5、 数字校正单元6及输出模块7。其中,需要量化的输入电压Vin被采样保持求余放大模块1 采样后作为比较器3的一个输入信号VSH1。Vshi与斜坡和参考电压模块2产生的斜坡电压 Vramp进行比较,当Vramp大于Vshi时,比较器3的输出发生跳变,比较器3输出发生跳变触发数字校正单元6内的寄存器锁存此时计数器4的值,即ADC的第1步量化值;ADC的第1步的量化值经控制信号发生器5译码后产生选通信号,该选通信号从斜坡和参考电压产生模块2产生的参考电压中选择与ADC的第1步量化值相应的参考电压Vki。采样保持求余放大模块1对Vshi与Vei求余且放大A (若每步1. 5bit,则A = 21 = 2 ;若每步2. 5bit,则A = 22 =4;若每步33bit,则A = 23 = 8;……)倍并采样后,输出采样电压VSH2。Vsh2与斜坡电压Vramp进行比较,进行第2步量化,其过程和第1步一样。第2步量化完成后进行第3,..., Ns步的求余、放大、采样及量化,第3,. . .,NS步的求余、放大、采样及量化的过程和第2步的一样。以上Ns步量化得到的值,在数字校正单元6内经校正电路校正后得到ADC的量化值。 ADC的量化值寄存在输出模块7的寄存器内,并在控制信号发生器5的控制下移位串行或并行输出。在控制信号发生器5的控制下,该多步单斜模拟数字信号转换装置按设计的步骤将模拟信号转化为数字信号并输出。本发明提供的多步单斜模拟数字信号转换装置,每步转换的位数及ADC的位数不同,其结构也相应的不同,本实施例以每步2. 5位,5步11位ADC为例对本发明进行详细说明。图2为依照本发明实施例的多步单斜模拟数字信号转换装置中采样保持求余放大模块的电路图,该采样保持求余放大模块由运放、电容和开关构成。该电路图的工作时序如图3所示,第1步量化分为采样Vin和采样量化Vshi两相;第i步量化分为求余放大和采样量化VSHi两相;第i-1步采样Vsh(M)得到的信号,作为第i步求余放大相的采样保持求余放大模块1的一个输入,其中i = 2,. . .,5。下面具体分析采样保持求余放大模块1每步各相的工作过程1)、第1步采样Vin相首先,开关Si、S4、S5闭合,开关SO、S2、S3、S6断开,电容 Cl对Vin采样,电容C2放电至零;之后开关Si、S2、S4、S5、S6断开,开关SO、S3闭合,电荷从电容Cl转移到C2,由电荷守恒可求出电荷转移后Vshi的值为(C1/C2) XVin,其中Cl大小为4C,C2是由开关和单位电容C组成的可变电容,通过信号P[3:0]控制C2的大小。采样Vin时,可以改变C2的大小,使Vshi等于A*Vin。其中,A等于C1/C2,可取1,2,4。2)、第1步采样量化Vshi相开关S4、S6闭合,开关SO、Si、S2、S3、S5断开,Vsm保持在电容C2上,并通过Cl采样。在该相内,Vshi与斜坡和参考电压参数模块2产生的斜坡电压Vmp进行比较,求得ADC的第1步的量化值。3)、第i步求余放大相首先,开关S5闭合,开关SO、Si、S2、S3、S4、S6断开,电容C2放电至零;之后开关SO、Si、S4、S5、S6断开,开关S2、S3闭合,电荷从电容Cl转移到C2,根据电荷守恒可求出电荷转移后采样保持求余放大模块1输出电压Vsm值为(Cl/ C2) X (ysm-i-\a-i))。由图4本发明实施例ADC的传输曲线可知,应取C1/C2的值为4,即
通过信号P [3:0]控制C2等于C。其中,i等于2.....5 ;Ve^1,是ADC的第i_l步的量化值
相应的模拟电压值。ADC的第i-Ι步的量化值经控制信号发生器5译码后产生选通信号,选通信号从斜坡和参考电压参数模块2产生的参考电压中选择与ADC的第i-Ι步的量化值相应的模拟电压值Vk(H)154)、第i步采样量化Vsai相,开关S4、S6闭合,开关S0、Si、S2、S3、S5断开,Vsm保持在电容C2上,并通过Cl采样。在该相内,采样保持求余放大模块1的输出电压VSHi与斜坡和参考电压参数模块2产生的斜坡电压Vmp进行比较,求得ADC第i步的量化值。其中, χ -rj- J 2,··· j 5 ο图4为依照本发明实施例的多步单斜模拟数字信号转换装置中斜坡和参考电压
产生模块的电路图,该斜坡和参考电压产生模块由16个阻值为R的电阻RpIi2.....R16,13
个开关SWpSW2.....Sff13和一个缓冲器Buffer组成。斜坡和参考电压产生模块2在采样保
持求余放大模块1采样量化VSHi相和求余放大相时分别输出斜坡电压Vramp和参考电压Vsi, 其中i等于1 j 2 j · · · j 5 ο当斜坡和参考电压产生模块2工作于采样量化VSHi相,计数器4的值经过控制信号发生器5译码后,选通相应的开关,输出斜坡电压Vramp。当斜坡和参考电压产生模块2工作于求余放大相时,ADC的第i-Ι步的量化值经控制信号发生器5译码后产生选通信号,选通信号从斜坡和参考电压参数模块2产生的参考电压中选择与ADC的第i-Ι步的量化值相应的模拟电压值Vk(H),其中i等于2,. . .,5。斜坡电压和参考电压是控制信号发生器根据本发明具体实施例ADC的传输曲线和传输函数,控制斜坡和参考电压产生模块内开关切换得到的。本发明具体实施例ADC的传输曲线如图5所示;传输函数为
权利要求
1.一种多步单斜模拟数字信号转换装置,包括采样保持求余放大模块(1)、斜坡和参考电压产生模块O)、比较器(3)、计数器G)、控制信号发生器(5)、数字校正单元(6)和输出模块(7),其特征在于需要量化的输入电压Vin被采样保持求余放大模块(1)采样后作为比较器(3)的一个输入信号Vsm,与斜坡和参考电压模块⑵产生的斜坡电压Vmp进行比较,1_随计数器输出值的增加而线性增加,当Vramp大于Vsm时,比较器(3)输出发生跳变,触发数字校正单元(6)内的寄存器锁存此时计数器的值,即该多步单斜模拟数字信号转换装置ADC的第1步量化值;ADC的第1步的量化值经控制信号发生器( 译码后产生选通信号,该选通信号从斜坡和参考电压产生模块(2)产生的参考电压中选择与ADC的第1步的量化值相应的参考电压 Vki,采样保持求余放大模块(1)对Vsm与Vki求余且放大A倍并采样后,输出采样电压Vsh2, Vsh2与斜坡电压Vmip进行比较,进行第2步量化,其中若每步1. ^3it,则A = 21 = 2 ;若每步 2. 5bit,则 A = 22 = 4 ;若每步 3. 5bit,则 A = 23 = 8 ;......;第2步量化过程与第1步量化过程一样,第2步量化完成后进行第3,...,Ns步的求余、 放大、采样及量化,第3,...,Ns步的求余、放大、采样及量化过程与第2步量化过程一样;以上Ns步量化得到的值,经数字校正单元(6)内的校正电路校正后得到ADC的量化值; ADC的量化值寄存在输出模块(7)内,在控制信号发生器(5)的控制下移位串行或并行输出ο
2.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是若每步量化得到的数字信号位数为η位,则满足NSX (n-l)+l = N,其中Ns为量化步数,N为ADC输出数字信号的位数。
3.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是输入电压Vin和地作为采样保持求余放大模块(1)的第1步量化的输入信号;采样保持求余放大模块(1) 在第i步量化时的输出电压VSHi以及斜坡和参考电压产生模块(2)产生的与ADC第i步量化值相应的参考电压VKi,二者共同作为采样保持求余放大模块(1)在第i+Ι步量化的输入电压,采样保持求余放大模块⑴对VSHi和VKi求余、放大、采样后输出电压VSH(i+1),VSH(i+1)与斜坡电压Vmp进行比较,进行第i+Ι步量化,其中i = 1,2,. . .,Ns-1。
4.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是对于第i步量化,采样保持求余放大模块(1)输出电压Vsm与斜坡电压产生模块产生的斜坡电压Vramp作为比较器的输入,当Vramp大于VSHi时,比较器输出发生翻转,其中i = 1,2,. . .,Ns。
5.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是对于每一步量化,比较器⑶的输出和计数器⑷的输出作为数字校正单元(6)的输入,当比较器(3)输出跳变时,触发数字校正单元(6)内的寄存器锁存此时计数器的值,即为ADC该步的量化值。
6.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是所述斜坡和参考电压产生模块⑵在控制信号发生器(5)的控制下,产生斜坡电压Vramp,斜坡电压Vramp与计数器⑷的输出值D及斜坡和参考电压产生模块⑵的输入基准电压Vkef成正比。
7.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是所述ADC的第 i步量化值D经控制信号发生器(5)译码后产生选通信号,从斜坡和参考电压产生模块O)产生的参考电压中选择与量化值D相应的参考电压VKi,VEi与量化值D及斜坡和参考电压产生模块O)的输入基准电压Vkef成正比,其中i = 1,2,. . .,Ns-1。
8.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是所述控制信号发生器(5)在输入时钟Clock、复位信号ReSet_n和启动信号Mart的作用下,产生ADC量化过程中所需的控制信号,控制该多步单斜模拟数字信号转换装置有序工作。
9.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是所述计数器在控制信号发生器(5)的控制下进行计数,给控制信号发生器( 和数字校正单元(6)提供计数值。
10.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是所述数字校正单元(6)在比较器(3)的输出和控制信号发生器(5)的控制下,记录下该多步单斜模拟数字信号转换装置的每步量化值,并进行数字校正。
11.根据权利要求1所述的多步单斜模拟数字信号转换装置,其特征是该多步单斜模拟数字信号转换装置的Ns步量化值经数字校正单元(6)内的校正电路校正后得到ADC量化值,校正后得到的ADC的量化值锁存在输出模块(7)内的寄存器里,在控制信号发生器(5) 的控制下移位串行或并行输出。
全文摘要
本发明公开了一种多步单斜模拟数字信号转换装置,包括采样保持求余放大模块、斜坡和参考电压产生模块、比较器、计数器、控制信号发生器、数字校正单元和输出模块,输入电压Vin被采样保持求余放大模块采样后作为比较器的一个输入信号VSH1,与斜坡电压Vramp进行比较,Vramp随计数器输出值的增加而线性增加,当Vramp大于VSH1时,比较器输出发生跳变,触发数字校正单元内的寄存器锁存此时计数器的值,即ADC的第1步量化值;第2,...,NS步量化过程与第1步量化过程一样;以上NS步量化得到的值,经数字校正单元内的校正电路校正后寄存在输出模块内,在控制信号发生器的控制下移位串行或并行输出。本发明与传统的单斜ADC相比,具有速度快、对比较器指标要求低等优点。
文档编号H03M1/56GK102545902SQ20121001532
公开日2012年7月4日 申请日期2012年1月17日 优先权日2012年1月17日
发明者吴南健, 李全良, 石匆, 韩烨 申请人:中国科学院半导体研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1