叠层型谐振器和叠层型滤波器的制作方法

文档序号:7535719阅读:314来源:国知局
专利名称:叠层型谐振器和叠层型滤波器的制作方法
技术领域
本发明涉及在多个介质层层叠起来的叠层体的内部构成谐振电路的叠层型谐振器和叠层型滤波器。
背景技术
人们已经在利用多个介质层层叠起来的叠层体内设置了多个LC谐振电路的叠层型滤波器作为高频的滤波器,LC谐振电路用互相面对的电极来构成电容器,用通路导体构成电感器(例如,参照专利文献I)。图1是现有的叠层型滤波器的说明图。图1 (A)是该滤波器的分解立体图,图1(B)是该滤波器的断面图。叠层型滤波器161是将5层绝缘体片162A 162E层叠而成。在绝缘体片162A上设置有通路导体163A 163C ;在绝缘体片162B上设置有通路导体164A 164C ;在绝缘体片162C上设置有通路导体165A 165C和耦合用电容器电极166A、166B ;在绝缘体片162D上设置有电容器电极167A 167C ;在绝缘体片162E上设置有电容器电极168。从叠层型滤波器161的正面(未图示)经上表面一直到背面(未图示)设置有接地电极169C。在叠层型滤波器161的左侧面设置有输入输出端子169A,在叠层型滤波器161的右侧面设置有输入输出端子169B。专利文献1:特开2000-165171号公报。叠层型滤波器161的电容器电极167AU67C连接在输入输出端子169A、169B上,构成输入输出级谐振电路。在这种构成中,必须要用弓I出线路来连接电容器电极167A、167C和输入输出端子169A、169B。该引出线路用作开路短截线,将寄生电感成分附加到LC谐振电路上。因此,在叠层型滤波器161的频率特性中产生多余的寄生成分,衰减特性劣化。通过电镀处理等在叠层型滤波器161的外表面形成接地电极169C的情况下,因通路导体163A 163C的腐蚀等,增加了通路导体163A 163C中的损耗,存在叠层型滤波器161的频率特性劣化的可能性。使用时,叠层型滤波器161的外部电磁场的影响就殃及到通路导体163A 163C,同样也存在叠层型滤波器161的频率特性劣化的可能。

发明内容
因此,本发明的目的在于提供一种能稳定谐振电路的电感成分或电容成分,而抑制了滤波器或谐振器的频率特性劣化的叠层型谐振器和叠层型滤波器。本发明的叠层型谐振器具备第一和第二电容器用内部电极、电感器用内部电极、第一电感器用通路电极、第二电感器用通路电极、第一安装面连接用通路电极和第二安装面连接用通路电极。第一电容器用内部电极被配置在比第二电容器用内部电极更靠安装面一侧处,从叠层体的一个主面垂直透视时,不重合在第二安装面电极上。本发明的叠层型滤波器中,相互耦合的多个谐振电路形成在叠层体的内部。输入输出级谐振电路分别具备第一和第二电容器用内部电极、电感器用内部电极、第一电感器用通路电极、第二电感器用通路电极、第一安装面连接用通路电极和第二安装面连接用通路电极。第一电容器用内部电极被配置在比第二电容器用内部电极更靠安装面一侧处,从叠层体的一个主面垂直透视时,不重合在第二安装面电极上。第一和第二电容器用内部电极形成在叠层体的互不相同的介质层上;叠层体是把多个介质层层叠起来而构成。电感器用内部电极形成在与第一和第二电容器用内部电极不同的介质层上,第一电感器用通路电极导通到电感器用内部电极和第一电容器用内部电极,第二电感器用通路电极导通到电感器用内部电极和第二电容器用内部电极。第一安装面连接用通路电极导通到第一电容器用内部电极和第一安装面电极。第一安装面电极形成在叠层体的安装面上,成为接地电极或输入输出电极。第二安装面连接用通路电极导通到第二电容器用内部电极和第二安装面电极。第二安装面电极形成在叠层体的安装面上,成为接地电极或输入输出电极。第一和第二电容器用内部电极构成电容器,电感器用内部电极和第一电感器用通路电极以及第二电感器用通路电极构成电感器。这些电容器和电感器并联连接在接地电极与输入输出电极之间,构成LC并联谐振电路。在上述的构成中,安装面连接用通路电极的长度与几个介质层的厚度相等,由于该通路电极的长度是稳定的,所以LC并联谐振电路中的电感成分就是稳定的。此外,由于配置在更靠近安装面一侧处的电容器用内部电极在垂直透视时与连接在另一方的电容器用内部电极上的安装面电极不重合,所以在该电容器用内部电极与安装面电极之间几乎不产生电容量。这些电极间的电容量在谐振器或滤波器的设计上是不想要的容量,由于不产生这样的电容量,所以LC并联谐振电路中的电容成分就是稳定的。另外,由于电感器收纳在介质层内而不露出到外面,所以不存在制造时的劣化问题,谐振电路的电感成分就很稳定。并抑制了使用时外部电磁场的影响。也可以同轴形成第一电感器用通路电极和第一安装面连接用通路电极,也可以同轴形成第二电感器用通路电极和第二安装面连接用通路电极。也可以使第二电容器用内部电极在从叠层体的一个主面垂直透视时重合在第一安装面电极上。由于把第一电容器用内部电极配置在第二电容器用内部电极与第一安装面电极之间,所以即使这些电极重合,也不会产生不想要的电容量。也可以把第一电容器用内部电极形成在邻接安装面的介质层上,这样,就能够抑制连接第一电容器用内部电极与安装面电极的接地电极的长度,能够减小寄生电感成分。也可以设置与输入输出级谐振电路中的至少一方相耦合的中间级谐振电路。这种情况下,如果中间级谐振电路具备第一和第二电容器用内部电极、电感器用内部电极、第一电感器用通路电极、第二电感器用通路电极、以及连接在所述第一和第二电容器用内部电极之一方和接地电极上的安装面连接用通路电极,由于中间级谐振电路仅仅构成在叠层体内,所以能够很好地抑制安装位置的偏移引起的频率特性的变化。也可以直接把安装面连接用通路电极连接在接地电极上。这种情况下,在叠层体内部就不具备接地电极,而直接把通路电极连接在形成在叠层体外部的接地电极上,就能够抑制内层接地电极部的寄生电感的产生,从而能够提高电感器的设计精度。也可以把中间级谐振电路的接地电极配置在输入输出电极之间。这种情况下,能够提高输入输出电极间的隔离。
可以使各谐振电路的排列方向垂直于介质层的层叠方向。这种情况下,只要各个谐振电路的电感器用内部电极、第一电感器用通路电极和第二电感器用通路电极形成的环路从排列方向看是重合的,就能够增强各谐振电路的磁场耦合,适宜于实现频率特性的宽频域化。各谐振电路的电感器用内部电极中的至少一个的电极宽度也可以与其他电感器用内部电极的电极宽度不同。各谐振电路的电感器的电感成分随电极宽度而变,改变电极宽度就能够微调各谐振电路的电感器的电感成分。各谐振电路的电感器用内部电极中的至少一个,也可以形成在不同于其他电感器用内部电极的介质层上。这种情况下,能够提高该电感器用内部电极的设计自由度。由于各谐振电路的电感器的电感成分随电感器用内部电极的电极长度而变,所以根据自己的意愿设定电极长度就能够微调电感成分。可以通过提高电感器用内部电极的设计自由度来提高LC并联谐振电路的设计自由度。按照本发明,由于用安装面连接用通路电极把安装面电极和电容器用内部电极连接起来,垂直透视时,配置在更靠安装面一侧处的电容器用内部电极并不与连接在另一方电容器用内部电极上的安装面电极相重合,因此,LC并联谐振电路中的电容成分和电感成分就是稳定的。由此,能够抑制谐振器或滤波器的频率特性的劣化。


图1是现有的叠层型滤波器的结构说面图。图2是第一实施方式的叠层型谐振器的透过式立体图。图3是图2的谐振器的断面图。图4是图2的谐振器的等效电路图。

图5是第二实施方式的叠层型谐振器的透过式立体图。图6是图5的谐振器的断面图。图7是图5的谐振器的等效电路图。图8是第三实施方式的叠层型滤波器的透过式立体图。图9是该滤波器的等效电路图。图10是第四实施方式的叠层型滤波器的透过式立体图。。图11是该滤波器的等效电路图。图12是第五实施方式的叠层型滤波器的透过式立体图。图13是该滤波器的等效电路图。附图标记
1、11…叠层型谐振器 21、41、71…叠层型滤波器
2、12、22、42、72…叠层体
2A 2DU2A 12D…介质层
3、13、23、33、43、63、73、93…输入输出电极
4、14A、14B、24、34、44、54、64、74、84、94…接地电极
5、15、25、35、45、55、65、75、85、95…电感器用内部电极6A、6B、16A 16C、26A、26B、36A、36B、46A、46B、56A、56B、66A、66B、76A、76B、86A、86B、96A、96B…电感器用通路电极
7A、7B、17A 17C、27A、27B、37A、37B、47A、47B、57A、57B、67A、67B、77A、77B、87A、87B、97A、97B…电容器用内部电极
8、18、28、38、48、68、78、98…输入输出用通路电极
9、19A、19B、29、39、49、59、69、79、89、99…接地用通路电极
具体实施例方式以下说明第一实施方式的叠层型谐振器。图2是叠层型谐振器的透过式立体图,图3是叠层型谐振器的断面图。叠层型谐振器I由删格阵列封装(Land Grid Array)构成,在叠层体2的安装面上具有输入输出电极3和接地电极4,除叠层体2的安装面之外,其他外表面上都设置有未图示的金属镀膜。接地电极4相当于第一安装面电极,输入输出电极3相当于第二安装面电极。用涂覆烧结、溅射法、或蒸涂等手段来形成输入输出电极3和接地电极4。因此,叠层型谐振器I在安装到基板上时无需叠层体2的侧面的锡焊或安装基板上的焊锡位就能够高密度地安装。叠层体2是把多个介质片以图3上下方向为层叠方向层叠起来之后烧结而形成多个介质层2A 2D的构件。介质层2A 2D分别呈矩形板状,由相对介电常数ε r53.5的低温烧结陶瓷(LTCC)构成。LTCC由如氧化钛、氧化钡、氧化铝等成分中的至少一种以上的成分和玻璃成分构成。在叠层体2的内部设置有电感器用内部电极5、电感器用通路电极6A、6B、电容器用内部电极7A、7B、输入输出用通路电极8和接地用通路电极9。电容器用内部电极7B相当于第一电容器用内部电极,电容器用内部电极7A相当于第二电容器用内部电极。接地用通路电极9相当于第一安装面连接用通路电极,输入输出用通路电极8相当于第二安装面连接用通路电极。各内部电极5、7A、7B由Ag、Pd、Cu、Au、Ag_Pd等构成,通过印刷等手段来形成。各通路电极6A、6B、8、9为各介质层内的通路孔,或者是把多个通路孔连起来的。把Ag、Pd、Cu、Au、Ag-Pd等导电膏填充到预先设置在介质片上的孔内来形成各通路孔。电感器用内部电极5是形成在介质层2B上的长条状的电极;电感器用通路电极6A是设置在介质层2B上的通路孔。该电感器用通路电极6A被设置在电感器用内部电极5的图3中左侧端部的下方,连接着电感器用内部电极5和电容器用内部电极7A。电感器用通路电极6B是连接设置在介质层2B上的通路孔和设置在介质层2C上的通路孔的电极。该电感器用通路电极6B被设置在电感器用内部电极5的图3中右侧端部的下方,连接着电感器用内部电极5和电容器用内部电极7B。电容器用内部电极7A是形成在介质层2C上的矩形的电极。电容器用内部电极7B是形成在介质层2D上的矩形的电极。电容器用内部电极7A的图3中右侧的区域和电容器用内部电极7B的图3中左侧的区域经介质层2C而相面对。输入输出用通路电极8是连接设置在介质层2C上的通路孔和设置在介质层2D上的通路孔的电极。该输入输出用通路电极8与电感器用通路电极6A同轴设置,连接着电容器用内部电极7A和输入输出电极3。接地用通路电极9是设置在介质层2D上的通路孔,该接地用通路电极9与电感器用通路电极6B同轴设置,连接着电容器用内部电极7B和接地电极4。把电容器用内部电极7A和电容器用内部电极7B的相互面对的电极面积设定得能够获得必要的电容量。在以上的叠层型谐振器I中,各电极构成LC并联谐振电路。这里,从上面透视时输入输出电极3和电容器用内部电极7B并不重合。输入输出电极3和接地电极4 一般是用丝网印刷之类的厚膜形成方法来制作,所以尺寸离散大。在滚筒研磨叠层体时,可能磨掉输入输出电极3和接地电极4的电极的一部分而使尺寸减小。因此,假如输入输出电极3和电容器用内部电极7B重合的话,在输入输出电极3和电容器用内部电极7B之间就会产生设计上不想要的电容量,还可能因电极形状的离散而产生该容量的离散。但是,由于从上面透视下来时输入输出电极3和电容器用内部电极7B并不重合,所以能够防止上述的设计上不想要的电容量的产生,即使输入输出电极3和接地电极4形状有变化,也能使LC并联谐振电路的电容成分稳定,从而能够抑制谐振器特性的变化。图4是叠层型谐振器I的等效电路图。电容器用内部电极7A和电容器用内部电极7B构成电容Cl。电感器用通路电极6A、6B和电感器用内部电极5形成环状,电感器用内部电极5构成电感LI,电感器用通路电极6A构成电感L2,电感器用通路电极6B构成电感L3。这些电容和电感构成LC并联谐振电路,经输入输出用通路电极8和接地用通路电极9并联连接在输入输出电极3和接地电极4之间,输入输出电极3连接到LC并联谐振电路上。输入输出用通路电极8构成电感L4,接地用通路电极9构成电感L5。这种构成中,由于输入输出电极3和接地电极4与LC并联谐振电路的连接靠通路孔来进行,所以比原来那样用引出线路的情况连接可靠性就更高。由于用LGA插件构成,所以安装到安装基板时的电极接触可靠性也就高,在安装到安装基板时无需叠层体2的侧面的锡焊或安装基板上的焊锡位就能够高密度地安装,安装时不要焊接工序,有望减少工序数。由输入输出用通路电极8和接地用通路电极9构成的电感L4、L5的作用是寄生电感成分,对LC谐振电路赋以不想要的寄生电感成分。但是,输入输出用通路电极8的长度等于介质层2C和介质层2D的合计厚度,接地用通路电极9的长度等于介质层2D的厚度,成为衰减特性劣化原因的开路短截线的长度很短。因此,能够抑制上述不想要的寄生电感成分对叠层型谐振器I的衰减特性的影响。由于在叠层体2的内部构成电感器用通路电极6A、6B和电感器用内部电极5,所以在叠层体2的电镀处理等时,不会产生电极腐蚀。因此,不会增加滤波器的损耗。由于把电感器用通路电极6A、6B和电感器用内部电极5在叠层体2的内部构成环状,所以很难受到叠层体2的外部电磁场的影响,能够抑制特性变动。因此,屏蔽性和抑制不希望的辐射的性能好,能够构成直到高频区域都稳定的电气特性的叠层型谐振器I。这里,叠层型谐振器I中电感器的环面垂直于叠层体2的短边方向,而将叠层型谐振器I做成小型,但是,也可以使电感器的环面垂直于叠层体2的长边方向。把电容器用内部电极7B设置在与安装面邻接的介质层2D的上表面,而把电容器用内部电极7A设置在与介质层2D邻接的介质层2C的上面,但是,也可以改变电容器用内部电极7B与电容器用内部电极7A的上下关系。这里,从上面透视时电容器用内部电极7A与接地电极4不重合,但是,也可以使电容器用内部电极7A与接地电极4重合。由于把电容器用内部电极7B配置在电容器用内部电极7A与接地电极4之间,所以即使这些电极重合也不会产生不想要的电容量。下面说明第二实施方式的叠层型谐振器。第二实施方式的叠层型谐振器在叠层体内部具备两个谐振电路,在安装面上具备两个接地电极,这一点不同于第一实施方式的构成。图5是该谐振器的透过式立体图,图6的该谐振器的断面图。叠层型谐振器11在叠层体12的安装面上具备输入输出电极13和接地电极14A、14B ;叠层体12具备多个介质层12A 12D。在叠层体12的内部设置有电感器用内部电极
15、电感器用通路电极16A 16C、电容器用内部电极17A 17C、输入输出用通路电极18和接地用通路电极19A、19B。电感器用内部电极15是形成在介质层12B上的长条状的电极;电感器用通路电极16A是设置在介质层12B上的通路孔。该电感器用通路电极16A被设置在电感器用内部电极15的中央的下方,连接着电感器用内部电极15和电容器用内部电极17A。电感器用通路电极16B、16C分别是连接设置在介质层12B上的通路孔和设置在介质层12C上的通路孔的电极。这些电感器用通路电极16B、16C被设置在电感器用内部电极15的两端的下方,连接着电感器用内部电极15和电容器用内部电极17B、17C。电容器用内部电极17A是形成在介质层12C上的矩形的电极;电容器用内部电极17B、17C分别是形成在介质层12D上的矩形的电极。电容器用内部电极17A的两端侧的区域和电容器用内部电极17B、17C各自的靠叠层体中央一头的区域经介质层12C相互面对。输入输出用通路电极18是连接设置在介质层12C上的通路孔和设置在介质层12D上的通路孔的电极。该输入输出用通路电极18与电感器用通路电极16A同轴设置,连接着电容器用内部电极17A和输入输出电极13。接地用通路电极19A、19B是设置在介质层12D上的通路孔,这些接地用通路电极19A、19B分别与电感器用通路电极16B、16C同轴设置,连接着电容器用内部电极17B、17C和接地电极14A、14B。在以上构成的叠层型谐振器11中,两个LC并联谐振电路成为并联连接的电路结构。这里,从上面透视时,输入输出电极13和电容器用内部电极17B、17C并不重合。这样,就能够防止上述的不想要的电容量的产生,即使输入输出电极13形状有变化,也能稳定LC并联谐振电路的电容成分,从而能够防止谐振器特性的变化。图7是叠层型谐振器11的等效电路图。电容器用内部电极17A和电容器用内部电极17B构成电容C11。电感器用通路电极16A、16B和电感器用内部电极15形成环状,电感器用内部电极15的一部分构成电感Lll,电感器用通路电极16A构成电感L14,电感器用通路电极16B构成电感L13。这些电容和电感构成第一个LC并联谐振电路,经输入输出用通路电极18和接地用通路电极19并联连接在输入输出电极13和接地电极14A之间。电容器用内部电极17A和电容器用内部电极17C构成电容C12。电感器用通路电极16A、16C和电感器用内部电极15形成环状,电感器用内部电极15的一部分构成电感L12,电感器用通路电极16A构成电感L14,电感器用通路电极16C构成电感L15。这些电容和电感构成第二个LC并联谐振电路,经输入输出用通路电极18和接地用通路电极19B并联连接在输入输出电极13和接地电极14B之间。按照以上的电路结构,把两个LC并联电路并联连接起来的谐振电路用作叠层型谐振器11。输入输出用通路电极18构成电感L17,接地用通路电极19A构成电感L16,接地用通路电极19B构成电感L18。这些电感都起寄生电感成分的作用,但是,各自的长度很短,所以能引起衰减特性劣化的开路短截线的长度就很短。因此,能够抑制不想要的寄生成分对叠层型谐振器11的衰减特性的影响。这样,不管设置在叠层体内部的谐振电路结构如何,都能够实施本发明,都能够抑制不想要的寄生成分对叠层型谐振器的衰减特性的影响。由于电感器用通路电极和电感器用内部电极在叠层体的内部构成为环状,所以能够防止电镀处理时的电极腐蚀,抑制外部电磁场的影响,能够抑制特性变动。然后说明第三实施方式的叠层型滤波器。第三实施方式的叠层型滤波器在叠层体内构成两个谐振电路,这一点与第一实施方式的构成不同。各谐振电路的电路结构与第一实施方式的谐振电路相同。图8是该滤波器的透过式立体图。叠层型滤波器21在叠层体22的安装面上具备输入输出电极23、33和接地电极24、34。在叠层体22的内部设置有电感器用内部电极25、35、电感器用通路电极26A、26B、36A、36B、电容器用内部电极27A、27B、37A、37B、输入输出用通路电极28、38和接地用通路电极29、39。输入输出电极23、接地电极24、电感器用内部电极25、电感器用通路电极26A、26B、电容器用内部电极27A、27B、输入输出用通路电极28和接地用通路电极29构成第一个LC并联谐振电路。输入输出电极33、接地电极34、电感器用内部电极35、电感器用通路电极36A、36B、电容器用内部电极37A、37B、输入输出用通路电极38和接地用通路电极39构成第二个LC并联谐振电路。第一个LC并联谐振电路和第二个LC并联谐振电路排列在叠层体22内,两者环面相面对,从其排列方向看,两者环路重合。在以上构成的叠层型滤波器21中,第一个LC并联谐振电路和第二个LC并联谐振电路共有通过各自环路的磁通,成为两个LC并联谐振电路磁场耦合的电路结构。这里,从上面透视时输入输出电极23和电容器用内部电极27B并不重合;从上面透视时输入输出电极33和电容器用内部电极37B并不重合。这样,就能够防止不想要的电容量的产生,即使输入输出电极23、33形状有变化,也能稳定LC并联谐振电路的电容成分,从而能够防止谐振器特性的变化。图9是叠层型滤波器21的等效电路图。电容器用内部电极27A和电容器用内部电极27B构成电容C21。电感器用通路电极26A、26B和电感器用内部电极25形成环状,电感器用内部电极25构成电感L21,电感器用通路电极26A构成电感L22,电感器用通路电极26B构成电感L23。这些电容和电感构成第一个LC并联谐振电路,经输入输出用通路电极28和接地用通路电极29并联连接在输入输出电极23和接地电极24之间。
电容器用内部电极37A和电容器用内部电极37B构成电容C31。电感器用通路电极36A、36B和电感器用内部电极35形成环状,电感器用内部电极35构成电感L31,电感器用通路电极36A构成电感L32,电感器用通路电极36B构成电感L33。这些电容和电感构成第二个LC并联谐振电路,经输入输出用通路电极38和接地用通路电极39并联连接在输入输出电极33和接地电极34之间。输入输出电极23与第一个LC并联谐振电路连接,输入输出电极33与第二个LC并联谐振电路连接,各LC并联谐振电路分别构成输入输出级谐振电路。各LC并联谐振电路中的环路重合而产生磁场耦合M21。按照以上的电路结构,该叠层型滤波器21用作由两级LC并联谐振器构成的带通滤波器。输入输出用通路电极28构成电感L24,输入输出用通路电极38构成电感L34,接地用通路电极29构成电感L25,接地用通路电极39构成电感L35。这些电感都起寄生电感成分的作用,但是,各自的长度很短,可导致衰减特性劣化的开路短截线的长度就很短。因此,能够抑制不想要的寄生电感对叠层型滤波器21的衰减特性的影响。这样,不管设置在叠层体内部的谐振电路结构如何,都能够实施本发明,都能够抑制不想要的寄生电感对叠层型谐振器的衰减特性的影响。由于电感器用通路电极和电感器用内部电极在叠层体的内部构成为环状,所以能够防止电镀处理时的电极腐蚀,抑制外部电磁场的影响,能够抑制特性变动。然后说明第四实施方式的叠层型滤波器。第四实施方式的叠层型滤波器在叠层体内有中间级谐振电路,这一点与第三实施方式的构成不同。图10是该滤波器的透过式立体图。叠层型滤波器41在叠层体42的安装面上具备输入输出电极43、63和接地电极44、54、64。在叠层体42的内部设置有电感器用内部电极45、55、65、电感器用通路电极46A、46B、56A、56B、66A、66B、电容器用内部电极47A、47B、57A、57B、67A、67B、输入输出用通路电极48、68和接地用通路电极49、59、69。输入输出电极43、接地电极44、电感器用内部电极45、电感器用通路电极46A、46B、电容器用内部电极47A、47B、输入输出用通路电极48和接地用通路电极49构成第一个输入输出级LC并联谐振电路。接地电极54、电感器用内部电极55、电感器用通路电极56A、56B、电容器用内部电极57A、57B和接地用通路电极59构成中间级LC并联谐振电路。在该中间级LC并联谐振电路中未设置输入输出用通路电极和输入输出电极。输入输出电极63、接地电极64、电感器用内部电极65、电感器用通路电极66A、66B、电容器用内部电极67A、67B、输入输出用通路电极68和接地用通路电极69构成第二个输入输出级LC并联谐振电路。三个LC并联谐振电路排列在叠层体42内,三者环面相面对,从其排列方向看,三者的环路重合。在以上的构成的叠层型滤波器41中,三个LC并联谐振电路共有通过各自环路的磁通,相邻的LC并联谐振电路之间磁场耦合。这里,从上面透视时输入输出电极43和电容器用内部电极47B并不重合;且从上面透视时输入输出电极63和电容器用内部电极67B不重合。这样,就能够防止不想要的电容量的产生,即使输入输出电极43、63形状有变化,也能稳定LC并联谐振电路的电容成分,从而能够防止谐振器特性的变化。图11是叠层型滤波器41的等效电路图。电容器用内部电极47A和电容器用内部电极47B构成电容C41。电感器用通路电极46A、46B和电感器用内部电极45形成环状,电感器用内部电极45构成电感L41,电感器用通路电极46A构成电感L42,电感器用通路电极46B构成电感L43。这些电容和电感构成第一个输入输出级LC并联谐振电路,经输入输出用通路电极48和接地用通路电极49并联连接在输入输出电极43和接地电极44之间。电容器用内部电极57A和电容器用内部电极57B构成电容C51。电感器用通路电极56A、56B和电感器用内部电极55形成环状,电感器用内部电极55构成电感L51,电感器用通路电极56A构成电感L52,电感器用通路电极56B构成电感L53。这些电容和电感构成中间级LC并联谐振电路,经接地用通路电极59连接在接地电极54上。电容器用内部电极67A和电容器用内部电极67B构成电容C61。电感器用通路电极66A、66B和电感器用内部电极65形成环状,电感器用内部电极65构成电感L61,电感器用通路电极66A构成电感L62,电感器用通路电极66B构成电感L63。这些电容和电感构成第二个输入输出级LC并联谐振电路,经输入输出用通路电极68和接地用通路电极69并联连接在输入输出电极63和接地电极64之间。输入输出电极43与第一个输入输出级LC并联谐振电路连接,输入输出电极63与第二个输入输出级LC并联谐振电路连接。各LC并联谐振电路中的环路重合而产生磁场耦合 M41、M42。按照以上的电路结构,该叠层型滤波器41用作由三级LC并联谐振器构成的带通滤波器。输入输出用通路电极48构成电感L44,输入输出用通路电极68构成电感L64,接地用通路电极49构成电感L45,接地用通路电极59构成电感L55,接地用通路电极69构成电感L65。这些电感都起寄生电感成分的作用,但是,各自的长度很短,可引起衰减特性劣化的开路短截线的长度就很短。因此,能够抑制不想要的寄生电感对叠层型滤波器41的衰减特性的影响。这样,不管设置在叠层体内部的谐振电路结构如何,都能够实施本发明的叠层型滤波器,都能够抑制不想要的寄生成分对叠层型谐振器的衰减特性的影响。由于电感器用通路电极和电感器用内部电极在叠层体的内部构成为环状,所以能够防止电镀处理时的电极腐蚀,抑制外部电磁场的影响,能够抑制特性变动。然后说明第五实施方式的叠层型滤波器。第五实施方式的叠层型滤波器在反向构成中间级谐振电路这一点与第四实施方式的构成不同。图12是该滤波器的透过式立体图。叠层型滤波器71在叠层体72的安装面上具备输入输出电极73、93和接地电极74、84、94。在叠层体72的内部设置有电感器用内部电极75、85、95、电感器用通路电极76A、76B、86A、86B、96A、96B、电容器用内部电极77A、77B、87A、87B、97A、97B、输入输出用通路电极78、98和接地用通路电极79、89、99。输入输出电极73、接地电极74、电感器用内部电极75、电感器用通路电极76A、76B、电容器用内部电极77A、77B、输入输出用通路电极78和接地用通路电极79构成第一个输入输出级LC并联谐振电路。接地电极84、电感器用内部电极85、电感器用通路电极86A、86B、电容器用内部电极87A、87B和接地用通路电极89构成中间级LC并联谐振电路。在该中间级LC并联谐振电路中未设置输入输出用通路电极和输入输出电极。输入输出电极93、接地电极94、电感器用内部电极95、电感器用通路电极96A、96B、电容器用内部电极97A、97B、输入输出用通路电极98和接地用通路电极99构成第二个输入输出级LC并联谐振电路。三个LC并联谐振电路排列在叠层体72内,各个环面相互面对,从其排列方向看,各个环路重合。中间级LC并联谐振电路的环路的方向与输入输出级LC并联谐振电路相反,中间级LC并联谐振电路的接地电极84配置在输入输出电极73、93之间。这样,就改善了输入输出电极73、93之间的隔离。在以上构成的叠层型滤波器71中,三个LC并联谐振电路共有通过各个环路的磁通,相邻的LC并联谐振电路之间磁场耦合。这里,从上面透视时输入输出电极73和电容器用内部电极77B并不重合;且从上面透视时输入输出电极93和电容器用内部电极97B不重合。这样,就能够防止不想要的电容量的产生,即使输入输出电极73、93形状有变化,也能稳定LC并联谐振电路的电容成分,从而能够防止谐振器特性的变化。图13是叠层型滤波器71的等效电路图。电容器用内部电极77A和电容器用内部电极77B构成电容C71。电感器用通路电极76A、76B和电感器用内部电极75形成环状,电感器用内部电极75构成电感L71,电感器用通路电极76A构成电感L72,电感器用通路电极76B构成电感L73。这些电容和电感构成第一个输入输出级LC并联谐振电路,经输入输出用通路电极78和接地用通路电极79并联连接在输入输出电极73和接地电极74之间。电容器用内部电极87A和电容器用内部电极87B构成电容C81。电感器用通路电极86A、86B和电感器用内部电极85形成环状,电感器用内部电极85构成电感L81,电感器用通路电极86A构成电感L82,电感器用通路电极86B构成电感L83。这些电容和电感构成中间级LC并联谐振电路,经接地用通路电极89连接在接地电极84上。电容器用内部电极97A和电容器用内部电极97B构成电容C91。电感器用通路电极96A、96B和电感器用内部电极95形成环状,电感器用内部电极95构成电感L91,电感器用通路电极96A构成电感L92,电感器用通路电极96B构成电感L93。这些电容和电感构成第二个输入输出级LC并联谐振电路,经输入输出用通路电极98和接地用通路电极99并联连接在输入输出电极93和接地电极94之间。输入输出电极73与第一个输入输出级LC并联谐振电路连接,输入输出电极93与第二个输入输出级LC并联谐振电路连接。各LC并联谐振电路中的环路重合而产生磁场耦合 M71、M72。按照以上的电路结构,该叠层型滤波器71用作由三级LC并联谐振器构成的带通滤波器。输入输出用通路电极78构成电感L74,输入输出用通路电极98构成电感L94,接地用通路电极79构成电感L75,接地用通路电极89构成电感L84,接地用通路电极99构成电感L95。这些电感都起寄生电感成分的作用,但是,各个长度很短,可引起衰减特性劣化的开路短截线的长度就很短。因此,能够抑制不想要的寄生电感对叠层型滤波器71的衰减特性的影响。这样,不管设置在叠层体内部的谐振电路结构如何,都能够实施本发明的叠层型滤波器,都能够抑制不想要的寄生成分对叠层型谐振器的衰减特性的影响。由于电感器用通路电极和电感器用内部电极在叠层体的内部构成为环状,所以能够防止电镀处理等时的电极腐蚀,抑制外部电磁场的影响,能够抑制特性变动。
权利要求
1.一种叠层型谐振器,把成为接地电极或输入输出电极的安装面电极,形成在将多个介质层层叠起来构成的叠层体的安装面上,其具备: 形成在叠层体的不同介质层上而相互面对的第一和第二电容器用内部电极、 形成在不同于所述第一和第二电容器用内部电极的介质层上的电感器用内部电极、 导通到所述电感器用内部电极和所述第一电容器用内部电极的第一电感器用通路电极、 导通到所述电感器用内部电极和所述第二电容器用内部电极的第二电感器用通路电极、 导通到所述第一电容器用内部电极和第一安装面电极的第一安装面连接用通路电极、和 导通到所述第二电容器用内部电极和第二安装面电极的第二安装面连接用通路电极; 所述电感器用内部电极形成于所述叠层体的内部; 所述第一电容器用内部电极被配置在比第二电容器用内部电极更靠安装面一侧处,从所述叠层体的一个主面垂直透视时,不重合在所述第二安装面电极上。
2.根据权利要求1所述的叠层型谐振器,其特征在于,同轴形成所述第一电感器用通路电极和所述第一安装面连接用通路电极;同轴形成所述第二电感器用通路电极和所述第二安装面连接用通路电极。
3.根据权利要求1或2所述的叠层型谐振器,其特征在于,从所述叠层体的一个主面垂直透视时,所述第二电容器用内部电极重合在所述第一安装面电极上。
4.根据权利要求1所述的叠层型谐振器,其特征在于,所述第一电容器用内部电极被形成在与所述安装面邻接的介质层上。
5.一种叠层型滤波器,把成为接地电极或输入输出电极的安装面电极形成在将多个介质层层叠起来构成的叠层体的安装面上,把相互耦合的多个谐振电路形成在所述叠层体的内部; 输入输出级谐振电路分别具备: 形成在叠层体的不同的介质层上而相互面对的第一和第二电容器用内部电极、 形成在不同于所述第一和第二电容器用内部电极的介质层上的电感器用内部电极、 导通到所述电感器用内部电极和所述第一电容器用内部电极的第一电感器用通路电极、 导通到所述电感器用内部电极和所述第二电容器用内部电极的第二电感器用通路电极、 导通到所述第一电容器用内部电极和第一安装面电极的第一安装面连接用通路电极、和 导通到所述第二电容器用内部电极和第二安装面电极的第二安装面连接用通路电极; 所述电感器用内部电极形成于所述叠层体的内部; 所述第一电容器用内部电极被配置在比第二电容器用内部电极更靠近安装面一侧处,从所述叠层体的一个主面垂直透视时,不重合在所述第二安装面电极上。
6.根据权利要求5所述的叠层型滤波器,其特征在于,同轴形成所述第一电感器用通路电极和所述第一安装面连接用通路电极;同轴形成所述第二电感器用通路电极和所述第二安装面连接用通路电极。
7.根据权利要求5或6所述的叠层型滤波器,其特征在于,从所述叠层体的一个主面垂直透视时,所述第二电容器用内部电极重合在所述第一安装面电极上。
8.根据权利要求5所述的叠层型滤波器,其特征在于所述第一电容器用内部电极被形成在与所述安装面邻接的介质层上。
9.根据权利要求5所述的叠层型滤波器,其特征在于,具备与所述输入输出级谐振电路中的至少一方耦合的中间级谐振电路;所述中间级谐振电路具备所述第一和第二电容器用内部电极、所述电感器用内部电极、所述第一电感器用通路电极、所述第二电感器用通路电极、以及连接到所述第一和第二电容器用内部电极之一方和接地电极的安装面连接用通路电极。
10.根据权利要求9所述的叠层型滤波器,其特征在于,所述安装面连接用通路电极直接连接在所述接地电极上。
11.根据权利要求9所述的叠层型滤波器,其特征在于,所述中间级谐振电路的接地电极被配置在所述安装面的所述输入输出电极之间。
12.根据权利要求5所述的叠层型滤波器,其特征在于,各谐振电路的排列方向垂直于所述介质层的层叠方向,各个谐振电路的电感器用内部电极、第一电感器用通路电极和第二电感器用通路电极形成为环路状。
13.根据权利要求12所述的叠层型滤波器,其特征在于,从排列方向看,所述各个谐振电路的电感器用内部电极、第一电感器用通路电极和第二电感器用通路电极形成的环路相重合。
14.根据权利要求12或13所述的叠层型滤波器,其特征在于,各个谐振电路中的输入输出级谐振电路的所述电感器用内部电极、第一电感器用通路电极和第二电感器用通路电极形成的环路的方向相同。
15.根据权利要求12或13所述的叠层型滤波器,其特征在于,各个谐振电路中的输入输出级的两个谐振电路的所述电感器用内部电极、第一电感器用通路电极和第二电感器用通路电极形成的环路的方向相反。
16.根据权利要求5所述的叠层型滤波器,其特征在于,各谐振电路的电感器用内部电极中的至少一个的电极宽度不同于其他电感器用内部电极的电极宽度。
17.根据权利要求5所述的叠层型滤波器,其特征在于,各谐振电路的电感器用内部电极中的两个或以 上,形成在相同的介质层上。
18.根据权利要求5所述的叠层型滤波器,其特征在于,各谐振电路的电感器用内部电极中的至少一个,形成在不同于其他电感器用内部电极的介质层上。
全文摘要
提供一种抑制电感成分或电容成分从而能够抑制谐振电路的频率特性的劣化的叠层型谐振器和叠层型滤波器。叠层型谐振器(1)的内部设置有电容器用内部电极(7A、7B)、电感器用内部电极(5)、电感器用通路电极(6A、6B)、接地用通路电极(9)和输入输出用通路电极(8)。接地用通路电极(9)和输入输出用通路电极(8)形成在邻接安装面的介质层上或与该介质层相邻接的介质层上。被配置在更靠安装面一侧处的电容器用内部电极(7A)在垂直透视时不与输入输出电极(3)重合。
文档编号H03H9/46GK103095245SQ201210540740
公开日2013年5月8日 申请日期2009年1月9日 优先权日2008年1月17日
发明者野阪浩司 申请人:株式会社村田制作所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1