一种ad转换电路的制作方法

文档序号:7527489阅读:1676来源:国知局
一种ad转换电路的制作方法
【专利摘要】本发明涉及一种AD转换电路,使用AD7606芯片取代运放电路及MAX1320ECM的AD转换电路,将需转换的模拟信号经两级RC滤波后接到AD7606芯片的8路模拟量输入引脚中,通过该芯片将8路模拟信号同步转换成16位分辨率的数字量信号,再将这16位数字量信号接到FPGA中。所述AD7606芯片具有1MΩ的输入阻抗的输入缓冲器,二阶抗混叠模拟滤波器,具有模拟输入钳位保护功能,有16位数字输出端口,提高了AD转后的分辨率。
【专利说明】—种八0转换电路

【技术领域】
[0001]本发明涉及37(}的主控中仙转换技术,具体涉及一种使用八07606进行多通道同步采样,同步转换的技术。

【背景技术】
[0002]目前的10.的37(}项目中的主控中的仙转换大多采用的是先用运放1064(:芯片对采样信号经行隔离放大,再使用嫩^13202(?对隔离放大后的信号经行仙转换,然后再将转换后的数字信号送到??以中。
[0003]这种采样转换的方式有如下缺点:
[0004]1、采样的信号在进入运放前,先要经过两级%滤波,再通过运放进行隔离放大,这样,采样的信号易受电阻,电容和运放的品质特性影响
[0005]2,^X1320201提供8路模拟量同步转换成14位数字量,转换后的分辨率较低。


【发明内容】

[0006]针对上述问题,本发明的目的在于提供一种新型多路同步仙转换电路,确保仙转换后的信号分辨率更高,尽可能的减小外部因素对仙转换精度的影响。具体技术方案如下:
[0007]一种仙转换电路,包括八07606芯片和??以,其中,所述八07606芯片包括8路模拟量输入引脚,其用于将需转换的模拟信号接到该8路模拟量输入引脚中并进行转换;所述
连接八07606芯片,转换后的信号由八07606芯片发送到??以中。
[0008]进一步地,所述八07606芯片将需转换的模拟信号经两级%滤波后接到八07606芯片的8路模拟量输入引脚中。
[0009]进一步地,所述八07606芯片将8路模拟信号同步转换成16位分辨率的数字量信号。
[0010]进一步地,所述仙7606芯片具有110的输入阻抗的输入缓冲器和二阶抗混叠模拟滤波器,用于模拟输入钳位保护。
[0011〕 进一步地,所述八07606芯片具有16位数字输出端口,用于提高仙转后的分辨率。
[0012]进一步地,所述二阶抗混叠模拟滤波器为一个衰减为约40(18的前端二阶抗混叠模拟滤波器。
[0013]进一步地,所述前端二阶抗混叠模拟滤波器以2001(--的吞吐率进行采样,转换过程和数据采集通过信号和内部振荡器进行控制。
[0014]进一步地,所述八07606芯片具有2个⑶附X引脚,用于使8个模拟输入或者组4个模拟输入通道能够同步采样。
[0015]进一步地,所述仙7606芯片具有数字滤波器,其用于提供过采样功能。
[0016]进一步地,还具有阻抗信号调理放大器,低压差稳压器100,片上精密基准和基准缓冲器,跟踪与保持电路,转换时钟,模拟输入钳位保护和/或2.3?〖V的
[0017]与目前现有技术相比,本发明使用八07606芯片取代运放电路及嫩^13202(?的八0转换电路,将需转换的模拟信号经两级%滤波后接到八07606芯片的8路模拟量输入引脚中,通过该芯片将8路模拟信号同步转换成16位分辨率的数字量信号,再将这16位数字量信号接到??(仏中。所述虹)7606芯片具有110的输入阻抗的输入缓冲器,二阶抗混叠模拟滤波器,具有模拟输入钳位保护功能,有16位数字输出端口,提高了仙转后的分辨率,具体而目:
[0018]1、转换后的分辨率高;
[0019]2、外围电路结构简单,便于安装;
[0020]3、不易受外部因素影响;
[0021]4、简化了数据采集系统的设计。

【专利附图】

【附图说明】
[0022]图1?图4:现有的8路仙同步转换电路
[0023]图5 407706芯片的功能框图
[0024]图6:八07606的接线图

【具体实施方式】
[0025]下面根据附图对本发明进行详细描述,其为本发明多种实施方式中的一种优选实施例。
[0026]目前的8路仙同步转换电路是通过二级%滤波,再隔离放大,然后才进行同步八0转换送到??以中,电路图见图1?图4。由此可知采样的信号在进入运放前,先要经过两级%滤波,再通过运放进行隔离放大,这样,采样的信号易受运放的品质特性影响,^1320201转换后的分辨率为14位,分辨率较小。
[0027]本发明用虹)7606代替%滤波电路,运放隔离电路及嫩^13202(?的同步转换电路,需要采集进行转换的信号滤波后直接进入八07606中,虹)7606的功能框图见图5,虹)7606是高速、低功耗、16位8通道同步采样,支持真正的±107和±5乂双模数转换器。输入信号可进行同步采样,以保留输入通道上信号的相关相位信息。该转换器采用5极性信号输入:它包含低噪声、高输入阻抗信号调理放大器,的模拟输入阻抗。同时八07606集成了一个衰减为约40(18的前端二阶抗混叠模拟滤波器,能以高达2001(--的快速吞吐率进行采样,转换过程和数据采集通过信号和内部振荡器进行控制,2个引脚使8个模拟输入或者组4个模拟输入通道能够同步采样,仙7606具有过采样功能,通过数字滤波器提供过采样功能,可选的过采样模式进一步提高了噪声性能,200巧?3时的3见?典型值为90(18信噪比,对于较低的吞吐率情况可减少输出码扩展。同时该器件内置[00(低压差稳压器)、片上精密基准和基准缓冲器、跟踪与保持电路、转换时钟、模拟输入钳位保护和2.3?讯的抑虹犯,大大简化了数据采集系统的设计,电路图见图6。
[0028]上面结合附图对本发明进行了示例性描述,显然本发明具体实现并不受上述方式的限制,只要采用了本发明的方法构思和技术方案进行的各种改进,或未经改进直接应用于其它场合的,均在本发明的保护范围之内。
【权利要求】
1.一种AD转换电路,其特征在于,包括AD7606芯片和FPGA,其中,所述AD7606芯片包括8路模拟量输入引脚,其用于将需转换的模拟信号接到该8路模拟量输入引脚中并进行转换;所述FPGA连接AD7606芯片,转换后的信号由AD7606芯片发送到FPGA中。
2.如权利要求1所述的AD转换电路,其特征在于,所述AD7606芯片将需转换的模拟信号经两级RC滤波后接到AD7606芯片的8路模拟量输入引脚中。
3.如权利要求1或2所述的AD转换电路,其特征在于,所述AD7606芯片将8路模拟信号同步转换成16位分辨率的数字量信号。
4.如权利要求1-3中任一项所述的AD转换电路,其特征在于,所述AD7606芯片具有IMΩ的输入阻抗的输入缓冲器和二阶抗混叠模拟滤波器,用于模拟输入钳位保护。
5.如权利要求1-4中任一项所述的AD转换电路,其特征在于,所述AD7606芯片具有16位数字输出端口,用于提高AD转后的分辨率。
6.如权利要求4或5所述的AD转换电路,其特征在于,所述二阶抗混叠模拟滤波器为一个衰减为约40dB的前端二阶抗混叠模拟滤波器。
7.如权利要求6所述的AD转换电路,其特征在于,所述前端二阶抗混叠模拟滤波器以200KSPS的吞吐率进行采样,转换过程和数据采集通过CONVST信号和内部振荡器进行控制。
8.如权利要求1-7中任一项所述的AD转换电路,其特征在于,所述AD7606芯片具有2个CONVST引脚,用于使8个模拟输入或者组4个模拟输入通道能够同步采样。
9.如权利要求1-8中任一项所述的AD转换电路,其特征在于,所述AD7606芯片具有数字滤波器,其用于提供过采样功能。
10.如权利要求1-9中任一项所述的AD转换电路,其特征在于,还具有阻抗信号调理放大器,低压差稳压器LD0,片上精密基准和基准缓冲器,跟踪与保持电路,转换时钟,模拟输入钳位保护和/或2.3?5V的VDRIVE。
【文档编号】H03M1/12GK104467853SQ201410733706
【公开日】2015年3月25日 申请日期:2014年12月5日 优先权日:2014年12月5日
【发明者】束龙胜, 刘建文, 杨振, 杨艳, 汪霞 申请人:安徽鑫龙电器股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1