用于校准差分电路中跨导或增益随工艺或条件变化的方法和设备与流程

文档序号:11290498阅读:686来源:国知局
用于校准差分电路中跨导或增益随工艺或条件变化的方法和设备与流程

相关申请的交叉引用

本申请要求享有2015年1月12日提交的题名为“methodsandapparatusforcalibratingfortransconductanceorgainoverprocessorconditionvariationsindifferentialcircuits”的美国专利申请no.14/595,106的权益,在此通过全文引用的方式将其明确地并入本文。

本公开通常涉及电子电路,并且特别地涉及用于校准差分电路的跨导或增益的设备和方法。



背景技术:

差分逻辑系列在用于无线通信的设备和处理器中获得普及。诸如平板计算机和手机之类的无线设备可以采用由于某些优点利用了差分逻辑电路的处理器。差分逻辑系列的示例可以包括共模逻辑(cml)和低电压差分信号(lvds)电路(例如门)。

这些差分电路以有限的电压摆幅提供了例如高速数据通信的优点。这些差分电路可以适用于诸如串行器/解串器(serdes)接口的应用。

采用差分电路的一个设计挑战是随工艺或条件变化而操作这些电路(诸如电压和/或温度的变化;共同地pvt变化)。



技术实现要素:

提供了设备的一些方面。设备包括被配置用于产生参考信号的校准电路,以及均被配置用于基于参考信号以相对于工艺或条件变化的经校准的跨导操作的至少一个差分电路。校准电路可以被配置为产生独立于至少一个差分电路的参考信号。

提供了用于操作至少一个差分电路的方法的一些方面。方法包括产生参考信号,以及基于参考信号以相对于工艺或条件变化的经校准的跨导操作至少一个差分电路。可以独立于至少一个差分电路而产生参考信号。

提供了另一设备的一些方面。设备包括被配置用于产生参考信号的校准电路,以及均被配置用于基于参考信号以相对于工艺或条件变化的经校准增益操作的至少一个差分电路。

提供了用于操作至少一个差分电路的另一方法的一些方面。方法包括产生参考信号,以及基于参考信号以相对于工艺或条件变化的经校准的增益操作至少一个差分电路。

应该理解,从以下详细说明书将使得设备和方法的其他方面对于本领域技术人员变得显而易见,其中借由示意说明的方式示出并描述了设备和方法的各个方面。如应该意识到的,这些方面可以以其他且不同的形式而实施,并且其数个细节能够各自各种不同地修改。因此,附图和详细说明书应该视作本质上是示意说明性而非限制性的。

附图说明

图1是差分电路的示例性实施例的示意图。

图2是产生用于差分电路的参考信号的校准电路的示例性实施例的示意图。

图3是校准电路的示例性实施例的操作的流程图。

图4是校准电路的另一示例性实施例的操作的流程图。

具体实施方式

以下结合附图阐述的详细说明书意在作为各个配置的说明并非意在仅展示其中可以实施在此所述概念的配置。详细说明书为了提供对各个概念的全面理解的目的而包括具体细节。然而,对于本领域技术人员应该明显的是可以不采用这些具体细节而实践这些概念。在一些情形中,以方框图形式示出了广泛已知的结构和部件以便于避免模糊这些概念。

术语“设备”应该构造为包括任何集成电路或系统,或者集成电路或系统的任何部分(例如驻留在集成电路中或系统的一部分中的部件、电路等)。术语“设备”也应该构造为包括任何中间产品,其中集成电路或系统与其他集成电路或系统(例如视频卡、母板等)或任何终端产品(例如移动电话、个人数字助理(pda)、台式计算机、膝上型计算机、手掌大小的计算机、平板计算机、操作站、游戏控制台、媒体播放器、基于计算机的模拟器等等)而组合。术语“方法”应该类似地构造为包括任何集成电路或系统、或集成电路或系统的任何部分、或任何中间产品或终端产品的操作,或者由该集成电路或系统(或其一部分)、中间产品、或终端产品所执行的任何步骤、工艺、算法等、或其任意组合。

词语“示例性”在此用于意味着用作示例、实例、或说明。在此描述为“示例性”的任何实施例不必构造为在其他实施例之上优选或有利的。同样,术语设备或方法的“实施例”并未要求本发明的所有实施例包括所述部件、结构、特征、功能、工艺、优点、益处或操作模式。

术语“连接”、“耦合”或其任意变形意味着在两个或多个元件之间直接或间接的连接或耦合,并且可以包括在“连接”或“耦合”在一起的两个元件之间存在一个或多个中间元件。元件之间的耦合或连接可以是物理的、逻辑的、或者其组合。如在此所使用的,作为数个非限定性和非穷举性示例,两个元件可以通过使用一个或多个引线、电缆和/或印刷电气连接、以及通过使用电磁能量诸如具有在射频区域、微波区域和光学(可见和不可见)区域中波长的电磁能量而视作“连接”或“耦合”在一起。

使用诸如“第一”、“第二”等名称对于在此元件的任何参考通常并未限制那些元件的数量或顺序。相反,这些名称在此用作在两个或更多元件或元件实例之间区分的方便方法。因此,对于第一和第二元件的参考并非意味着仅可以采用两个元件,或者第一元件必需在第二元件之前。对于信号的参考可以涉及承载了信号的下方信号线(例如ic上的金属线)。对于电阻器的参考可以同样地用于涉及所述电阻器的电阻。

如在此所使用的,单数形式“一”、“一个”和“该”意在也包括复数形式,除非上下文明确给出相反指示。应该进一步理解的是,当在此使用时术语“包括”规定了所述特征、整数、步骤、操作、元件和/或成分的存在,但是并未排除一个或多个其他特征、整数、步骤、操作、元件、成分、和/或其群组的存在或添加。

将展示用于被配置用于产生用于校准一个或多个差分电路的参考信号的校准电路的设备和方法的各个方面。差分电路的示例是包括晶体管的差分配对的cml缓冲器,其可以广泛地用于高速背板应用(诸如数据缓冲器、源退化电阻-电容均衡器、以及用于判定反馈均衡器的输入缓冲器)中。可以校准cml缓冲器的输出负载电阻以随pvt变化而恒定。然而,cml缓冲器的增益可以仍然改变,因为差分配对的跨导可以随着pvt变化而变化。在增益变化的情形下,输入的信号可以以不可预知的增益被放大。可以需要额外的设计操作或权衡以便于使得正确地处理输入信号以用于下一级。将展示设备和方法的各个方面,以高效地校准多个cml缓冲器的按照功率、面积和电路复杂性的全局的性能。

如本领域技术人员将易于知晓的,遍及本公开所展示的各个方面可以不限于此。例如,所展示的特征可以通常适用于lvds逻辑门和差分逻辑电路。此外,差分逻辑门或电路不限于缓冲器和/或serdes应用。因此,对于用于所展示设备或方法的具体应用的所有参考仅意在说明设备或方法的示例性方面,其中应该理解这些方面可以具有广泛不同的应用。

图1是差分电路的示例性实施例的示意图。差分电路例如包括cml缓冲器110和连续时间线性均衡器(ctle)120。cml缓冲器110提供数据至ctle120。在示例性实施例中,cml缓冲器110和ctle120是差分电路的示例,均包括晶体管的差分配对。在一个示例中,cml缓冲器110和ctle120适用于serdes应用。

cml缓冲器110包括晶体管112的差分配对,其包括n型晶体管mn1和mn2。晶体管112的差分配对接收差分输入in+和in-。下拉晶体管mn3基于参考信号vref产生尾电流itail。在示例性实施例中,参考信号是vref控制尾电流itail的偏置电压。尾电流itail放电至vss或接地。如本领域已知,跨导或gm可以表征为差分输入in+和in-的电流增益。n型晶体管mn1和mn2中的每一个n型晶体管基于跨导以及差分输入in+和in-而驱动尾电流itail的一部分。cml缓冲器110包括耦合至电源vdd(例如电压源vdd)的负载电阻器r1和r2,并且基于流过n型晶体管mn1和mn2的电流以及电阻器r1和r2的电阻而产生输出电压out110+和out110-。cml缓冲器110的增益(例如电压增益)可以是输出电压out110+和out110-与差分输入in+和in-的比率。

在该示例中,cml缓冲器110将输出电压out110+和out110-驱动通过在印刷电路板上的迹线190和192。ctle120接收cml缓冲器110的输出电压作为差分输入in120+和in120-。clte120包括晶体管122的差分配对,其包括n型晶体管mn4和mn5,以及耦合至电源vdd的负载电阻器r3和r4。ctle120基于参考信号vref分别产生通过n型晶体管mn6和mn7的尾电流itail120a和itail120b。尾电流itail120a和itail120b放电至vss或接地。ctle120进一步包括用于提供滤波功能的电容器c120和电阻器r120。根据本领域技术人员的知识,ctle120提供均衡化的输出out120+和out120-。ctle120可以具有如上所述的跨导(或gm)和电压增益。

图2是产生用于差分电路(诸如cml缓冲器110和ctle120)的参考信号的校准电路200的示例性实施例的示意图。在示例性实施例中,参考信号是提供至cml缓冲器110和ctle120的vref(或其他类型差分电路)。校准电路200提供装置以产生向cml缓冲器100和ctle120提供的参考信号vref而并未从cml缓冲器110和ctle120接收任何反馈。因此,校准电路200产生独立于cml缓冲器110和ctle120的参考信号vref。作为示例,该特征允许校准电路200产生并提供参考信号vref至多个差分电路,而无需管理多个反馈。此外,消除了路由发送多个反馈的复杂性。

如图1所述,诸如cml缓冲器110或ctle120之类的差分电路提供用于基于接收到的参考信号vref而以经校准跨导或经校准增益操作的装置。例如,参考信号vref控制cml缓冲器110或ctle120中的尾电流的生成,并且因此可以由参考信号vref或者基于参考信号vref而控制cml缓冲器110或ctle120的跨导和增益。通过校准参考信号vref,校准电路200可以使得cml缓冲器110或ctle120操作在经校准的跨导或增益下。因此,cml缓冲器或ctle120可以被配置为基于参考信号vref而以经校准跨导或增益操作。以下更详细描述这些特征。

校准电路200包括运算跨导放大器(ota)210。ota210提供用于接收参考信号vref的反馈的装置,并且校准电路200基于接收到的参考信号vref的反馈而产生参考信号vref。ota210包括晶体管mn21和mn22(均为n型晶体管)的差分配对。下拉n型晶体管mn29在一个示例中提供用于接收参考信号vref的反馈并且基于参考信号vref而产生尾电流itail210的装置。尾电流itail210流过晶体管mn21和mn2的差分配对,并且放电至vss或接地。p型晶体管mp21和mp22耦合至电源vdd(例如电压源),为ota210提供负载。

校准电路200进一步包括电阻器ra和rb以及电流源212。电流源212提供电流ip,并且基于电流ip和电阻器rb的电阻产生电压vin。电阻器rb提供用于将电流ip转换为电压vin的装置(例如电路)。电流ip是由校准电路200在产生参考信号vref中所采用的参考电流的示例。电压vin是由校准电路200在产生参考信号vref中所采用参考电压的示例。ota210(例如差分配对mn21和mn22)接收电压vin并且产生流过p型晶体管mp21和n型晶体管mn21的电流i21,以及流过p型晶体管mp22和n型晶体管mn22的电流i22。电流i21和电流i22是ota210的输出,并且基于ota210的跨导而产生,ota210的跨导如本领域已知的是基于尾电流itail210。

如下所述,基于电流i21和电流i22(并且因此基于ota210的输出)而产生电压v1。p型晶体管mp23和mp21形成电流镜,并且因此,流过p型晶体管mp23和n型晶体管mn21的电流i3镜像复制电流i21。n型晶体管mn23和mn28形成电流镜,并且因此,流过mn28的电流i28镜像复制或等于电流i3。p型晶体管mp22和mn22形成电流镜,并且因此,流过p型晶体管mp22和n型晶体管mn22的电流i2镜像复制电流i22。电流i2包括电流i28,以及流过n型晶体管mn24的电流i24。因此,电流i24可以描述为i2-i28,或i2-i3。n型晶体管mn24和mn26形成电流镜,并且因此,流过mn26的电流i1镜像复制或等于电流i24。基于电阻器rc和电流i1(也即i2-i3或i22-i21)而确定电压v1。因此,基于ota输出i22和i21而确定电压v1。

电流源214产生流过电阻器rd的电流i0。电压v0是基于电流i0和电阻器rd的。电流源212提供电流ip,并且基于电流ip和电阻器rb的电阻而产生电压vin。电流i0是由校准电路200在产生参考信号vref中所采用参考电流的示例。电压v0是由校准电路200在产生参考信号vref中所采用参考电压的示例。运算放大器220比较电压v1和v0,并且输出参考信号vref至差分电路,诸如cml缓冲器110和/或ctle120。参考信号vref返回馈送至ota210的mn29以控制电流itail210(以及因此,ota210的跨导)。

如上所述,ota210将小信号电压降vin转换为电流差i1(也即i2-i3或i22-i21)。由电阻(rc)将该电流差转换为电压v1。由运算放大器220将电压v1与参考电压v0比较,运算放大器220基于比较而产生参考信号vref。参考信号vref提供至差分电路(例如cml缓冲器110和/或ctle120)作为偏置电压,以在差分电路的每一个中产生尾电流。参考信号vref反馈至ota210作为偏置电压以产生尾电流itail210。参考信号vref的反馈允许校准电路200针对pvt变化校准参考信号vref。校准电路200可以由此控制差分电路(例如cml缓冲器110和/或ctle120)以操作在目标跨导或目标电压增益下,通过调整其尾电流(例如通过调整参考信号vref)。在一个示例中,差分电路(例如cml缓冲器110和/或ctle120)的跨导可以镜像复制ota210的跨导。以该方式,校准电路200校准用于ota210以及接收参考信号vref的差分电路的参考信号vref。以下进一步说明这些特征。

在示例性的实施例中,可以从例如位于与校准电路200分离的芯片的带隙电压(vbg)源而产生电流ip。仅为了示范而提供该示例,并且本公开的范围当然不限于此。如本领域已知的,带隙电压vbg相对于pvt变化是恒定的。在该示例中,电流ip可以描述如下:

ip=vbg/ron-chip,

其中电阻ron-chip是包括电阻器rb在内的电阻的芯片上部分。因为电阻器rb的电阻经受pvt变化,电流ip同样随pvt变化而变化。电阻器rb可以提供作为总电阻ron-chip的比率(例如其一部分)。因此,电阻器rb的电阻可以表示为:

rb=kb×ron-chip,

其中kb是常数(例如rb对ron-chip的比率)。

因此,电压vin可以表达为ip×rb,或者如下(替代对于以上所示ip和rb的表达式)

vin=kb×vbg

因此,电压vin可以在pvt变化期间保持恒定。以该方式,校准电路200可以在pvt变化期间保持电压vin恒定。

此外,ota210的增益(gain)(例如电压增益)可以表达为:

gain=gmn/gmp,

其中gmn表示n型晶体管mn21和mn22的跨导,以及gmp表示p型晶体管mp21和mp22的跨导。ota210的输出电压vout可以表达为:

vout=gain×vin,

以及ota210的输出电流iout可以表达为:

iout=gmp×vout,或者其等价形式

iout=gmp×(gmn/gmp×vin),或者最终地

iout=gmn×kb×vbg=i2-i3=i1

参考信号vref反馈至ota210(mn29),并且当电压v0和v1相等时稳定化了ota210。因此,

i1×rc=i0×rd,

其中rc和rd可以表达为:

rc=kc×ron-chip,以及rd=kd×ron-chip

换言之,电阻器rc和rd可以表达为总片上电阻ron-chip的一部分,并且kc和kd是表示该部分的常数。

电流i1和跨导gmn可以表达为:

i1=kd/kc×i0,以及

gmn=(kd/kc×i0)/(kb×vbg)。

在一个示例性实施例中,校准电路200可以利用电流i0以在pvt变化期间产生恒定的跨导gmn。如本领域已知,可以在pvt变化期间产生恒定的电流i0。在一个示例中,恒定电流i0可以使用被设计用于在pvt变化期间恒定的带隙电压vbg和片外电阻roff-chip产生恒定电流i0。得到的电流i0,

i0=vbg/roff-chip,

同样随pvt变化而恒定。在一个示例中,kd/kc的比率可以设置在1/2。电流i0可以设置在50ua。kb×vbg的值可以设置在50mv。在该示例中,跨导gmn是0.5m并且在pvt变化期间是恒定值。

在一个示例性实施例中,电流i0可以产生以不补偿pvt变化(例如电流i0随pvt变化而变化)。跨导((kd/kc×i0)/(kb×vbg))同样随着pvt变化而变化,因为ron-chip的电阻随pvt变化而变化。在示例性实施例中,校准电路200可以利用参考信号vref以实现差分电路,诸如cml缓冲器110,以操作在随pvt变化而是恒定的目标增益下。cml缓冲器110的增益(gain110)可以描述如下:

gain110=gmn×rl,

其中负载电阻器rl可以是图1的电阻器r1或r2,并且可以设计为电阻ron-chip的一部分。因此,ip×rl可以随pvt变化而是恒定的。gain110可以进一步描述为:

gain110=(kd/kc×ip×rl)/(kb×vbg)

rl的值可以正比于电阻ron-chip。因为ip的值是基于ron-chip,ip×rl的值可以因此随pvt变化而是恒定的。gain110的一个方面因此提供了增益正比于电流ip。如以上所示,可以校准cml缓冲器110的目标增益gain110以随pvt变化而是恒定的。在一个示例中,kb/kc的比率可以设置在1/2。ip×rl的值可以设置在200mv。vin(例如kb×vbg)可以设置在50mv。在该示例中,gain110是6db并且随pvt变化而是恒定的。

图3是校准电路200的示例性实施例的操作的流程图300。在302处,产生参考信号。在304处,至少一个差分电路基于参考信号而以相对于工艺或条件变化的经校准的跨导操作。参照图1,cml缓冲器110和ctle120是差分电路的示例,均包括晶体管(分别是112和122)的差分配对。参照图2和相关文本,校准电路200是产生参考信号vref的电路的示例,参考信号vref可以提供至差分电路(例如cml缓冲器110和/或ctle120)以在每个电路中产生尾电流。每个差分电路基于参考信号vref而以相对于pvt变化的经校准且恒定的跨导操作。校准电路200可以基于第一参考电流ip和第二参考电流i0而产生参考信号vref。参考信号vref可以反馈至校准电路以连续地调节输出。校准电路200在产生参考信号vref中并未从差分电路接收任何反馈,并且因此独立于差分电路的操作。

在306处,基于参考信号的反馈而调节参考信号。校准电路200可以基于参考信号的反馈通过ota210的操作而调节参考信号。参照图2和相关文本,ota210的晶体管mn29接收参考信号vref的反馈,并且产生流过了晶体管mn21和mn22的差分配对的尾电流itail210。ota210基于ota210的跨导而产生输出i21和i22,其接着基于前述尾电流itail210。

在一个示例中,校准电路200可以基于第一参考电流(例如ip)和第二参考电流(例如i1)而产生参考信号vref。在308处,可以将参考电流转换为参考电压。参照图2和相关文本,校准电路200利用电阻器rb将电流ip(例如参考电流或第一参考电流)转换为电压vin(例如参考电压),其向ota210提供作为输入电压。在310处,可以由ota基于参考电压而产生输出。参照图2和相关联文本,ota210基于电压vin而产生输出i21和i22。

在312处,参考电压可以随工艺或条件变化而保持恒定。参照图2和相关联文本,电流源212提供电流ip,并且基于电流ip和电阻器rb的电阻而产生电压vin。电流ip可以由例如定位在离开校准电路200的芯片的带隙电压(vbg)源而产生。仅为了示范而提供该示例,并且本公开的范围当然不限于此。如本领域已知的,带隙电压vbg随pvt变化而是恒定的。在该示例中,电流ip可以描述如下:

ip=vbg/ron-chip,

其中电阻ron-chip是电阻的芯片上部分,包括电阻器rb。因为电阻器rb的电阻经受pvt变化,电流ip同样地随pvt变化而变化。电阻器rb可以提供作为总电阻ron-chip的比率(例如其一部分)。因此,电阻器rb的电阻可以表达为:

rb=kb×ron-chip,

其中kb是常数(例如rb对ron-chip的比率)。

因此,电压vin可以表达为ip×rb,或者如下(替换以上所示的对于ip和rb的表达式):

vin=kb×vbg.

因此,电压vin可以随pvt变化而保持恒定。

在314处,可以比较基于ota的输出的电压与第二参考电压。参照图2和相关文本,运算放大器220比较电压v1与(第二)参考电压v0,并且产生参考信号vref作为输出。基于电流i21和电流i22(以及因此基于ota210的输出)而产生电压v1。在一个示例中,第二参考电压(例如电压v0)可以是基于第二参考电流(例如电流i0),其可以随工艺或条件变化而是恒定的。

结合流程图300所述的方法可以适用于其中至少一个差分电路操作在经校准增益下的情形(例如步骤304基于参考信号提供随工艺或条件变化而操作在经校准增益下的至少一个差分电路)。当适用于以经校准的增益操作至少一个差分电路时,第二参考电流(例如电流i0)不必随工艺或条件变化而是恒定的(314)。

图4是校准电路200的另一示例性实施例的操作的流程图。在402处,产生参考信号。在404处,至少一个差分电路基于参考信号以相对于工艺或条件变化的经校准的跨导而操作。参照图1,cml缓冲器110和ctle120是差分电路的示例,均包括晶体管(分别为112和122)的差分配对。参照图2和相关文本,校准电路200是产生参考信号vref的电路的示例,参考信号vref可以提供至差分电路(例如cml缓冲器110和/或ctle120)以在每个电路中产生尾电流。每个差分电路基于参考信号vref而以相对于pvt变化的经校准和恒定的跨导而操作。校准电路200可以基于第一参考电流ip和第二参考电流i0而产生参考信号vref。参考信号vref可以反馈至校准电路以连续地调节输出。校准电路200在产生参考信号vref中并未从差分电路接收任何反馈,并且因此独立于差分电路的操作。

在406处,基于参考信号的反馈而调节参考信号。校准电路200可以基于参考信号的反馈由ota210的操作而调节参考信号vref。参照图2和相关文本,ota210的晶体管mn29接收参考信号vref的反馈并且产生流过晶体管mn21和mn22的差分配对的尾电流itail210。ota210基于ota210的跨导而产生输出i21和i22,其继而是基于前述尾电流itail210的。

在一个示例中,校准电路200可以基于参考电压vin而产生参考信号vref,参考电压vin是基于参考电流(例如ip)的。参照图2和相关文本,校准电路200利用电阻器rb以将电流ip(例如参考电流或第一参考电流)转换为电压vin(例如参考电压),其向ota210提供作为输入电压。ota210基于电压vin产生输出i21和i22。

在412处,参考电压可以随工艺或条件变化而保持恒定。参照图2和相关文本,电流源212提供电流ip,并且基于电流ip和电阻器rb的电阻而产生电压vin。电流ip可以从例如定位与校准电路200片外的带隙电压(vbg)源而产生。仅为了示范而提供该示例,并且本公开的范围当然不限于此。如本领域已知,带隙电压vbg随pvt变化而恒定。在该示例中,电流ip可以描述如下:

ip=vbg/ron-chip,

其中电阻ron-chip是电阻的片上部分,包括电阻器rb。因为电阻器rb的电阻经受pvt变化,因此电流ip同样地随pvt变化而变化。电阻器rb可以提供作为总电阻ron-chip的比率(例如其一部分)。因此,电阻器rb的电阻可以表述为:

rb=kb×ron-chip,

其中kb是常数(例如rb对ron-chip的比率)。

因此,电压vin可以表达为ip×rb,或如下(替换如上所示的对于ip和rb的表达式):

vin=kb×vbg

因此,电压vin可以随pvt变化而保持恒定。

结合流程图400所述的方法可以适用于其中至少一个差分电路以经校准的跨导而操作的情形(例如步骤304提供,至少一个差分电路基于参考信号而随工艺或条件变化操作在经校准跨导下)。

应该理解的是,在所公开方法中步骤的具体顺序或层级是示例性方案的示意说明。基于设计偏好,应该理解的是可以重新设置方法中步骤的具体顺序或层级。进一步,可以组合或省略一些步骤。所附方法权利要求以取样顺序展现了各个步骤的要素,并且并非意味着限定于所展示的具体顺序或层级。在此所公开的方法包括用于实现所述方法的一个或多个步骤或动作。方法步骤和/或动作可以相互互换而并未脱离权利要求的范围。换言之,除非规定了步骤或动作的具体顺序,可以修改具体步骤和/或动作的顺序和/或使用而并未脱离权利要求的范围。例如,可以由用于执行在此所述功能的电路和/或产生用于在此所述功能的信号的电路、或其组合而实施步骤。

提供前述说明书以使得本领域任何技术人员实施在此所述各个方面。对于这些方面的各种修改对于本领域技术人员是显而易见的,并且在此所限定的普通原理可以适用于其他方面。因此,权利要求并非意在限定于在此所示的方面,而是符合与所述权利要求一致的全部范围,其中对于单数形式的元件的参考并未意味着“一个且仅一个”除非特定地如此陈述,而是相反地意味着“一个或多个”。除非在此给出明确相反指示,术语“一些”涉及一个或多个。在此通过参考明确地包括遍及本公开所述的、对于本领域普通技术人员已知或稍后将知晓的各个方面的要素的所有结构和功能等价形式。此外,在此所公开的并非意味着奉献于公众,不论该公开是否明确地陈述在权利要求中。权利要求的要素不应在35u.s.c.§112(f)之下而解释,除非使用短语“用于……的装置”而明确地陈述要素,或者在方法权利要求的情形中,使用短语“用于……的步骤”而陈述要素。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1