控制线上电状态产生电路的制作方法

文档序号:15533554发布日期:2018-09-28 17:56阅读:437来源:国知局

本发明涉及电子元器件控制信号产生领域,特别涉及数据线上电状态产生电路。



背景技术:

控制信号的可靠性是控制电路设计的关键指标,也是影响控制电路长期有效运行的重要因素。某些特定场合的继电器在上电期间需要对控制引脚保持低电平,上电之后再接受控制器的控制,而控制信号在上电期间的状态是控制的难点,很多单片机在上电期间,其输出口输出为高电平。某些时序电路,要求上电期间通过上升沿选择工作模式。图1和图2示出了两种不同的上电状态需求,区别在于,上电后图1的L1控制线先于L2给出上升沿,图2的L2控制线先于L1给出上升沿,图1和图2对应两种不同的工作模式,而工作模式在选择之后即确定,不能通过控制改变。产用的单片机上电期间其引脚为高电平,FPGA上电期间其引脚为不确定态,无法可靠的保证上述时序的产生,从而影响此类时序电路上电模式选择的可靠性。



技术实现要素:

鉴于此,本发明提供一种控制线上电状态产生电路,使得控制线在上电期间保持确定的电平或上升沿。

为达到上述目的,本发明提供如下技术方案:一种控制线上电状态产生电路,包括复位电路、与非门电路、延时网络、或门电路、与门电路I和与门电路II;所述复位电路输出低电平信号,所述复位电路的输出端分别与与非门电路的输入端、与门电路I的其中一个输入端、与门电路II的其中一个输入端连接;所述延时网络连接于与非门电路的输出端与或门电路的其中一个输入端之间;所述或门电路的输出端与与门电路I的另一个输入端连接;所述或门电路的另一个输入端为第一数据信号输入端,其输入信号为DAT-IN1;所述或门电路的输出端为第一数据信号输出端,其输出信号为DAT-O1;所述与门电路II的另一个输入端为第二数据信号输入端,其输入信号为DAT-IN2;所述与门电路II的输出端为第二数据信号输出端,其输出信号为DAT-O2;所述与门电路I的输出端为第三数据信号输出端,其输出信号为DAT-O1-P。

进一步,所述与非门电路为常规的二输入与非门电路。

进一步,所述延时网络为具有延时功能的RC网络。

进一步,所述或门电路为常规的二输入或门电路。

进一步,所述与门电路为常规的二输入与门电路。

由于采用了以上技术方案,本发明具有以下有益技术效果:

本发明的控制线上电状态产生电路采用一个复位电路、一个与非门电路、一个延时网络电路、一个或门电路、两个与门电路相互连接来实现。与不含控制线上电状态产生电路的一般控制电路相比,它具有以下特点:

1.一般控制电路输出受限于控制器,控制器的状态在上电期间为高电平或者不定态,无法使控制线保持确定的状态。本发明电路采用复位电路和逻辑电路,实现上电状态唯一确定,可实现上电期间保持高电平或者低电平,能够使得被控制器件保持确定的工作状态,避免误动作。同时,本发明电路能产生确定的上升沿。在上电完成之后,释放控制线。

2.本发明与一般控制电路相比增加了四个逻辑器件、一个延时网络电路、一个复位电路,电路的成本增加非常少。

附图说明

为了使本发明的目的、技术方案和优点更加清楚,下面将结合附图对本发明作进一步的详细描述,其中:

图1是某电路上电时序图1;

图2是某电路上电时序图2;

图3是本发明具体实施的控制线上电状态产生电路原理框图;

图4是本发明具体实施的控制线上电状态产生电路工作逻辑状态示意图;

图5是本发明具体实施的控制线上电状态产生电路线路图;

图6是本发明具体实施电路的控制线上电状态测试结果。

具体实施方式

以下将结合附图,对本发明的优选实施例进行详细的描述;应当理解,优选实施例仅为了说明本发明,而不是为了限制本发明的保护范围。

实施例一

本发明的控制线上电状态产生电路包括一个复位电路、一个与非门电路、一个延时网络电路、一个或门电路、两个与门电路(即与门电路I和与门电路II)。

所述复位电路的输出端分别与与非门电路的输入端、与门电路I的其中一个输入端、与门电路II的其中一个输入端连接;所述延时网络连接于与非门电路的输出端与或门电路的其中一个输入端之间;所述或门电路的输出端与与门电路I的另一个输入端连接;所述或门电路的另一个输入端为第一数据信号输入端,其输入信号为DAT-IN1;所述或门电路的输出端为第一数据信号输出端,其输出信号为DAT-O1;所述与门电路II的另一个输入端为第二数据信号输入端,其输入信号为DAT-IN2;所述与门电路II的输出端为第二数据信号输出端,其输出信号为DAT-O2;所述与门电路I的输出端为第三数据信号输出端,其输出信号为DAT-O1-P。

其中,输入信号DAT-IN1、DAT-IN2来自外部任意控制器或逻辑器件。复位电路在上电期间产生低电平复位信号,复位信号和与非门电路U2、与门电路IU3、与门电路IIU5的输入端相连,该信号将与门电路IU3输出端DAT-O1-P、门电路IIU5输出端DAT-O2锁定在低电平。低电平复位信号经过与非门电路U2反向后产生高电平,与非门电路U2输出端与延时网络输入端相连,经过延时后,输出信号和或门电路U4输入端相连,或门电路U4输出端DAT-O1即可锁定在高电平。在复位期间,数据输入端DAT-IN1、DAT-IN2为任意电平均不影响输出端DAT-O1-P、DAT-O1、DAT-O2,输出端口的状态维持到复位信号结束。复位信号结束后即输出高电平,在复位信号跳变为高电平的时刻,门电路IIU5的输出端DAT-O2跟随输入端DAT-IN2变化,门电路IU3的输出端DAT-O1-P跳变为高电平。此时非门电路U2输出跳变为低电平,经过延时网络延时之后,使得门电路IU3、或门电路U4输出端DAT-O1跟随输入端DAT-IN1变化。从电路的运行机理可知,在上电期间,能够获得上升沿、高电平、低电平等几种常用的上电状态,复位完成后,即释放控制线。其工作逻辑状态示意图见图4所示。综上,实现了控制线上电期间的确定状态输出。

为了更清楚的说明本发明的工作原理,给出了具体实施电路线路图,如图5所示。

所述的复位电路由RC充电电路和比较器构成。比较器的电源端与外部电源端Vcc相连,地端与地相连。比较器同相输入端IN+和充电电路(R1、C1构成)输出端相连;比较器反相输入端IN-与分压电阻(R2、R4构成)输出相连。其输出端RST与与非门U2的输入端、与门U3输入端1、与门U5输入端1分别相连。

U2、U3、U4、R3、C2构成高电平或者上升沿产生电路。

其中,所述的延时网络由R3、C2构成。延时网络的输入、输出端为电阻R3的左右两端;输入端与与非门电路的U2输出端相连,输出端与或门电路U4相连。

所述与非门电路U2为常规的二输入与非门电路,包括实现相同功能的常规非门电路;所述或门电路U4为常规的二输入或门电路;所述与门电路IU3、与门电路IIU5为常规的二输入与门电路。

与非门电路为U2的输入端与复位信号RST相连,输出的与电阻R3一端相连;电阻的R3另一端与U4输入端1相连,U4为常规或门电路,其输入端2与外部输入信号DAT-IN1相连,输出端为DAT-O1,并与U3输入端2相连,U3为常规与门电路,其输入端1与复位信号RST相连,输出端为DAT-O1-P。

常规与门电路IIU5构成低电平产生电路,与门电路IIU5的输入端1与复位信号RST相连,输入端2与外部输入信号DAT-IN2相连,输出端为DAT-O2。

综上所述,电路能够实现对控制线上电期间的电平状态进行控制,完成高电平、低电平、上升沿等三种电平状态的输出,并在复位结束之后释放控制线。针对DAT-O1-P端口进行了实测,图6为实测结果,其中编号为1的曲线为电压检测曲线,编号为2的曲线为复位信号检测曲线,编号为3的曲线为DAT-O1-P端口检测曲线。可以看出,在上电期间,DAT-O1-P端口获得了确定的上升沿状态。

实施例二

与实施例一不同的是,本实施例将与非门电路替换为非门电路。

本发明适用于在上电期间,控制线电平状态有特殊要求的场合。比如关键行动机构的继电器控制信号需要在上电期间保持固定的低电平或者高电平,某些特殊时序电路需要在上电期间对特定控制线提供上升沿以便进入正确的工作模式;如果不能正确的产生确定的电平或者上升沿,上电期间控制线状态不确定或者不正确就会导致器件上电失败,或者产生误操作。该电路可广泛应用于各种对上电期间需要确定电平状态或上升沿的场合。

以上所述仅为本发明的优选实施例,并不用于限制本发明,显然,本领域的技术人员可以对本发明进行各种改动和变型而不脱离本发明的精神和范围。这样,倘若本发明的这些修改和变型属于本发明权利要求及其等同技术的范围之内,则本发明也意图包含这些改动和变型在内。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1