交流直连LED驱动IC中的总谐波失真调节方法及电路与流程

文档序号:17741283发布日期:2019-05-24 20:08阅读:283来源:国知局
交流直连LED驱动IC中的总谐波失真调节方法及电路与流程

本发明涉及交流直连led驱动技术领域,尤其是对交流直连led驱动ic的总谐波失真进行调节的领域。



背景技术:

作为第四代绿色光源的发光二极管(led),与传统照明灯具相比,具有亮度高,效率高,稳定性好,寿命长,安全,环保等优点,被广泛应用于照明领域。

传统的恒流型led驱动ic普遍采用两级结构,功率因数校正(pfc)和dc/dc电压转换,其中功率因数校正电路就是为了对thd进行调节。为了使得驱动电流的纹波较小,这种类型的驱动ic不可避免的需要使用到容量较大的电解电容。而电解电容的寿命大约只有5000小时,远小于led的寿命,从而限制了整个led驱动系统的寿命。为了解决这个问题,不需要使用电解电容的交流直连led驱动ic被提出了,并被深入的研究。

对于交流直连led驱动ic来说,同样需要考虑thd问题。这是由于thd过大,不仅会降低线路的功率因素,影响交流电源的利用率,而且会对电网造成污染,对连接在同一交流电源系统下的其他用电设备产生恶劣的影响。

对于常规的交流直连led驱动ic驱动方案来说,在一个电源周期内,流过led灯串的电流呈现阶梯状。每个电流阶梯的电流值的大小,以及每个电流阶梯在时域上的起始点和终止点都会对交流直连led驱动ic的thd造成影响。电流阶梯在时域上的起始点和终止点由每串led灯串的压降,输入电源电压的幅值和频率等决定;而每个阶梯的电流值受与之对应的恒流模块的输入参考电平vref控制。对于给定的交流电源以及led灯串压降的分配方案来说,要实现较小的thd,我们需要输入特定的参考电压组合。然而led灯串压降的分配方案不同,输入参考电压的组合一般也不同,而参考电压一般由芯片内部产生,为固定不变的。所以为了在不同情况下都能得到较小的thd值,有必要研究应用于交流直连led驱动ic的thd调节方法。



技术实现要素:

为了使得交流直连led驱动ic在不同情况下都能获得较小的thd值,本发明提供了一种交流直连led驱动ic中的总谐波失真调节方法及电路。

一种交流直连led驱动ic中的总谐波失真调节方法,包含以下步骤:

1)采用多个thd调节模块以及与之对应的外接电阻rtd,分别将交流直连led驱动ic中每一个恒流模块的电压输出信号转化为电流信号;

2)将得到的电流信号以电流源的形式进行叠加;

3)叠加后的电流流过片内电阻进行降压,来改变不同时间段内led电流控制端的电压值,从而改变不同时间段内流过led灯串中的电流值,来使得流过led灯串的电流随时间变化的波形更接近正弦信号,从而达到对交流直连led驱动ic的总谐波失真进行调节的目的。

所述的thd调节模块包括:

1)由pmos器件m1和m2组成电流镜,其中m2为二极管接法,

2)由npn管q4和q5组成电流镜,其中q4为二极管接法,

3)由二极管接法的npn管q1,q2,q3组成降压电路;

其中,q1的集电极作为thd模块的输入,q1的发射极与q2的集电极相连,q2的发射极与q3的集电极相连,q3的发射极与q4的集电极相连,q4和q5的发射极都接地,且它们的基极相连,q5的集电极与m2的漏极相连,m1和m2的栅极相连,且它们的源极都接电源电压,m1的漏极作为thd模块的输出。

所述的thd调节模块具有以下特征:

1)二极管接法的npn管q1,q2,q3,q4的存在,使得当恒流模块的输出电压达到某一值时,才开启thd调节模块;

2)经过thd调节模块转换得到的电流信号与恒流模块的输出电压成正比,与对应的外接电阻rtd成反比;

3)两对电流镜的存在,将转换好的电流信号传递到恒流模块中,以便进行电流的叠加;

4)叠加后的电流越大,led电流控制端的电压越小,流过led灯串的电流也就越小,叠加后的电流越小,led电流控制端的电压越大,流过led灯串的电流也就大。

每一个thd调节模块的电压电流转换比例都通过改变对应的外接电阻rtd的阻值来改变,这些比例直接影响总谐波失真调节的数值,可以针对不同需求选择最优的阻值组合,以便在不同情况下都能得到较小的thd值。

采用所述方法的驱动电路包括:

1)一个片外输入交流电压源;

2)一个片外大功率整流桥;

3)n串串联连接的led灯串;

4)一个片外控制led灯串电流的限流电阻;

5)n个片内恒流模块;

6)n个片内ldmos管;

7)n个片内产生的基准电压源;

8)n个片内thd调节模块;

9)n个片外thd调节电阻。

其中,输入交流电压通过大功率整流桥后,再用来驱动n串串联的led灯串;n个ldmos管的源极相连并连接到外接的限流电阻,ldmos管的漏极和led灯串的末端相连,ldmos管的栅极与恒流模块的输出端相连;恒流模块的输出端与thd调节电阻相连后,再连接到thd调节模块的输入端;thd调节模块的输出端与恒流模块的输入端相连;基准电压源也作为恒流模块的输入端。

本发明的有益效果为:针对常规的交流直连led驱动ic,通过利用各个恒流模块的输出电压,外接电阻rtd以及总谐波失真调节模块,在不同的情况下,都能进行thd调节,使其得到较小的thd值。

附图说明

图1是常规交流直连led驱动ic驱动电路示意图;

图2是恒流模块电路图;

图3是交流直连led驱动电源中led灯串顺序导通示意图;

图4是恒流模块电压输出波形图;

图5是thd调节模块电路图;

图6是带thd调节模块的交流直连led驱动ic驱动电路示意图;

图7是常规交流直连led驱动ic电流仿真波形图;

图8是带thd调节模块的交流直连led驱动ic电流仿真波形图。

具体实施方式

下面将结合附图和具体实施方式对本发明做进一步的说明。

图1为常规交流直连led驱动ic驱动电路示意图,这里以驱动5串led灯串为例,包含了:片外输入交流电源vac,片外大功率整流桥,片外5串led灯串(led1~led5),片外控制led灯串电流的限流电阻rcs,片内5个恒流模块,片内5个ldmos管ldmos1~ldmos5,片内产生的5个基准电压源vref1~vref5,且vref1<vref2<vref3<vref4<vref5。

图2为恒流模块的电路图,包含了:比较器cmp,电阻r1,r2,电流源i1,以及npn管q1和q2。图3为交流直连led驱动电源中led灯串顺序导通示意图。图4为恒流模块电压输出波形图。

结合图1~4,我们以5串led灯串为例,详细介绍常规交流直连led驱动电源中led灯串顺序导通的方式。假设vled1~vled5分别代表灯串led1~led5的正向导通压降,vout1~vout5分别代表恒流模块(一)~恒流模块(五)的输出电压。

当输入电源电压瞬态值小于vled1,即在0~t1时间段内,所有led灯串中均没有电流流过,rcs上的压降为零,五个恒流模块的输出电压均为较高的电平v1,ldmos1~ldmos5均处于导通但无电流状态。

当电源电压瞬态值在vled1和vled1+vled2之间,即在t1~t2时间段内,led1灯串导通,ldmos1中有电流流过,即rcs中有电流流过,由于恒流模块(一)中的r1中没有电流流过,所以vcs约等于vref1,此时,vout1变为v21,v21<v1,故此时灯串中的电流近似为vref1/rcs,由于vref1是五个基准电压源中值最小的,所以其他恒流模块的输出电压均保持v1不变,其他ldmos依旧处于导通但无电流状态。

当电源电压瞬态值在vled1+vled2和vled1+vled2+vled3之间,即在t2~t3时间段内,此时led1和led2同时导通,即ldmos2中会有电流流过,如果ldmos1和ldmos2同时导通,会使得rcs上的电流过大,即vcs过大,导致ldmos1,ldmos2都关断,为了避免这种情况的发生,我们使得vref2大于vrfe1,即可使得在这段时间内,vout1近似为零,ldmos1关断,电流全部都流过ldmos2,此时led灯串中的电流近似为vref2/rcs,vout2由v1降到v22,vout3~vout5均保持v1不变,ldmos3~ldmos5依旧处于导通但无电流状态。

当电源电压瞬态值在vled1+vled2+vled3和vled1+vled2+vled3+vled4之间,即在t3~t4时间段内,led1~led3同时导通,同理使得vref3大于vref2,则vout1保持零电平,vout2变为零电平,ldmos1~ldmos2关断,电流全部流过ldmos3,灯串中的电流近似为vref3/rcs,vout3由v1变成v23,vout4~vout5均保持v1不变,ldmos4~ldmos5依旧处于导通但无电流状态。

当电源电压瞬态值在vled1+vled2+vled3+vled4和vled1+vled2+vled3+vled4+vled5之间,即在t4~t5时间段内,led1~led4同时导通,同理使得vref4大于vref3,则vout1~vout3都近似为零电平,电流全部流过ldmos4,灯串中的电流近似为vref4/rcs,vout4由v1变成v24,vout5保持v1不变,ldmos5依旧处于导通但无电流状态。

当电源电压瞬态值大于vled1+vled2+vled3+vled4+vled5,即处于t5~t6时间段内,led1~led5同时导通,同理使得vref5大于vref4,则vout1~vout4都近似为零电平,电流全部流过ldmos5,灯串中的电流近似为vref5/rcs,vout5由v1变成v25。同理,当输入电压瞬态值逐渐减小时,led5~led1依次熄灭,灯串中的电流阶梯状减小。

通过上面的分析我们知道,led电流随时间变化的波形呈现阶梯状。任意阶梯的电流值发生改变,驱动芯片的thd值也会随之改变。而阶梯的电流值与芯片内部的基准电压成正比,我们可以通过改变基准电压的值来改变thd值。但基准电压的值由芯片内部产生,一般是固定不变的,无法更改。

我们注意到,阶梯的电流值与芯片内部基准电压成正比的条件是恒流模块中的r1上没有电流流过,如果电阻r1中有电流流过,那么灯串中流过的电流将会约等于基准电压与电阻r1中的压降的差值和rcs的比值,这样我们就能通过改变电阻r1中的电流值来改变灯串中的电流,从而调节交流直连led驱动ic的thd值。thd调节模块起的就是改变恒流模块中流过电阻r1电流的作用。

由于led灯串中的电流随时间呈现阶梯状变化,我们需要对不同时间段内的电流值进行不同数值的改变,才能尽可能的获得较小的thd。而且,为了尽可能的不再增加芯片面积,thd调节模块的输入信号最好能够从交流直连led驱动ic内部现有的信号中进行选取。

通过上面的分析我们发现,在不同时间段内,五个恒流模块的输出信号vout1~vout5之和是不同的,也就是说,将这五个电压信号分别转化为电流信号,然后再进行叠加,使得叠加后的电流流过恒流模块中的电阻r1,即可实现对不同时间段内流过灯串的电流值进行不同数值改变的目的。

为了方便计算出所需的rtd电阻值,我们使得芯片内部产生的5个基准电压源的值近似相等,但仍满足vref1<vref2<vref3<vref4<vref5。这样就会使得v21~v25近似都等于v2。

然后,通过thd调节模块以及外接电阻rtd将这五个电压信号转化为电流信号。thd调节模块的电路图如图5所示,包括:由pmos器件m1和m2组成的电流镜;由npn管q4和q5组成的电流镜;由二极管接法的npn管q1,q2,q3组成的降压电路。其中,q1的集电极作为thd模块的输入,q1的发射极与q2的集电极相连,q2的发射极与q3的集电极相连,q3的发射极与q4的集电极相连,q4和q5的发射极都接地,且它们的基极相连,q5的集电极与m2的漏极相连,m1和m2的栅极相连,且它们的源极都接电源电压,m1的漏极作为thd模块的输出。thd调节模块的电压电流转换比例不仅仅与thd调节模块内部器件有关,还与外接电阻rtd有关。

从图4我们可以看出,在整个周期内,恒流模块输出电压信号的值存在三个稳定值,v1,v2以及0,为了简化计算,当恒流模块输出电压信号的值为v2时,我们使得thd调节模块不工作,即给thd调节模块设定一个阈值vth,vth>v2,这是通过四个二极管接法的npn管q1,q2,q3,q4来实现的。当恒流模块的输入电压为v1时,恒流模块的输出电流为(v1-vth)/rtd,故我们通过改变外接电阻rtd的值来改变转换后电流的大小。

通过thd调节模块将电压信号转化为电流信号之后,我们还需要将得到的五个电流信号进行叠加。采用的是电流源叠加的形式,如图6所示,必须将五个thd调节模块输出端连接在一块,否则将达不到电流信号叠加的目的。

这是由于如果这五个thd调节模块输出端不连接在一块,当某一个恒流模块的输出端电压达不到vth时,由于这个thd调节模块中没有电流流过,这个恒流模块会迫使vcs的电压等于这个恒流模块的输入参考电压,这样会使得其他thd调节模块也不能正常工作,从而导致thd调节方法失效,无法正常的改变不同时间段内led灯串上的电流。

电流叠加后,我们能很容易的推出,带有thd调节模块的交流直连led驱动ic,在0~t1时间段内,led灯串上的电流大小近似为零;在t1~t2时间段内,led灯串上的电流近似为(vref1-(r1/5)*(v1-vth)*((1/rtd2)+(1/rtd3)+(1/rtd4)+(1/rtd5)))/rcs;在t2~t3时间段内,led灯串上的电流近似为(vref2-(r1/5)*(v1-vth)*((1/rtd3)+(1/rtd4)+(1/rtd5)))/rcs;在t3~t4时间段内,led灯串上的电流近似为(vref3-(r1/5)*(v1-vth)*((1/rtd4)+(1/rtd5)))/rcs;在t4~t5时间段内,led灯串上的电流近似为(vref4-(r1/5)*(v1-vth)*(1/rtd5))/rcs;在t5~t6时间段内,led灯串上的电流近似为vref5/rcs。由于vref1~vref5,r1,v1,vth以及rcs的值都已经确定了,我们可以调节rtd1~rtd5的值来得到我们想要的电流值,从而得到较小的thd值。

我们发现带有thd调节模块的交流直连led驱动ic每个阶段的电流值都与rtd1无关,这是由于,为了计算方便,在对thd调节模块进行阈值设置时,我们使得vth>v2。如果不进行这样的设置,那么在t5~t6时间段内,led灯串上的电流将与rtd1有关。

1um700vbcd工艺进行了仿真验证:在输入220vac,5串led灯串导通压降分别为110v,60v,50v,40v,30v的情况下,不进行thd调节时,led电流随时间变化的仿真波形图如图7所示,对应的thd值为86.08%;进行thd调节且外接的rtd电阻阻值都为100k时,led电流随时间变化的仿真波形图如图8所示,thd值为11.55%,大幅降低了thd值;在输入220vac,5串led灯串导通压降分别为60v,60v,60v,60v,50v的情况下,采用的基准电压组合为,在输入220vac,5串led灯串导通压降分别为110v,60v,50v,40v,30v的情况下,使得thd最小的基准电压组合,得到的thd值为21%,经过thd调节模块调节后,得到的thd的最优值为15.6%,降低了25.7%。对于不同的led灯串电压分配方案以及输入电源电压,我们都可以通过所述的thd调节方法来进行thd调节,从而得到较小的thd值。

这里只是以5串led灯串为例,介绍提出的交流直连led驱动ic的总谐波失真调节方法,但并不限于5串led灯串。此方法适用于n串led灯串(n=1,2,3,4……)。对于n串led灯串来说,使用n个thd调节模块,n个rtd电阻,n个恒流模块,n个ldmos管以及n个基准电压即可。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1