适用于SUTCCHI标准外壳多档电流可调的DALI驱动器的制作方法

文档序号:22687032发布日期:2020-10-28 12:55阅读:69来源:国知局
适用于SUTCCHI标准外壳多档电流可调的DALI驱动器的制作方法

本发明涉及led调光器技术领域,尤其是一种适用于sutcchi标准外壳多档电流可调的dali驱动器。



背景技术:

dali作为国际公开规格的照明控制通讯协议,相比于其他照明系统,其优势在于设计简单易行、安装简单经济、控制精确可靠、通信结构简单、应用范围广泛等,为照控系统的标准统一、联网控制的实现提供可能。

sutcchi标准外壳为产品提供统一的尺寸及接口坐标,各个厂家只需要按照相应的外壳尺寸及接口坐标实现相应的功能即可,这为各个厂家的互联互控及互惠互利提供便利。

对于使用了sutcchi标准外壳的dali控制器,现有的dali控制器都是固定电流档位,出厂后无法改变,当客户由于其他原因需求改变后,只能重新购买其他档位的产品,这样,导致使用起来并不方便。



技术实现要素:

本发明提供一种适用于sutcchi标准外壳多档电流可调的dali驱动器,通过拨码开关调节档位,具有不同档位的电流输出,使用更加方便。

本发明实施例提供一种适用于sutcchi标准外壳多档电流可调的dali驱动器,包括dali输入模块、控制模块、输出模块、档位调节模块和用于供电的电源模块,所述dali输入模块与控制模块电连接;所述输出模块包括调光芯片、第一输出端和第二输出端,所述调光芯片的pwm输入引脚与控制模块电连接,调光芯片的开关引脚与主控mos管的栅极电连接,主控mos管的源极接地,经桥式整流器整流后的直流电源与第一输出端电连接,第二输出端与主控mos管的漏极电连接;所述档位调节模块一端与直流电源相连,另一端与调光芯片的控制引脚电连接,所述档位调节模块包括多路并联的开关电路,所述开关电路包括串联的拨码开关和调节电阻。

优选的,所述控制模块包括芯片c8051f,芯片c8051f的14引脚与调光芯片的pwm输入引脚电连接,芯片c8051f的7引脚和8引脚与dali输入模块电连接。

优选的,所述dali输入模块包括第一dali输入端、第二dali输入端、第一dali输出端、第二dali输出端、三极管q1、三极管q2、三极管q3、第一光电耦合器、第二光电耦合器和第二桥式整流器,第一dali输入端和第二dali输入端分别接第二桥式整流器的两个输入端,第二桥式整流器的正向输出端与三极管q1的集电极电连接,三极管q1的发射极、电阻r27和第二桥式整流器的负向输出端顺次电连接,三极管q1的基极、电阻r2和第二光电耦合器的3引脚顺次电连接;电阻r26的两端分别与三极管q2的基极和三极管q1的集电极电连接,三极管q2的基极与三极管q3的发射极电连接,三极管q2的发射极与第二桥式整流器的正向输出端电连接,三极管q2的集电极与三极管q3的基极电连接,电阻r21的两端分别与三极管q3的基极和三极管q3的集电极电连接,三极管q3的集电极与第一光电耦合器的1引脚电连接,第一光电耦合器的2引脚与第二光电耦合器的4引脚电连接,第一光电耦合器的4引脚与芯片c8051f的7引脚电连接;第二光电耦合器的1引脚与芯片c8051f的8引脚电连接,第二光电耦合器的2引脚接地。

优选的,所述控制模块还包括与芯片c8051f电连接的时钟模块和存储模块。

优选的,所述存储模块包括芯片at24c64,芯片at24c64的6引脚与芯片c8051f的17引脚电连接,芯片at24c64的5引脚与芯片c8051f的18引脚电连接。

优选的,所述控制模块还包括电压采样模块,电压采样模块包括电阻r24和电阻r17,经桥式整流器整流后的直流电源、电阻r24、电阻r17和接地端顺次电连接,芯片c8051f的10引脚与电阻r24和电阻r17彼此电连接的一端电连接。

优选的,所述电源模块包括第一桥式整流器和稳压芯片。

优选的,所述调光芯片为芯片tp4212,所述档位调节模块包括六位拨码开关。

优选的,所述第一输出端和第二输出端之间电连接有滤波电路。

本发明具有如下技术效果:本发明通过拨码开关接通不同电阻,产生不同的并联组合,从而得到不同的阻值,经过相关电路将其送至调光芯片进行采样,从而转化为不同电流输出,通过一个驱动器就实现了多档位调节,适用于sutcchi标准外壳的dali驱动器,使用更加方便。

附图说明

图1为本发明一种实施例的适用于sutcchi标准外壳多档电流可调的dali驱动器的电路示意图;

图2为本发明一种实施例的输出模块的电路示意图;

图3为本发明一种实施例的中间线路的电路示意图;

图4为本发明一种实施例的档位调节模块的电路示意图;

图5为本发明一种实施例的控制模块的电路示意图;

图6为本发明一种实施例的dali输入模块的电路示意图;

图7为本发明一种实施例的存储模块的电路示意图;

图8为本发明一种实施例的时钟模块的电路示意图;

图9为本发明一种实施例的电压采样模块的电路示意图;

图10为本发明一种实施例的电源模块的电路示意图。

具体实施方式

本发明所说的电连接包括两个部件直接电性连接以及通过中间的元器件实现间接电性连接。下面通过具体实施方式结合附图对本发明作进一步详细说明。

本发明实施例提供一种适用于sutcchi标准外壳多档电流可调的dali驱动器,如图1所示,其包括dali输入模块1、控制模块2、输出模块3、档位调节模块4和用于供电的电源模块5。电源模块5用于向需要供电的模块供电,其可包括滤波电路、保护电路、电压转换电路等常规电路,从而分别向dali输入模块1、控制模块2、输出模块3和档位调节模块4输出各模块所需的电压或电流信号,例如,有些模块需要5v直流电压信号,有些模块需要3.3v直流电压信号。

dali输入模块1用于接收dali制式的调光信号,其将接收到的信号输出到控制模块,控制模块处理后可输出pwm信号至输出模块3,输出模块3再与受控的led灯相连,输出相应的调光信号来控制led灯工作。

如图2和图3所示,输出模块3包括调光芯片u4、第一输出端led+和第二输出端led-,第一输出端led+和第二输出端led-分别与受控的led灯相连。调光芯片的pwm输入引脚adj与控制模块2电连接,控制模块2输出pwm信号至该pwm输入引脚。为了防止杂质波干扰,在调光芯片的pwm输入引脚adj与控制模块2之间接入有rc滤波电路,在第一输出端和第二输出端之间也电连接有滤波电路。调光芯片的开关引脚gate则输出开关信号,其通过电阻与主控mos管q5的栅极电连接,从而控制主控mos管q5导通或截止。主控mos管的源极通过电阻r30接地。

直流电源v+是经桥式整流器整流后的电源信号,直流电源v+与第一输出端电连接,第二输出端与主控mos管的漏极电连接,因此,通过主控mos管的开关频率来实现输出信号的控制,以进行调光。档位调节模块4的一端与直流电源相连,另一端与调光芯片的控制引脚isn电连接。如图4所示,档位调节模块4包括多路并联的开关电路,每一路开关电路包括串联的拨码开关sw1和调节电阻。当拨码开关接通后,相应的调节电阻接入直流电源与调光芯片之间,形成多种并联组合,具有不同的阻值,则输入到调光芯片的控制引脚isn的电流值有多个档位,调光芯片经过采样后,再改变其开关引脚的信号频率,实现多档位的电流调节。本实施例中,拨码开关sw1采用六位拨码开关,具有三路开关电路,当电阻r33、r34和r35的阻值不相同时,相当于有六种组合,就具有六个档位。

本实施例的调光芯片可选用芯片tp4212,其1引脚为pwm输入引脚,4引脚为开关引脚,7引脚为控制引脚。

在一种实施例中,如图5所示,控制模块2包括芯片c8051f,芯片c8051f的1引脚和20引脚通过相应电阻接地,4引脚和19引脚通过电阻与直流电源相连,5引脚和16引脚与直流电源电连接。芯片c8051f的14引脚pwm1与调光芯片的pwm输入引脚电连接,芯片c8051f的7引脚dlrx和8引脚dltx与dali输入模块1电连接。

在一种实施例中,如图6所示,所述dali输入模块1包括第一dali输入端da1、第二dali输入端da2、第一dali输出端dlrx、第二dali输出端dltx、三极管q1、三极管q2、三极管q3、第一光电耦合器u5、第二光电耦合器u6和第二桥式整流器db2,第一dali输入端和第二dali输入端分别接第二桥式整流器的两个输入端,第二桥式整流器的正向输出端与三极管q1的集电极电连接,三极管q1的发射极、电阻r27和第二桥式整流器的负向输出端顺次电连接,三极管q1的基极、电阻r2和第二光电耦合器的3引脚顺次电连接;电阻r26的两端分别与三极管q2的基极和三极管q1的集电极电连接,三极管q2的基极与三极管q3的发射极电连接,三极管q2的发射极与第二桥式整流器的正向输出端电连接,三极管q2的集电极与三极管q3的基极电连接,电阻r21的两端分别与三极管q3的基极和三极管q3的集电极电连接,三极管q3的集电极与第一光电耦合器的1引脚电连接,第一光电耦合器的2引脚与第二光电耦合器的4引脚电连接,第一光电耦合器的4引脚与芯片c8051f的7引脚电连接;第二光电耦合器的1引脚与芯片c8051f的8引脚电连接,第二光电耦合器的2引脚接地。其中,第一光电耦合器u5和第二光电耦合器u6可采用光耦el1018。

在一种实施例中,控制模块2还包括与芯片c8051f电连接的时钟模块和存储模块。如图7所示,存储模块包括芯片at24c64,芯片at24c64的6引脚scl与芯片c8051f的17引脚电连接,芯片at24c64的5引脚sda与芯片c8051f的18引脚电连接。存储模块可存储控制程序以及其他必要的数据。

如图8所示,时钟模块采用常规的晶振,芯片c8051f的2引脚和3引脚与时钟模块相连。

在一种实施例中,如图9所示,控制模块2还包括电压采样模块,电压采样模块包括电阻r24和电阻r17,经桥式整流器整流后的直流电源、电阻r24、电阻r17和接地端顺次电连接,芯片c8051f的10引脚与电阻r24和电阻r17彼此电连接的一端电连接。电阻r24和电阻r17形成分压电路,芯片c8051f采样输出的直流电压值,通过判断电压值是否大于预设值,来对电路实施保护。

在一种实施例中,如图10所示,电源模块5包括第一桥式整流器db1和稳压芯片u3,市电经过第一桥式整流器db1整流后形成直流信号,在通过稳压芯片u3降压稳压后,输出稳定的直流电源信号vcc,供其他模块使用。稳压芯片u3可采用芯片lm1575。

以上内容是结合具体的实施方式对本发明所作的进一步详细说明,不能认定本发明的具体实施只局限于这些说明。对于本发明所属技术领域的普通技术人员来说,在不脱离本发明构思的前提下,还可以做出若干简单推演或替换。

当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1