一种低成本延时电路的制作方法

文档序号:37429845发布日期:2024-03-25 19:21阅读:来源:国知局

技术特征:

1.一种低成本延时电路,其特征在于,包括:

2.根据权利要求1所述的低成本延时电路,其特征在于,所述分频电路包括n位计数器cnt[n:0]、第一至第n比较器、第一至第n-1与门,n位计数器cnt[n:0]对时钟源clk信号进行计数,形成n位二进制数,第一比较器对第一位二进制数cnt[0]的值进行比较,当第一位二进制数cnt[0]的值为1时输出高电平,当第一位二进制数cnt[0]的值为0时,输出低电平,从而形成clk/2分频信号,

3.根据权利要求2所述的低成本延时电路,其特征在于,所形成的时钟的占空比是1:n,时钟高电平只有一个最高频率宽度。

4.根据权利要求2所述的低成本延时电路,其特征在于,所形成的clk/2n分频信号、clk/2n-1分频信号、…、clk/23分频信号、clk/22分频信号、clk/2分频信号的高电平是对齐的。

5.根据权利要求1所述的低成本延时电路,其特征在于,n=5。

6.根据权利要求1所述的低成本延时电路,其特征在于,通过配置第一至第n+1选择信号的值,获得延时特定时钟周期的信号clkout_dly。

7.根据权利要求6所述的低成本延时电路,其特征在于,所述特定时钟周期是0至2n+2n-1+…+22+2+20范围内任意数量的clk时钟周期。

8.一种低成本延时电路,其特征在于,包括:

9.根据权利要求9所述的低成本延时电路,其特征在于,信号clkout的频率大于clk/2n-m+1分频信号的频率,且小于clk/2n-m分频信号的频率。

10.根据权利要求9所述的低成本延时电路,其特征在于,n=5,m=1、2或3。


技术总结
本发明涉及集成电路技术领域。本发明人提供一种低成本延时电路,包括分频电路、多个D触发器以及多个选择器。本发明提供的低成本延时电路在保证调整精度的基础上,相对减少所需D触发器的个数。

技术研发人员:吕超英,仝传连,陈磊
受保护的技术使用者:小华半导体有限公司
技术研发日:
技术公布日:2024/3/24
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1