一种基于SAR-ADC的多序列转换方法和电路与流程

文档序号:36974231发布日期:2024-02-07 13:25阅读:来源:国知局

技术特征:

1.一种基于sar-adc的多序列转换电路,其特征在于,所述电路包含:寄存器配置模块,触发监测模块和序列组合模块;

2.根据权利要求1所述的基于sar-adc的多序列转换电路,其特征在于,寄存器配置模块设置外部读写接口,以支持对基本序列长度和组织方式的动态更新。

3.根据权利要求2所述的基于sar-adc的多序列转换电路,其特征在于,为每个序列配置独立的触发源。

4.一种基于sar-adc的多序列转换方法,其特征在于,使用权利要求1-3中任一项所述的基于sar-adc的多序列转换电路进行多序列转化电路。

5.一种芯片,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。

6.一种计算终端,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。

7.一种基于sar-adc的多序列转换系统,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。

8.一种基于sar-adc的多序列转换数字电路,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。


技术总结
本发明涉及一种基于SAR‑ADC的多序列转换方法和电路,所述电路包括:寄存器配置模块,触发监测模块和序列组合模块;采用了分时复用,即同一个时间点仅有一个模拟通道进行模数转换;通道源用来指定当前用于转换的模拟通道;若干个通道源组织在一起形成一个序列;触发模式分为通道触发模式single mode和序列触发模式sequence mode。本发明支持多通道的序列转换,可以自由组合为四个基本序列,同时各个序列的工作模式和序列长度独立可配,在不增加硬件资源的情况下,最大化的降低了软件参与度,极大丰富了应用场景,提高了灵活性。

技术研发人员:陈勇,周建
受保护的技术使用者:江苏云途半导体有限公司
技术研发日:
技术公布日:2024/2/6
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1