1.一种基于sar-adc的多序列转换电路,其特征在于,所述电路包含:寄存器配置模块,触发监测模块和序列组合模块;
2.根据权利要求1所述的基于sar-adc的多序列转换电路,其特征在于,寄存器配置模块设置外部读写接口,以支持对基本序列长度和组织方式的动态更新。
3.根据权利要求2所述的基于sar-adc的多序列转换电路,其特征在于,为每个序列配置独立的触发源。
4.一种基于sar-adc的多序列转换方法,其特征在于,使用权利要求1-3中任一项所述的基于sar-adc的多序列转换电路进行多序列转化电路。
5.一种芯片,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。
6.一种计算终端,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。
7.一种基于sar-adc的多序列转换系统,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。
8.一种基于sar-adc的多序列转换数字电路,其特征在于,包括如权利要求1-3中任一项所述的基于sar-adc的多序列转换电路。