半休眠式模数转换器及其实现方法、电路、装置及介质

文档序号:37474007发布日期:2024-03-28 18:56阅读:来源:国知局

技术特征:

1.一种半休眠式模数转换器,其特征在于,包括:

2.根据权利要求1所述一种半休眠式模数转换器,其特征在于,所述第一电容阵列的子电容阵列的数量为所述模数转换器输出位数满足关系式n=n-2;其中,n为第一电容阵列的子电容阵列的数量,n为模数转换器输出位数。

3.根据权利要求1所述一种半休眠式模数转换器,其特征在于,所述第三参考电压为参考地的电压。

4.根据权利要求1所述一种半休眠式模数转换器,其特征在于,所述模数转换器输出位数大于或者等于6。

5.根据权利要求1所述一种半休眠式模数转换器,其特征在于,所述模数转换器还包括移位寄存器;所述移位寄存器与所述比较器连接;所述移位寄存器用于存储所述比较器每一次比较的输出结果。

6.一种半休眠式模数转换器实现方法,其特征在于,通过上述权利要求1-5任一项所述的半休眠式模数转换器实现,方法包括:

7.根据权利要求6所述的一种半休眠式模数转换器实现方法,其特征在于,所述根据所述第二位数据的输出数值,确定高电压侧电容阵列这一步骤,具体包括:

8.一种集成电路,其特征在于,包括权利要求1-5任一项所述的半休眠式模数转换器。

9.一种模数转换装置,其特征在于包括:

10.一种计算机可读存储介质,其中存储有处理器可执行的指令,其特征在于,所述处理器可执行的指令在由处理器执行时用于执行如权利要求6-7任一项所述一种半休眠式模数转换器实现方法。


技术总结
本申请公开了一种半休眠式模数转换器及其实现方法、电路、装置及介质,其中方法可以通过在模数转换器的第一电容阵列与比较器的正相输入端、在第二电容阵列与比较器的负相输入端、在第一电容阵列中电容数量最多的所述子电容阵列与其他电容阵列之间,在第二电容阵列中电容数量最多的所述子电容阵列与其他电容阵列之间分别设置第一开关、第二开关、第三开关以及第四开关,可以使模数转换器在前面3次比较时部分电容阵列休眠,从而降低模数转换器的功耗。本申请可广泛应用于模数转换器技术领域。

技术研发人员:胡云峰,唐彬,蔡佳祺,林锦宏,胡乐星,黄庆明,陈超逸,胡梦思,袁冰冰,游宇涵
受保护的技术使用者:电子科技大学中山学院
技术研发日:
技术公布日:2024/3/27
当前第2页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1