一种基于vfo缓冲放大器的逻辑保护自动报警系统的制作方法

文档序号:8626287阅读:341来源:国知局
一种基于vfo缓冲放大器的逻辑保护自动报警系统的制作方法
【技术领域】
[0001]本实用新型涉及串口通讯与控制领域,具体是指一种基于VFO缓冲放大器的逻辑保护自动报警系统。
【背景技术】
[0002]目前,由于人们所使用的安全支付设备需要结合配套终端设备来使用,而配套终端设备的电平是各不统一的,因此在安全支付设备与配套终端设备的串口通讯过程中经常会遇到电平不匹配的情况,从而会造成很多通讯失败的情况。为此,人们通常都采用加入拨码开关的方法来进行处理,但在进行拨码前,却必须要知道配套终端设备的电平状态是什么,这样便给配套终端的使用带来了极大的不便,同样也造成了很多并发问题。同时,传统的安全支付设备无论是否与配套终端设备通讯成功,均不能很好的给出相关警示,因此无形中也会增加判断的难度。
【实用新型内容】
[0003]本实用新型的目的在于克服目前人们使用安全支付设备与配套终端设备进行通讯时,必须要先获取配套终端设备的电平状态以及无法警示是否连接成功的缺陷,提供一种不仅结构简单,而且还能完全省略该电平状态获取状态,以及能警示通讯成功与否的一种基于VFO缓冲放大器的逻辑保护自动报警系统。
[0004]本实用新型通过以下技术方案来实现:一种基于VFO缓冲放大器的逻辑保护自动报警系统,主要由控制芯片AX,与该控制芯片AX相连接的异或门集成芯片U1,与该异或门集成芯片Ul相连接的电平采样保护电路,分别与异或门集成芯片U1、电平采样保护电路及控制芯片AX相连接的控制开关报警电路,以及串接在电平采样保护电路与异或门集成芯片Ul之间的VFO缓冲放大器电路和光束激发式逻辑放大电路组成。同时,在光束激发式逻辑放大电路与VFO缓冲放大器电路之间还串接有逻辑保护射极耦合式放大电路;所述光束激发式逻辑放大电路主要由功率放大器P1,与非门IC1,与非门IC2,与非门IC3,负极与功率放大器Pl的同相端相连接、正极经光二极管D4后接地的极性电容C4,一端与极性电容C4的正极相连接、另一端经二极管D5后接地的电阻R13,正极与电阻R13和二极管D5的连接点相连接、负极接地的极性电容C6,一端与与非门ICl的负极输入端相连接、另一端与功率放大器Pl的同相端相连接的电阻R14,串接在功率放大器Pl的反相端与输出端之间的电阻R15,一端与与非门ICl的输出端相连接、另一端与与非门IC3的负极输入端相连接的电阻R16,正极与与非门IC2的输出端相连接、负极与与非门IC3的负极输入端相连接的电容C5,以及一端与极性电容C6的正极相连接、另一端与与非门IC2的负极输入端相连接的电阻R17组成;所述与非门ICl的正极输入端与功率放大器Pl的反相端相连接,其输出端与与非门IC2的正极输入端相连接,与非门IC3的正极输入端则与功率放大器P的输出端相连接。
[0005]所述VFO缓冲放大器电路由三极管Q4,三极管Q5,一端与三极管Q4的基极相连接、另一端经电容Cl后与与非门IC3的输出端相连接的电阻R8,一端与三极管Q4的基极相连接、另一端顺次经电阻R12和电容C3后与异或门集成芯片Ul相连接的电阻R11,一端与三极管Q4的基极相连接、另一端与电阻R12和电容C3的连接点相连接的电阻R10,以及一端与三极管Q4的集电极相连接、另一端经电容C2后接地的电阻R9组成;所述三极管Q5的发射极与电阻RlO与电阻R12的连接点相连接,其集电极与电阻R9和电容C2的连接点相连接,其基极与三极管Q4的集电极相连接;所述三极管Q4的发射极接地,且三极管Q5的集电极还外接+9v?12V的直流电压VCC ;功率放大器Pl的正极输入端则与电平采样保护电路相连接。
[0006]所述逻辑保护射极耦合式放大电路主要由三极管Q6,三极管Q7,功率放大器P2,功率放大器P3,串接在功率放大器P2的反相端与输出端之间的电阻R19,串接在功率放大器P3的同相端与输出端之间的极性电容C9,串接在功率放大器P2的同相端与三极管Q6的集电极之间的电阻R18,串接在三极管Q6的集电极与三极管Q7的基极之间的电阻R20,与电阻R20相并联的电容CS,负极与功率放大器P2的同相端相连接、正极经电阻R21后与三极管Q6的发射极相连接的极性电容C7,串接在三极管Q7的基极与极性电容C7的正极之间的电阻R22,正极与三极管Q7的发射极相连接、负极顺次经稳压二极管D6和电阻R23后与功率放大器P2的输出端相连接的电容C10,P极与功率放大器P3的输出端相连接、N极经电阻R25和电阻R24后与稳压二极管D6与电阻R23的连接点相连接的二极管D7,以及P极与电容ClO的负极相连接、N极与二极管D7与电阻R25的连接点相连接的稳压二极管D8组成;所述三极管Q6的基极与极性电容C7的正极相连接,其发射极与三极管Q7的发射极相连接,其集电极与功率放大器P2的反相端相连接;三极管Q7的集电极与功率放大器P3的反相端相连接,功率放大器P3的同相端与功率放大器P2的输出端相连接;所述极性电容C7的正极与与非门IC3的负极输入端相连接,而电阻R25与电阻R24的连接点则与三极管Q4的基极相连接。
[0007]所述控制开关报警电路由基极与异或门集成芯片Ul的一个输入端相连接、集电极经电阻R4后与控制芯片AX的FB管脚相连接、而发射极则经电阻R5后与异或门集成芯片Ul的输出端相连接的三极管Q1,基极与三极管Ql的集电极相连接、其集电极直接与控制芯片AX的FB管脚相连接、而其发射极则经电阻R6后与报警器HA的正极相连接的三极管Q2,以及基极经电阻R8后与电平采样保护电路相连接、其集电极经二极管D3后与报警器HA的正极相连、而其发射极则经电阻R7后与控制芯片AX的SW管脚相连接的三极管Q3组成;所述异或门集成芯片Ul的输出端还分别与报警器HA的负极和控制芯片AX的EN管脚相连接。
[0008]所述的电平采样保护电路由相互串联的电阻R2和电阻R1,相互串接的二极管Dl和二级管D2,以及一端与功率放大器Pl的同相端相连接、另一端则与二极管D2的P极相连接的电阻R3组成;所述二极管D2和二极管Dl的连接点,以及电阻R2与电阻Rl的连接点还均与三极管Ql的基极相连接,电阻R2的另一端则经电阻R8后与三极管Q3的基极相连接。
[0009]为确保使用效果,所述控制芯片AX的型号为AX2003型,所述异或门集成芯片Ul的型号为74HC86型。
[0010]本实用新型与现有技术相比,具有以下优点及有益效果:
[0011](I)本实用新型不仅整体结构非常简单,其制作成本和维护成本非常低廉,而且本实用新型还能彻底解决传统的电平配置普遍存在需要预先设定电平值的缺陷。
[0012](2)本实用新型能自动采集和识别配套终端设备的电平状态,自动连接安全支付设备与配套终端设备的通讯,从而有效避免因安全支付设备与配套终端设备电平不匹配而带来的缺陷。
[0013](3)本实用新型能将配套终端设备的不同电平方式采用智能化处理,从而完全不需要人工处理与设置参数,实现自动化控制,不仅能提高识别和运行效率,而且操作也非常方便。
[0014](4)本实用新型设有专门的报警器,当安全支付设备与配套终端设备通讯不成功时便会发出警报。
[0015](5)本实用新型突破性的将异或门集成芯片与VFO缓冲放大器电路结合在一起使用,不仅能有效提高报警器的增益,而且还能有效确保其工作性能的稳定。
【附图说明】
[0016]图1为本实用新型的电路结构示意图。
[0017]图2为本实用新型的逻辑保护射极耦合式放大电路结构示意图。
【具体实施方式】
[0018]下面结合实施例对本实用新型作进一步地详细说明,但本实用新型的实施方式不限于此。
实施例
[0019]如图1所示,本实用新型主要由控制芯片AX,与该控制芯片AX相连接的异或门集成芯片U1,与该异或门集成芯片Ul相连接的电平采样保护电路,分别与异或门集成芯片U1、电平采样保护电路及控制芯片AX相连接的控制开关报警电路,串接在电平采样保护电路与异或门集成芯片Ul之间的VFO缓冲放大器电路和光束激发式逻辑放大电路,以及串接在VFO缓冲放大器电路和光束激发式逻辑放大电路之间的逻辑保护射极耦合式放大电路组成。
[0020]所述光束激发式逻辑放大电路主要由功率放大器P1,与非门IC1,与非门IC2,与非门IC3,负极与功率放大器Pl的同相端相连接、正极经光二极管D4后接地的极性电容C4,一端与极性电容C4的正极相连接、另一端经二极管D5后接地的电阻R13,正极与电阻R13和二极管D5的连接点相连接、负极接地的极性电容C6,一端与与非门ICl的负极输入端相连接、另一端与功率放大器Pl的同相端相连接的电阻R14,串接在功率放大器Pl的反相端与输出端之间的电阻R15,一端与与非门ICl的输出端相连接、另一端与与非门IC3的负极输入端相连接的电阻R16,正极与与非门IC2的输出端相连接、负极与与非门IC3的负极输入端相连接的电容C5,以及一端与极性电容C6的正极相连接、另一端与与非门IC2的负极输入端相连接的电阻R17组成。
[0021]同时,该与非门ICl的正极输入端与功率放大器Pl的反相端相连接,其输出端与与非门IC2的正极输入端相连接,与非门IC3的正极输入端则与功率放大器P的输出端相连接。
[0022]所述的VFO缓冲放大器电路如图1所示,其由三极管Q4,三极管Q5,电阻R8、电阻R9、电阻R10、电阻R11、电阻R12、电容Cl、电容C2及电容C3共同组成。连接时,电阻R8的一端与三极管Q4的基极相连接,其另一端经电容Cl后与与非门IC3的输出端相连接,电阻Rll的一端则与三极管Q4的基极相连接、另一端顺次经电阻R12和电容C3后与异或门集成芯片Ul的13号管脚输入端相连接。如图1所示,该异或门集成芯片Ul包括有两个输入端(即12号端和13号端)和一个输出端(即11号端)。
[0023]电阻RlO的一端与三极管Q4的基极相连接,其另一端与电阻R12和电容C3的连接点相连接,而电阻R9的一端则与三极管Q4的集电极相连接、另一端经电容C2后接地。同时,三极管Q5的发射极与电阻RlO与电阻R12的连接点相连接,其集电极与电阻R9和电容C2的连接点相连接,其基极与三极管Q4的集电极相连接。
[0024]为确保三极管Q4、三极管Q5能正常工作,所述三极管Q4的发射极要接地,而三极管Q5的集电极还需外接+9v?12V的直流电压VCC作为偏置电压。
[0025]所述控制芯片AX用于控制和处理电平采样保护电路和异或门集成芯片U
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1