一种基于逻辑延时锁定的抗干扰电路的制作方法

文档序号:9166924阅读:349来源:国知局
一种基于逻辑延时锁定的抗干扰电路的制作方法
【技术领域】
[0001]本实用新型涉及数据采集领域,尤其是一种基于逻辑延时锁定的抗干扰电路。
【背景技术】
[0002]在某些物理试验中,用于触发电子设备的触发信号往往伴随着干扰信号到来。例如利用多路同步触发信号同时触发高功率脉冲装置和电子设备时,高功率脉冲装置动作产生的干扰信号将影响电子设备的正常工作。这些干扰信号的特点是:紧随触发到来,并且持续时间短,例如小于I μ S。高功率脉冲装置动作后一些物理量需要被测量或处理,代表这些物理量的信号一般在触发脉冲的一定延迟时间(例如大于1.5 μ S)之后到来。
[0003]常用的屏蔽和滤波等抑制措施总会带来额外的硬件成本,并可能影响触发信号的品质,特别是带来时间上的抖动,使电子设备不能被精确地触发。
【实用新型内容】
[0004]本实用新型所要解决的技术问题是:针对现有技术存在的问题,提供一种基于逻辑延时锁定的抗干扰电路,此电路以一个触发信号的前沿为时间参考点,在固定的延时范围内,解决电子电路中因触发信号引起的干扰问题。
[0005]本实用新型采用的技术方案如下:
[0006]—种基于逻辑延时锁定的抗干扰电路包括阶跃信号产生器、延迟电路、反相脉冲产生电路、与门;阶跃信号产生器输出端与延迟电路输入端连接;延迟电路输出端与反相脉冲产生电路一输入端连接,反相脉冲产生电路另一输入端与阶跃信号产生器输出端连接,反相脉冲产生电路输出端与与门电路一输入端连接。
[0007]进一步的,所述阶跃信号产生器是D触发器,D触发器时钟输入端输入触发信号,D触发器信号输入端与直接置位端接电源,D触发器信号输出端与延迟电路输入端连接,D触发器直接复位端输入复位信号,D触发器信号输出端与反相脉冲产生电路另一信号输入端连接,D触发器信号输出端作为阶跃信号产生器输出端。
[0008]进一步的,所述延迟电路是η个D触发器,所述η个D触发器串联,上一级D触发器的信号输出端与下一级D触发器信号输入端连接,第一级D触发器的信号输入端与阶跃信号产生器输出端连接,每个D触发器时钟信号输入端输入时钟信号;延迟电路延迟时间Tw=(n-1) T+t,其中T为任意一个D触发器的延时时间,η为D触发器个数,t为触发信号前沿与其后第一个时钟前沿之间的时间间隔,0〈t〈T ;第一级D触发器信号输入端作为延迟电路输入端,第η级D触发器信号输出端作为延迟电路输出端。
[0009]进一步的,所述反相脉冲产生电路包括反相器和与非门,所述延迟电路输出端与反相器输入端连接,反相器输出端同时与阶跃信号产生器输出端、与非门一输入端连接,与非门另一输入端与阶跃信号产生器输出端连接;与非门输出端与与门一输入端连接,接收反相脉冲。
[0010]综上所述,由于采用了上述技术方案,本实用新型的有益效果是:
[0011]阶跃信号产生器的D触发器将触发信号Trigl转换为前沿同步的阶跃信号,若脉冲信号Trigl之后干扰信号,此D触发器不会响应,直到被复位为止,这样就避免了干扰信号可能引起的二次触发。
[0012]阶跃信号经过延迟电路的固定延时后,经反相器变为低电平,与触发器Dl的输出经与非门NAl后,形成一个与触发信号Trigl前沿同步,并有一定时间宽度的反相脉冲RestrainTime,这个反相脉冲通过与门Al和易被干扰信号Delayl进行逻辑与运算后,相应时间范围内的干扰信号都将得到抑制。
[0013]具有伴随触发信号Trigl —起到来的干扰信号,持续时间一般较短(例如不超过I μ S),若其他通道的有效信号只会在一定时间(例如1.5 μ S)之后到来,则通过上诉逻辑设计可抑制干扰信号,从而避免逻辑错误。
【附图说明】
[0014]本实用新型将通过例子并参照附图的方式说明,其中:
[0015]图1是本发明电路原理图。
【具体实施方式】
[0016]为了使本实用新型的目的、技术方案及优点更加清楚明白,以下结合附图及实施例,对本实用新型进行进一步详细说明。应当理解,此处所描述的具体实施例仅用以解释本实用新型,并不用于限定本实用新型。
[0017]1、【背景技术】:同步触发信号一般被分为很多路,比如其中一路送与高功率脉冲装置,另一路送与数字电路。触发信号使高功率脉冲装置动作,产生大量干扰信号,这些干扰信号的特点是:紧随触发信号Trigl到来,并且持续时间短(例如不超过I yS)。高功率脉冲装置动作后一些物理量需要被测量或处理,代表这些物理量的信号(真实信号,DELAYl)一般在触发脉冲的一定延迟时间(例如1.5 μ S)之后到来。本专利的目的就是对触发信号Trigl之后的干扰信号以及真实信号Delayl之前的干扰信号进行抑制。
[0018]2、本装置默认第一个输入到阶跃信号产生器时钟输入端的脉冲信号就是触发信号 triglo
[0019]3、本专利中干扰信号是指触发信号trigl与真实信号delayl之间。
[0020]4、本专利所述脉冲信号都默认为正相脉冲信号,复位信号为低电平有效的信号,此复位信号为与阶跃信号产生器复位端(D触发器复位端)匹配的信号。
[0021]5、阶跃脉冲信号产生器是D触发器时,D触发器的接法是比较独特的,通过此接法将脉冲信号转换为阶跃信号。在本方案中可以抑制脉冲信号后的干扰信号。
[0022]6、本专利中的D触发器是带复位功能的D触发器。D触发器中直接置位端(PRN端)作用是输入低电平时,信号输出端(Q端)为高电平输出;D触发器直接复位端(CLRN端)作用是输入低电平时,信号输出端(Q端)为低电平输出;D触发器中信号输入端(D端)作用是输入信号,输出端(Q端)作用是输出信号。D触发器时钟输入端(图中的三角符号端)作用是输入时钟信号,但是阶跃信号产生器中的时钟输入端输入触发信号。其中阶跃信号产生器中的D触发器中PRN端以及D端接电源,阶跃信号产生器中的Q端与延迟电路(第一级D触发器)输入端连接,CLRN端接复位信号。延迟电路中的第一级D触发器D端接阶跃信号产生器输出端(D触发器Q端)、延迟电路中的第η级D触发器D端与延迟电路中的第n-1级D触发器Q端、延迟电路中的第η级D触发器Q端与反相脉冲产生电路输入端(反相器输入端)连接。η>0。
[0023]工作原理:利用一个D触发器将触发信号转换为前
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1