一种高频超视距雷达时钟源产生电路的制作方法

文档序号:10058115阅读:592来源:国知局
一种高频超视距雷达时钟源产生电路的制作方法
【技术领域】
[0001]本实用新型涉及高频超视距雷达技术领域,尤其涉及一种高频超视距雷达时钟源产生电路。
【背景技术】
[0002]高频超视距雷达时钟源一般由高稳定度、低相位噪声晶振经锁相环倍频电路产生或者经模拟倍频电路产生。锁相环倍频电路输出的时钟信号相位噪声比模拟倍频电路的相位噪声大,现有的模拟倍频电路多采用模拟器件进行放大滤波等产生时钟信号,但模拟器件长期运行易产生老化等问题,可能导致整个电路增益下降,输出信号幅度变小,有时甚至不能输出时钟信号,导致系统不能正常工作。
【实用新型内容】
[0003]针对上述问题,本实用新型的目的是提供一种高频超视距雷达时钟源产生电路,能够解决现有技术存在的问题,具有电路结构简单,控制灵活和可扩展性好的特点,可产生高稳定度、低相位噪声的时钟信号,满足实际使用需求。
[0004]为实现上述目的,本实用新型采取以下技术方案:
[0005]—种高频超视距雷达时钟源产生电路,依次包括具有高稳定度、低相位噪声的晶振,第一低噪声放大器,中心频率为Π的第一窄带带通滤波器,第二低噪声放大器,第一功率分配器,之后分为两路:用于产生时钟信号1的支路依次包括中心频率为Π的第二窄带带通滤波器、第一增益可控放大电路和第一时钟驱动电路;用于产生时钟信号2的支路依次包括第三低噪声放大器、中心频率为f2的窄带带通滤波器、第二增益可控放大电路和第二时钟驱动电路;还包括控制电路,所述第一增益可控放大电路、第二增益可控放大电路、第一时钟驱动电路及第二时钟驱动电路均与控制电路连接。
[0006]其中,所述控制电路包括时钟信号监测部分和增益控制部分;
[0007]所述第一时钟驱动电路和第二时钟驱动电路可产生多路时钟信号,其中一路时钟信号接入时钟信号监测部分,可实时监测时钟信号状态,并将监测时钟信号状态的信息反馈至增益控制部分,增益控制部分根据反馈信息调整第一增益可控放大电路及第二增益可控放大电路的增益,以保证时钟输出的稳定性及调整占空比。
[0008]其中,若需要时钟信号3,则在中心频率为f2的窄带带通滤波器后加入一个第二功率分配器分为两路,一路产生时钟信号2,另一路产生时钟信号3 ;用于产生时钟信号3的电路依次包括第四低噪声放大器进行放大,然后接入中心频率为f3的窄带带通滤波器,然后经过第三增益可控放大电路,最后接入第三时钟驱动电路;
[0009]所述第三增益可控放大电路、第三时钟驱动电路均与控制电路连接。
[0010]其中,所述晶振输出频率为f0的基准时钟信号,最后输出的时钟信号1、时钟信号2和时钟信号3的频率分别为fl,f2和f3,三者均为f0的整数倍。
[0011]其中,用于将输入的高稳定度、低相位噪声的晶振时钟源信号进行放大至饱和的所述第一低噪声放大器的增益不小于20dB,噪声系数不大于2dB。
[0012]其中,中心频率为fl的第一窄带带通滤波器、中心频率为fl的第二窄带带通滤波器及中心频率为f2的窄带带通滤波器的带宽均不大于各自中心频率的5%,以将所需的频率为Π和f2的时钟信号滤出,并抑制带外信号。
[0013]本实用新型由于采取以上技术方案,其具有以下优点:
[0014]1、电路结构简单,易于实现,控制灵活,可扩展性强,输出时钟信号质量满足实际应用需求;
[0015]2、控制电路可以实时监测时钟输出,若由于外界因素导致系统增益不够而无时钟信号输出,系统可通过调节增益可控放大电路的增益,保证时钟驱动电路输入信号幅度满足要求;
[0016]3、时钟输出信号稳定度高,相位噪声低。
【附图说明】
[0017]图1是本实用新型具体实施例提供的一种高频超视距雷达时钟源产生电路的结构框图。
[0018]图中:
[0019]1 一晶振,2—第一低噪声放大器,3—中心频率为fl的第一窄带带通滤波器,4一第二低噪声放大器,5—第一功率分配器,6—中心频率为Π的第二窄带带通滤波器,7—第一增益可控放大电路,8—第一时钟驱动电路,9一第三低噪声放大器,10—中心频率为f2的窄带带通滤波器,11 一第二增益可控放大电路,12—第二时钟驱动电路,13—控制电路。
【具体实施方式】
[0020]下面结合附图和实施例对本实用新型进行详细描述。
[0021]图1是本实用新型具体实施例提供的一种高频超视距雷达时钟源产生电路的结构框图。如图1所示,本实用新型所述的一种高频超视距雷达时钟源产生电路,依次包括具有高稳定度、低相位噪声的晶振1,第一低噪声放大器2,中心频率为Π的第一窄带带通滤波器3,第二低噪声放大器4,第一功率分配器5,之后分为两路:用于产生时钟信号1的支路依次包括中心频率为fl的第二窄带带通滤波器6、第一增益可控放大电路7和第一时钟驱动电路8 ;用于产生时钟信号2的支路依次包括第三低噪声放大器9、中心频率为f2的窄带带通滤波器10、第二增益可控放大电路11和第二时钟驱动电路12 ;还包括控制电路13,所述第一增益可控放大电路7、第二增益可控放大电路11、第一时钟驱动电路8及第二时钟驱动电路12均与控制电路13连接。
[0022]本实用新型所述的时钟源产生电路具有电路结构简单,控制灵活和可扩展性好的特点,可产生高稳定度、低相位噪声的时钟信号,满足实际使用需求。
[0023]下面对本实用新型电路的工作过程进行说明如下:
[0024]第一低噪声放大器2将输入的高稳定度、低相位噪声的晶振1时钟源信号进行放大至饱和;中心频率为fl的第一窄带带通滤波器3将所需的频率为fl的时钟信号滤出,后经第二低噪声放大器4放大,接入第一功率分配器5后分为两路:一路接入中心频率为fl的第二窄带带通滤波器6滤波后经第一增益可控放大电路7放大,最后经第一时钟驱动电路8输出时
当前第1页1 2 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1