一种高性能低功耗数字滤波模块的制作方法

文档序号:10095277阅读:330来源:国知局
一种高性能低功耗数字滤波模块的制作方法
【技术领域】
[0001]本实用新型属于数字滤波技术领域,具体涉及一种高性能低功耗数字滤波模块。
【背景技术】
[0002]在当今世界上,数字信号处理技术正在飞速发展,它不但自成一门学科,更是以不同的形式影响和渗透到其他学科,它与国民经济息息相关,一直在影响或者改变我们的生活,因此受到人们普遍的关注。
[0003]在信号处理过程中,所处理的信号往往带有噪音,从接收的信号中清除或减弱噪音是信号传输和信号处理中的重要问题。根据有用信号和噪音不同的特性,提取有用信号的过程叫做滤波,实现滤波功能的系统是滤波器,其中应用最为广泛的是数字滤波器。
[0004]一般来说,数字滤波器可以通过软件程序来实现,这种方法工作性能不佳,其实现滤波的速度太慢,多用于教学使用,不利于普遍利用;更为普遍的是通过单片机来实现,利用其硬件环境配合信号处理软件来实现滤波的目的,但是操作特别繁琐,且会造成单片机的负载和无效功的损耗,不利于可持续发展。
【实用新型内容】
[0005]本实用新型的目的在于提供一种高性能低功耗数字滤波模块,以解决上述【背景技术】中提出的问题。
[0006]为实现上述目的,本实用新型提供如下技术方案:一种高性能低功耗数字滤波模块,包括DSP运算芯片、可编程控制器、机箱、数据提供单元组、外部液晶显示屏、处理器和寄存器,所述DSP运算芯片、寄存器和处理器均安装在机箱的内部顶端,所述DSP运算芯片与寄存器电性连接,所述寄存器与处理器电性连接,所述数据提供单元组安装在机箱的内部左端,所述数据提供单元组与寄存器电性连接,所述可编程控制器安装在机箱的底部,所述可编程控制器与寄存器电性连接,所述外部液晶显示屏安装在机箱的右侧,所述外部液晶显示屏与处理器电性连接。
[0007]优选的,所述DSP运算芯片内置有乘法器、接收器和累加器,所述乘法器和累加器均与数据提供单元组电性连接。
[0008]优选的,所述数据提供单元组由第一单元组、第二单元组、第三单元组和第四单元组组成,且四个数据单元组的结构之间相互隔离。
[0009]优选的,所述寄存器由暂存寄存器和保存寄存器组成,所述暂存寄存器与处理器的DMA输出端电性连接,所述保存寄存器与处理器的DMA输入端电性连接。
[0010]与现有技术相比,本实用新型的有益效果是:该高性能低功耗数字滤波模块结构科学合理,使用安全方便,暂存寄存器的设置使得处理器无法处理或者识别的信号才能传送到数据提供单元组,加快了其工作效率,且数据提供单元组分为四个相互隔离的数据单元组,相互独立工作,输送数据进行运算,提高了滤波的精准程度,采用DSP运算芯片内置的乘法器和累加器,使用更加便利的同时避免了繁琐的调试设备和无效功的损耗,既提高了其工作性能又降低了其能源的消耗,有利于可持续发展。
【附图说明】
[0011]图1为本实用新型结构示意图;
[0012]图2为本实用新型的DSP运算芯片结构示意图;
[0013]图3为本实用新型的数据提供单元组结构示意图;
[0014]图4为本实用新型的寄存器结构示意图;
[0015]图5为本实用新型的工作原理图。
[0016]图中:1、DSP运算芯片,11、乘法器,12、接收器,13、累加器,2、可编程控制器,3、机箱,4、数据提供单元组,41、第一单元组,42、第二单元组,43、第三单元组,44、第四单元组,5、外部液晶显示屏,6、处理器,7、寄存器,71、暂存寄存器,72、保存寄存器。
【具体实施方式】
[0017]下面将结合本实用新型实施例中的附图,对本实用新型实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本实用新型一部分实施例,而不是全部的实施例。基于本实用新型中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本实用新型保护的范围。
[0018]请参阅图1-5,本实用新型提供一种技术方案:一种高性能低功耗数字滤波模块,包括DSP运算芯片1、可编程控制器2、机箱3、数据提供单元组4、外部液晶显示屏5、处理器6和寄存器7,DSP运算芯片1、寄存器7和处理器6均安装在机箱3的内部顶端,寄存器7由暂存寄存器71和保存寄存器72组成,暂存寄存器71与处理器6的DMA输出端电性连接,保存寄存器72与处理器6的DMA输入端电性连接,DSP运算芯片1与寄存器7电性连接,DSP运算芯片1内置有乘法器11、接收器12和累加器13,乘法器11和累加器13均与数据提供单元组4电性连接,寄存器7与处理器6电性连接,数据提供单元组4安装在机箱3的内部左端,数据提供单元组4与寄存器7电性连接,数据提供单元组4由第一单元组41、第二单元组42、第三单元组43和第四单元组44组成,且四个数据单元组的结构之间相互隔离,可编程控制器2安装在机箱3的底部,可编程控制器2与寄存器7电性连接,外部液晶显示屏5安装在机箱3的右侧,外部液晶显示屏5与处理器6电性连接。
[0019]工作原理:使用时,接通电源,所需编译信号从处理器6通过,翻译成可识别波形,通过外部液晶显示屏5直观的显示出来,当遇到处理器6无法自动处理的信号时,通过暂存寄存器71,输送到对应的数据提供单元组4中,之后送入DSP运算芯片1的乘法器11或者累加器13中进行数据运算,进行干扰和噪音等的清除工作,详细滤波要求由可编程控制器2进行调控,最后运算之后的可识别信号进入保存寄存器72中,输送至处理器6中,处理器6开始工作翻译成可识别波形信号直观的展现在外部液晶显示屏5中,完成滤波过程。
[0020]尽管已经示出和描述了本实用新型的实施例,对于本领域的普通技术人员而言,可以理解在不脱离本实用新型的原理和精神的情况下可以对这些实施例进行多种变化、修改、替换和变型,本实用新型的范围由所附权利要求及其等同物限定。
【主权项】
1.一种高性能低功耗数字滤波模块,包括DSP运算芯片(1)、可编程控制器(2)、机箱(3)、数据提供单元组(4)、外部液晶显示屏(5)、处理器(6)和寄存器(7),其特征在于:所述DSP运算芯片(1)、寄存器(7)和处理器(6)均安装在机箱(3)的内部顶端,所述DSP运算芯片(1)与寄存器(7)电性连接,所述寄存器(7)与处理器¢)电性连接,所述数据提供单元组(4)安装在机箱(3)的内部左端,所述数据提供单元组(4)与寄存器(7)电性连接,所述可编程控制器⑵安装在机箱⑶的底部,所述可编程控制器⑵与寄存器(7)电性连接,所述外部液晶显示屏(5)安装在机箱(3)的右侧,所述外部液晶显示屏(5)与处理器(6)电性连接。2.根据权利要求1所述的高性能低功耗数字滤波模块,其特征在于:所述DSP运算芯片(1)内置有乘法器(11)、接收器(12)和累加器(13),所述乘法器(11)和累加器(13)均与数据提供单元组(4)电性连接。3.根据权利要求1所述的高性能低功耗数字滤波模块,其特征在于:所述数据提供单元组⑷由第一单元组(41)、第二单元组(42)、第三单元组(43)和第四单元组(44)组成,且四个数据单元组的结构之间相互隔离。4.根据权利要求1所述的高性能低功耗数字滤波模块,其特征在于:所述寄存器(7)由暂存寄存器(71)和保存寄存器(72)组成,所述暂存寄存器(71)与处理器¢)的DMA输出端电性连接,所述保存寄存器(72)与处理器¢)的DMA输入端电性连接。
【专利摘要】本实用新型公开了一种高性能低功耗数字滤波模块,包括DSP运算芯片、可编程控制器、机箱、数据提供单元组、外部液晶显示屏、处理器和寄存器,所述DSP运算芯片、寄存器和处理器均安装在机箱的内部顶端,所述DSP运算芯片与寄存器电性连接,所述寄存器与处理器电性连接,所述数据提供单元组安装在机箱的内部左端,所述数据提供单元组与寄存器电性连接,所述可编程控制器安装在机箱的底部,所述可编程控制器与寄存器电性连接,所述外部液晶显示屏安装在机箱的右侧,所述外部液晶显示屏与处理器电性连接。本实用新型结构科学合理,暂存寄存器的设置使得处理器无法处理或者识别的信号才能传送到数据提供单元组,加快了其工作效率。
【IPC分类】H03H17/00
【公开号】CN205005028
【申请号】CN201520599126
【发明人】苏攀, 游平, 梁小江, 张军民, 李德布
【申请人】江西创成电子有限公司
【公开日】2016年1月27日
【申请日】2015年8月11日
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1