无线通信系统中的信道编码装置及方法

文档序号:7667757阅读:202来源:国知局
专利名称:无线通信系统中的信道编码装置及方法
技术领域
本发明涉及无线通信系统中的信号传输,具体而言涉及在无线控制信道 上对信息进行编码的系统和方法。
背景技术
可以理解到在一个无线通信系统中,可以使用特定的业务信道在例如基 站和无线通信设备之间或者无线接入点和无线通信设备之间进行数据通信。 也可以理解到为了使无线通信设备可以准确地对业务信道上的信息进行接收
和i奪码,需要一些特定的信息。例如在码分多址接入(C固A, Code Division Multiple Access)系统中,不同长度的消息帧可以携带语音和数据业务信息。 一个无线通信设备可以需要多个长度的信息帧以确定所有的有效载荷信息。
例如快速导频质量指示信道(F-PQICH, Fast Pilot Quality Indicator Channel)、前向快速其它扇区干扰信道(F-FOSICH , Forward-Fast Other Sector Interference Channel)、前向其它扇区干扰信道(F-OSICH, Forward-Other Sector Interference Channel)、 前向热噪声信道(F-IOTCH , Forward-Interference Over Thermal Channel)、反向码分多址专用控制信 道(R-CDCCH, Reverse-CDMA Dedicated Control Channel)、反向共享控制信 道(R-SCCH, Reverse-Shared Control Channel)等控制信道用于传输与其对 应的信息,例如快速导频质量指示信道携带每个有源终端(active terminal) 的反向链路导频强度的量化值。前向快速其它扇区干扰信道携带一个其它扇 区接口指示信号,在此信道上传输的其它扇区接口指示信号较前向其它扇区
干扰信道上传输的信号速率高但覆盖率小。
在以下描述和权利要求书中,使用的术语"无线通信设备"参考于可以 进行无线通信的任意设备,例如基站或者无线接入点。因此,该术语"无线 通信设备"包括但不限于蜂窝电话类型的通信设备,这些通信设备也称为手 持机、移动电话、移动通信设备等,或者称为具有通信能力的个人数字助理 (PDA, Personal Digital Assistants)、智能手机,包括手持电脑、膝上型电脑、以及台式机等具有通信能力的计算设备。
然而,也可以理解到这里所提到的许多实施例及示例可以参考于无线广
域网(WWAN, Wireless Wide Area Networks),这里所述的方法和系统也可以 应用于无线个人区域网路(WPAN, Wireless Personal Area Network)、无线 局域网(WLAN, Wireless Local Area Network)、无线城域网(WMAN, Wireless Metropolitan Area Network)等。也可以理解到这些网络包括一些类型的接 入设备或装置,这些接入设备或装置包括例如在无线广域网或者无线城域网 中的基站,或者在例如无线局域网中的接入点等设备。因此也可以理解到这 些接入设备及装置的参考是可以互换的,并且除非在某些地方明确地表明了 这些参考的内容,对其中 一种接入设备及装置的参考不能将其它接入设备及 装置排除在外。

发明内容
以下,本发明描述了例如在一个超宽带(丽B, Ultra Mobile Broadband) 系统中,用于控制信道传输信息的实现方法和系统。用于实现该控制信道的 信道结构可以有效地传输更多的信息比特,而使用尾比特巻积编码 (tail-biting co謂lutional code)和循环冗余校验(CRC , Cyclical Redundancy Check)的方法可以更有效地实现漏码4企测(Missing detection) 和误报警功能(false alarm)。
本发明的一个方面阐述了采用以上编码技术的一个发送器设计实施例。 此发送器设计可以根据需要应用于上行链路发送器和下行链路发送器的设计 中。该发送器包括信道编码器,该信道编码器用于对该信息比特进行编码并 将其在控制信道上传输,该发送器包括循环冗余校验编码模块,用于接收该 信息比特,产生循环冗余校验比特,并在该信息比特中增加该循环冗余校验 比特形成输入比特;尾比特巻积编码器,连接到该循环冗余校验编码模块,
尾比特巻积编码器使用公式R-k/n,将长度为k的该输入比特转换为长度为n 的比特序列,其中R为该尾比特巻积编码器的有效编码速率,k= b+c,其中 b为该尾比特巻积编码器对该输入比特进行编码产生的多个比特数目,c为该 尾比特巻积编码器产生的该循环冗余校验比特数目;以及调制模块,用于对 该输出码元进行调制。本发明的另 一个方面阐述了对控制信道信号进行编码的方法示例,如本 文所述,在这些实施例中使用了不同的技术。该方法用于在前导信道对该信
息比特进行编码,包括接收该信息比特;产生循环冗余校验比特,该循环冗 余校验比特用于对该信息比特进行循环冗余校验;将产生的该循环冗余校验 比特增加至该信息比特,按照有效编码速率R产生输入比特;使用尾比特技 术根据该输入比特产生输出码元;使用公式R=k/n,将长度为k的该输出码 元转换为长度为n的比特序列,其中k-b+c, b为该尾比特巻积编码器对该输 出码元进行编码产生的多个比特数目,c为该尾比特巻积编码器产生的该循 环冗余校验比特数目;以及对该输出码元进行调制。
本发明的另 一个方面阐述了 一种用于传输信息比特的接入点装置,包括 接收器,用于接收已编码信号;发送器,用于产生进行传输的该已编码信号, 该发送器包括信道编码器,该信道编码器用于对该信息比特进行编码,该信 道编码器还包括循环冗余校验编码模块,用于接收该信息比特,产生循环 冗余校验比特,并在该信息比特中增加该循环冗余校验比特形成输入比特; 尾比特巻积编码器,连接到该循环冗余校验编码模块,该尾比特巻积编码器 用于通过尾比特技术根据该输入比特产生输出码元,该尾比特巻积编码器使 用公式R=k/n,将长度为k的该输入比特转换为长度为n的比特序列,其中R 为该尾比特巻积编码器的有效编码速率,k= b+c,其中b为该尾比特巻积编 码器对该输入比特进行编码产生的多个比特数目,c为该尾比特巻积编码器 产生的该循环冗余校验比特数目;以及调制模块,用于对该输出码元进行调 制。
本发明的又一个方面阐述了一种用于传输信息比特的移动单元,包括接 收器,用于接收已编码信号;发送器,用于产生进行传输的该已编码信号, 该发送器包括信道编码器,该信道编码器用于对该信息比特进行编码,该信 道编码器还包括循环冗余校验编码模块,用于接收该信息比特,产生循环冗 余校验比特,并在该信息比特中增加该循环冗余校验比特形成输入比特;尾 比特巻积编码器,连接到该循环冗余校验编码模块,该尾比特巻积编码器用 于通过尾比特技术根据该输入比特产生输出码元,该尾比特巻积编码器使用 公式R=k/n,将长度为k的该输入比特转换为长度为n的比特序列,其中R 为该尾比特巻积编码器的有效编码速率,k= b+c,其中b为该尾比特巻积编 码器对该输入比特进行编码产生的多个比特数目,c为该尾比特巻积编码器产生的该循环冗余校验比特数目;以及调制模块,用于对该输出码元进行调制。
在以下的"具体实施方式
"中将对本发明的各种特征、方面以及实施例 做进一步的描述。
以下结合附图对本发明的特征、方面以及实施例进行描述。

图1为一个示意图,其根据一个实施例,阐述了用于对控制信道的信息 比特进行编码的控制信道编码器的示例。
图2为一个示意图,其根据一个实施例,阐述了用于对控制信道的信息
比特进行编码的控制信道编码器的另一个示例。
图3为一个示意图,其根据一个实施例,阐述了可包含于图1所示的编 码器中的一个循环冗余校验比特产生电路示例。
图4为一个示意图,其根据一个实施例,阐述了可包含于图1所示的编 码器中的另 一个循环冗余校验比特产生电路示例。
图5为一个流程图,其根据一个实施例,阐述了用于控制信道数据编码 的方法示例。
图6为一个流程图,其根据一个实施例,阐述了用于控制信道数据编码 的方法第二个示例。
图7为一个流程图,其根据一个实施例,阐述了用于控制信道数据编码 的方法第三个示例。
具体实施例方式
以下所述的实施例可以用于对传输前导(preamble)信息比特进行有效的 控制信道信息编码。该实施例使用尾比特巻积编码以及循环冗余校验,并结 合使用例如二相移相键控(BPSK, binary phase—shift keying)、四相移相键 控(QPSK, quadrature phase-shif t keying)、正交幅度调制(QAM, quadature amp 1 itude modu 1 ation)等调制方法。以下所述实施例采用四相移相4囊控作为 普遍性描述的调制方案。然而可以理解到,采用该调制方案仅为方便起见, 并不会排除其它调制方案的使用。
此外,进行尾比特巻积编码和调制之后,可以根据所采用的标准的空中接口,对已调制的码元进行转换,这些用于数据传输的空中接口例如包括码
分多址接入或正交频分复用(OFDM , Orthogonal Frequency Division Multiplexing)。例如上述信号可以转换到正交频分复用子载波进行传输,采 用例如多入多出天线技术(MIMO, Multiple In Multiple Out)或波束成形 (beara-f orming)技术进行传输。
在以下所述的实施例的实现中,描述了 一种具有精简开销码元的帧结构, 这种帧结构具有增加的容量以及更有效率的设计。此外,这种帧结构仅需要 较低传输功率或者较低的信噪比(Eb/NO)即可在接收端达到和传统方案相似 的误报警和漏码检测性能。另外,在一些实施例中,由于在一些特定的实施 例的信息比特中使用了循环冗余校验比特,不需要在误报警和漏码检测性能 之间做出任何的折中。循环冗余校验比特还可用于其它实现中,这些实现包 括应用于用户信息,传输格式信息以及子载波或者通道化编码等可以用于错 误监测的信息比特。在一些实施例中,影响误报警和漏码检测概率间折中的 因素包括循环冗余校验比特以及所需的误报警率。当循环冗余校验比特的数 目太少而不能提供较低的误警报率时,则需要对误报警和漏码检测概率进行 折中。
本文所述的实施例可以用于在例如超宽带通信系统中实现对不同控制信 道信息的处理。相应的,本文所述的实施例在实现时需要考虑对于特定信道 的要求。
图l为一个示意图,其根据本文所述的系统和方法的一个实施例,阐述 了一个控制信道编码器示例。图1所示的该控制信道编码器100可以包括于 例如一个超高速数据速率数据优化(UHDR-D0, Ultra High Data Rate-Data Optimized)系统中的前向链路发送器或者反向链路发送器中。例如该编码器 100可以用于在前向链路上向无线通信设备传输前向导频质量指示信道信息。 在另一个实施例中,该编码器100可以用于在反向码分多址专用控制信道或 者反向共享控制信道的反向链路中向接收器进行数据传输。可以理解到,与 本文所述的所有实施例相同,图1所示的编码器100,可以通过软件、硬件 或者以上结合实现。
因此,图1所示的编码器100可以用于对指示信息进行编码,例如对每 个有源终端的快速导频质量指示信道上的反向链路导频强度进行编码,该反 向链路导频强度通常编码为4比特信息。如图所示,编码器100包括一个循环冗余校验编码模块102,该循环冗余校验编码模块102用于接收例如4比 特指示器的数据以产生特定数目的比特b。循环冗余校验编码模块102用于 将该循环冗余校验比特c增加至输入数据比特序列b。在图l所示的例子中, 一个4比特指示器产生4比特数据流。2位循环冗余校验比特增加至该输入 比特b中形成6比特码元,该6比特码元作为尾比特巻积编码器104的输入。 在特定的实施例中,使用已转换的循环冗余校验比特c可以提供性能上的些 许改进。然而可以理解到,在其它实施例中,未转换的循环冗余校验比特也 可以增加至循环冗余校验编码模块102中。在接收端,循环冗余校验比特可 以用于确定误报警以及漏码检测概率。以下对循环冗余校验编码模块102做 进一步的描述。
循环冗余校验编码模块102的输出信号包括b+c个比特,该输出信号作 为尾比特巻积编码器104输入信号。可以理解到,巻积编码器将长度为k的 输入比特转换为长度为n的比特序列,其中k = b+c。在接收端,长度为n 的比特序列或码元可以用于确定k个比特。因此该编码器102的有效编码速 率为R=k/n。
可以理解到,在一个传统的巻积编码器中,必须将尾比特序列增加至所 产生的序列的结尾部分,从而正确地结束整个编码过程。通常尾比特序列为 一连串'0,组成的序列,这些连'0,序列增加至与数据控制信道相关的开 销中。尾比特意指编码器既定的开始状态为该信息序列的最后m个比特,其 中m为存储器的大小或者编码器中寄存器的长度。因此编码器的开始状态和 结束状态均为相同的码字状态,从而消除了传统巻积编码器相关的编码速率 的损失。换言之,消除了对尾比特序列的需要而降低了开销。
在特定的实施例中,巻积编码器产生的多项式可以为例如0157和0127 的八进制生成多项式。
尾比特巻积编码器104的输出信号作为交织器106的输入信号。交织是 一种以非连续方式排列数据的方式,其目的在于提高性能。交织主要用于数 字数据传输技术以降低传输过程中的突发错误。这些突发错误改写 一连串比 特,并且是随机出现。交织就是用于解决这些问题。在交织操作中,所有的 数据通过一些控制比特进行发送,这些控制比特独立于该交织方法。这些控 制比特可以是纠错比特,这种纠错比特可以使信道译码器纠正一定数量的被 改写的比特。当一个突发错误发生时,如果被改写的比特数目多于可以纠错的比特数目,则不能对该码字进行正确的译码。因此对一定数量码字或者码 元进行交织后再用于传输。按照这种方式, 一个突发错误仅影响每个码字中 一定数量的正确比特,因此译码器可以对码字进行正确的译码。
之后对交织模块106的输出信号进行解调,例如使用四相移相键控进行 解调,并映射(map)到特定的正交频分复用点(tone)用于传输,正交频分复用 点也可称为正交频分复用音调即正交频分复用子载波,以下对此进行具体描 述。在传输过程中,尽可能的利用分集(diversity)增益进行传输。相应地, 每个快速导频质量指示信道码元可以使用3块(tile)进行传输。并且使用尾 t匕净争巻禾只纟扁;马可以获《寻卩支善的最小IH欠氏if巨离(minimum Euclidian distance), 尾比特巻积编码包括例如图1所示的经过转换的循环冗余校验校验比特,改 善的最小欧式距离可以例如达到12。
图2为一个示意图,其根据本文所述的系统和方法的一个实施例描述了 一个控制信道编码器的示例。图2所示的编码器200可以包括于例如在一个 超高速数据速率数据优化系统中前向链路或反向链路中使用的发送器。尤其 是该编码器200可以用于无线通信设备的前向链路以传输前向导频质量指示 信道,前向快速其它扇区干扰信道,或者前向热噪声信道。在一个实施例中, 编码器200可以在接收端用于反向链路以传输反向码分多址专用控制信道或 者反向共享控制信道。
可以理解到与本文所述的所有实施例相同,图2所示的编码器200,可 以通过软件、硬件或者以上结合实现。
因此,图2所示的编码器200可以用于对指示信息进行编码,例如对前 向其它扇区干扰信道上的其它扇区接口指示信号进行编码,或者对前向热噪 声信道上的热噪声信息干扰信号进行编码,这些编码通常为4比特。每个上 述信道均可以获得较低的出错率,例如其出错率可以低至1%,同时也可以容 忍较高的出错率,例如其容忍的出错率可以高至10°/。。
如图所示,编码器200包括一个循环冗余校验校验模块202,该校验模 块用于接收例如4比特指示信号,以产生特定数目的比特b。循环冗余校验 编码模块202用于将循环冗余校验比特c增加至输入数据比特序列b。在图2 的示例中, 一个4比特指示器产生4比特数据流。2位循环冗余校验比特c 增加至该输入比特b中以形成6比特码元,该6比特码元作为尾比特巻积编 码器204的输入。在特定的实现中,使用经过转换的循环冗余校验比特可以带来一定的性能提升。然而可以理解到在其它的实施例中,也可以将未经过
转换的循环冗余校验比特c增加至循环冗余校验编码模块202中。循环冗余
校验比特可以用于确定接收器的误报警或者漏码检测概率。以下对循环冗余
校验编码模块204的一个实现示例做具体描述。
循环冗余校验编码模块202的输出包括b+c个比特,并且该b+c个比特 作为尾比特巻积编码器204的输入信号。可以理解到在k=b+c的情况下,巻 积编码器将长度为k的比特转换为长度为n的比特序列。在接收端,该n比 特序列或者码元可以确定k个比特。因此,编码器202的有效编码速率为 R=k/n。
之后对尾比特巻积编码器204的输出信号进行调制,例如使用四相移相 键控进行调制,并映射到特定的正交频分复用点用于传输,正交频分复用点 也可称为正交频分复用音调即子载波,以下对此进行具体描述。相较于图1 所示的实施例,图2所示的实施例可以提供增加的最小欧氏距离,例如当欧 氏距离为12时可以提供较好的译码概率和较低的码字出错率。并且结合图2 所示的实施例,也可以使用8进制的生成多项式0157和0127。
图3为一个示意图,其结合一个实施例阐述了循环冗余校验编码模块的 一个实现示例。如图3所示,循环冗余校验编码模块102或202包括一个输 入端301,该输入端301用于接收输入比特b,.还包括一个输出端303,该输 出端303用于发送输出比特k。图3中实现的循环冗余校验编码模块还包括3 个开关308a、 308b以及308c,这些开关处于上端时,^接收信息比特b。此时 这些输入比特b即从输入端301传送至输出端303。
为了增加循环冗余校验比特,开关308a、 308b以及308c转移到下端, 输入端305、 307连接到编码器300。在这个示例中,输入端305和307用于 为编码器300产生连0序列。编码器300包括2个单比特存储寄存器302a、 302b,该单比特存储寄存器用于储存每个寄存器在一个时钟周期的输入信号, 并将输入信号右移并将其传送至模2累加器304。模2累加器304的输出即 为输出端303的输出信号。在图3所示的示例中,2位循环冗余校验比特c 增加至信息比特b中。
图4为一个示意图,其结合一个实施例阐述了循环冗余校验编码模块102 或202的实现示例。如图所示,图4中的循环冗余校验编码模块102或202 包括一个输入端401用于接收输入比特b,还包括一个输出端403用于发送输出比特k。图4中实现的循环冗余校验编码模块102, 103还包括3个开关 408a、 408b以及408c,这些开关处于上端时,接收信息比特b。此时这些输 入比特b即从输入端401传送至输出端403。
为了增加循环冗余校验比特,开关408a、 408b以及408c转移到下端, 输入端405和407连接到编码器400。在这个示例中,输入端405和407用 于为编码器400产生连0序列。编码器400包括2个单比特存储寄存器402a 和402b,该单比特存储寄存器用于储存每个寄存器在一个时钟周期的输入信 号,并将输入信号右移并将其传送至模2累加器404。模2累加器404的输 出作为转换器406的输入信号。转换器406用于对累加器404的输出信号进 行转换并传送到输出端403。在图4所示的示例中,2位循环冗余校验比特c 增加至信息比特b中。
图5为一个流程图,其根据本文所述的系统和方法的一个实施例阐述了 对控制信道上的信息进行编码的方法示例。首先,在步骤502中,产生数据 比特b。在步骤504中,根据产生的数据比特b产生循环冗余校验比特c,之 后将循环冗余校验比特c增加至数据比特b。在步骤506中,使用尾比特巻 积编码过程对输入结果码元进行编码以产生输出结果码元。在特定的实施例 中,在步骤508中对输出结果码元进行交织。在步骤510中,对交织的结果 进行调制,例如使用二相移相键控、四相移相键控、正交幅度调制等调制方 式。最后在步骤512中,可以对调制的输出结果做进一步的调制以用于传送, 例如使用码分多址接入或者正交频分复用调制方式。
图6为一个流程图,其根据本文所述的系统和方法的一个实施例阐述了 对控制信道上的信息进行编码的方法示例。首先,在步骤602中,产生数据 比特b。在步骤604中,根据产生的数据比特b产生循环冗余校验比特c,之 后将循环冗余校验比特c增加至数据比特b。在步骤606中,使用尾比特巻 积编码过程对输出结果码元进行编码以产生输出码元。在步骤608中,使用 公式f^k/n将长度为k的输出码元转换为长度为n的比特序列,其中R为编 码器的有效编码速率,k=b+c, b为循环冗余校验编码模块根据信息比特产生 的多个比特数目,c为循环冗余校验编码模块产生的循环冗余校验比特数目。 在步骤61G中,对步骤608的输出码元进行交织。在某些实施例中,可以对 长度为n的比特序列进行转换之前,即步骤608之前对步骤606的输出码元 进行交织。在步骤612中,对输出码元进行调制,例如使用二相移相键控、四相移相键控、正交幅度调制等调制方式。最后在步骤614中,可以对调制 的输出结果做进一 步的调制以用于传送,例如使用码分多址接入或者正交频 分复用调制方式。
图7为一个流程图,其根据本文所述的系统和方法的一个实施例阐述了 对控制信道上的信息进行编码的方法示例。首先,在步骤702中,产生数据 比特b。在步骤704中,根据产生的数据比特b产生循环冗余校验比特c,之 后将循环冗余校验比特c增加至数据比特b。在步骤706中,使用尾比特巻 积编码过程对输出结果码元进行编码以产生输出码元。在步骤708中,对交 织的结果进行调制,例如使用二相移相键控、四相移相键控、正交幅度调制 等调制方式。最后在步骤710中,可以对调制的结果做进一步的调制以用于 传送,例如使用码分多址接入或者正交频分复用调制方式。
如上所述,在基站可以进行控制信道信息编码,也可以在用于控制无线 通信设备通信的接入点进行控制信道信息编码。可以理解到,为了达到最佳 的性能,采用最大化的分集方式,例如时间分集或者空间分集。
在以上所述的本发明特定实施例中,可以理解到本文所述的实施例仅为 一种示例。相应地,本发明并不局限于以上所述的实施例中,并且这里所述 的发明范围仅局限于结合以上描述和图示的权利要求书。
权利要求
1.一种用于传输信息比特的发送器,包括信道编码器,该信道编码器用于对该信息比特进行编码并在控制信道上传输,该发送器包括循环冗余校验编码模块,用于接收该信息比特,产生循环冗余校验比特,并在该信息比特中增加该循环冗余校验比特形成输入比特;尾比特卷积编码器,连接到该循环冗余校验编码模块,该尾比特卷积编码器用于通过尾比特技术根据该输入比特产生输出码元,该尾比特卷积编码器使用公式R=k/n,将长度为k的该输入比特转换为长度为n的比特序列,其中R为该尾比特卷积编码器的有效编码速率,k=b+c,其中b为该尾比特卷积编码器对该输入比特进行编码产生的多个比特数目,c为该尾比特卷积编码器产生的该循环冗余校验比特数目;以及调制模块,用于对该输出码元进行调制。
2. 根据权利要求1所述的发送器,还包括交织模块,该交织模块连接到 该尾比特巻积编码器,其中该交织模块用于对该输出码元进行交织操作,并 将已交织的该输出码元发送给该调制模块。
3. 根据权利要求1所述的发送器,其中该信息比特为以下至少一个信道 信息比特前向导频质量指示信道信息比特; 前向快速其它扇区干扰信道信息比特;以及 前向接口热噪声信道信息比特。
4. 根据权利要求1所述的发送器,其中该循环冗余校验编码模块还用于 对该循环冗余校验比特进行转换,并将该循环冗余校验比特增加至该信息比 特。
5. 根据权利要求1所述的发送器,其中该尾比特巻积编码器具有R=l/2 的该有效编码速率,接收6比特的该输入比特,其中4比特为该信息比特b, 2比特为该循环冗余校验比特c。
6. —种传输信息比特的方法,用于在前导信道对该信息比特进行编码, 包括接收该信息比特;产生循环冗余校验比特,该循环冗余校验比特用于对该信息比特进行循环冗余校验;将产生的该循环冗余校验比特增加至该信息比特,按照有效编码速率R 产生输入比特;使用尾比特技术根据该输入比特产生输出码元;使用公式R=k/n,将长度为k的该输出码元转换为长度为n的比特序列, 其中k=b+c, b为该尾比特巻积编码器对该输出码元进行编码产生的多个比特 数目,c为该尾比特巻积编码器产生的该循环冗余校验比特数目;以及对该输出码元进行调制。
7. 根据权利要求6所述的方法,还包括 对该输出码元进行交织;以及将已交织的该输出码元发送并进行调制。
8. 根据权利要求6所述的方法,其中该信息比特至少为以下一个信道信 息比特前向导频质量指示信道信息比特; 前向快速其它扇区千扰信道信息比特;以及 前向接口热噪声信道信息比特。
9. 根据权利要求6所述的方法,其中所述形成该输入比特还包括对该循 环冗余校验比特进行转换,并将该循环冗余校验比特增加至该信息比特。
10. —种用于传输信息比特的接入点装置,包括 接收器,用于接收已编码信号;以及发送器,用于产生进行传输的该已编码信号,该发送器包括信道编码器, 该信道编码器用于对该信息比特进行编码,该信道编码器还包括循环冗余校验编码模块,用于接收该信息比特,产生循环冗余校验比特, 并在该信息比特中增加该循环冗余校验比特形成输入比特;尾比特巻积编码器,连接到该循环冗余校验编码模块,该尾比特巻积编 码器用于通过尾比特技术根据该输入比特产生输出码元,该尾比特巻积编码 器使用公式R=k/n,将长度为k的该输入比特转换为长度为n的比特序列, 其中R为该尾比特巻积编码器的有效编码速率,k= b+c,其中b为该尾比特 巻积编码器对该输入比特进行编码产生的多个比特数目,c为该尾比特巻积 编码器产生的该循环冗余校验比特数目;以及调制模块,用于对该输出码元进行调制。
11. 根据权利要求IO所述的接入点装置,还包括交织模块,该交织模块 连接到该尾比特巻积编码器,其中该交织模块用于对该输出码元进行交织操 作,并将已交织的该输出码元发送给该调制模块。
12. 根据权利要求10所述的接入点装置,其中该循环冗余校验编码模块 还用于对该循环冗余校验比特进行转换,并将该循环冗余校验比特增加至该 信息比特。
13. —种用于传输信息比特的移动单元,包括 接收器,用于接收已编码信号;以及发送器,用于产生进行传输的该已编码信号,该发送器包括信道编码器, 该信道编码器用于对该信息比特进行编码,该信道编码器还包括循环冗余校验编码模块,用于接收该信息比特,产生循环冗余校验比 特,并在该信息比特中增加该循环冗余校验比特形成输入比特;尾比特巻积编码器,连接到该循环冗余校验编码模块,该尾比特巻积码器使用公式R=k/n,将长度为k的该输入比特转换为长度为n的比特序列, 其中R为该尾比特巻积编码器的有效编码速率,k= b+c,其中b为该尾比特 巻积编码器对该输入比特进行编码产生的多个比特数目,c为该尾比特巻积 编码器产生的该循环冗余校验比特数目;以及 调制模块,用于对该输出码元进行调制。
14. 根据权利要求13所述的移动单元,还包括交织模块,该交织模块连 接到该尾比特巻积编码器,其中该交织模块用于对该输出码元进行交织操作, 并将已交织的该输出码元发送给该调制模块。
全文摘要
本发明提供了一种无线通信系统中的信道编码装置及方法,该信道编码装置被包括于用于传输信息比特的发送器中,其中所述发送器包括循环冗余校验编码模块,用于接收该信息比特,产生循环冗余校验比特,并在该信息比特中增加该循环冗余校验比特形成输入比特;尾比特卷积编码器,连接到该循环冗余校验编码模块,用于通过尾比特技术根据该输入比特产生输出码元,该尾比特卷积编码器使用公式R=k/n,将长度为k的输入比特转换为长度为n的比特序列,其中R为有效编码速率,k=b+c,其中b为该尾比特卷积编码器对该输入比特进行编码产生的多个比特数目,c为该尾比特卷积编码器产生的该循环冗余校验比特数目;以及调制模块,用于对该输出码元进行调制。
文档编号H04L1/00GK101286815SQ200710196439
公开日2008年10月15日 申请日期2007年12月3日 优先权日2007年12月3日
发明者建 古, 杨鸿魁, 苏鹏程 申请人:美商威睿电通公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1