一种视频采集装置的制作方法

文档序号:7931849阅读:132来源:国知局
专利名称:一种视频采集装置的制作方法
技术领域
本实用新型涉及视频信号的采集,特别是涉及一种视频采集装置。
背景技术
目前,市场上有视频摄像头装置,能通过Video接口与电视机连接进行短距离 固定有线监视,不具备CANBUS总线的数据通信接口,因而不能适用于智能交通 等行业的无线移动实时监控。
发明内容
本实用新型所要解决的技术问题就是为了克服上述现有技术存在的缺陷而提 供一种视频采集装置。
本实用新型的目的可以通过以下技术方案来实现 一种视频采集装置,其特征 在于,包括模数转换芯片、内存、FPGA编解码芯片、CANBUS接口芯片,所述 的模数转换芯片通过I2C总线与FPGA编解码芯片连接,所述的内存通过数据总线 及地址总线与FPGA编解码芯片连接,所述的CANBUS接口芯片通过CANBUS 总线与FPGA编解码芯片连接。
所述的模数转换芯片为SAA7713H芯片。
所述的内存为异步静态内存。
所述的FPGA编解码芯片为EP2C20芯片。
所述的CANBUS接口芯片为SN65HVD2芯片。
与现有技术相比,本实用新型能很好的适用于智能交通等行业的无线移动实时 监控。


图1为本实用新型的结构示意图。
具体实施方式

以下结合附图对本实用新型作进一步说明。
如图1所示, 一种视频采集装置,包括模数转换芯片l、内存2、 FPGA编解 码芯片3、 CANBUS接口芯片4,所述的模数转换芯片1通过PC总线与FPGA编 解码芯片3连接,所述的内存2通过数据总线及地址总线与FPGA编解码芯片3 连接,所述的CANBUS接口芯片4通过CANBUS总线与FPGA编解码芯片3连 接。
I2C (Inter—Integrated Circuit)总线是一种由PHILIPS公司开发的两线式串行总 线,用于连接微控制器及其外围设备;FPGA( Field—Programmable Gate Army)是 现场可编程门阵列;CANBUS (ControllerAreaNetwork-BUS)为局域网络总线技术。
所述的模数转换芯片1采用SAA7713H芯片;所述的内存2采用异步静态内 存;所述的FPGA编解码芯片3采用EP2C20芯片;所述的CANBUS接口芯片4 采用SN65HVD2芯片。
视频摄像头经Video接口与本实用新型的模数转换芯片1连接,视频摄像头以 300K像素的分辨率和5帧/s的速率采集视频信息,信号通过A V接口采入本实用 新型的采集装置,模数转换芯片1将采集的视频模拟信号转换为九位数字信号, FPGA编解码芯片3内部使用接口模块采集进模数转换芯片1输出的九位数字信 号,然后通过FPGA编解码芯片3进行JPEG或MPEG4压縮,形成16进制视频 信号的压缩编码流,由CANBUS接口芯片4实时输出16进制视频压縮码流。 MPEG4为备用压縮算法,因为JPEG的压縮比大致在10:1到40:1之间,而考虑 到实际应用在道路监控中,图像变化比较简单,压縮比较高,把压縮比取在中值附 近是可行的,这里我们取20:1。这样每秒应传送的数据为300K*8*5*0.05=0.6M, 小于CAN总线的带宽,满足要求。若要接入更多的摄像头应该适当降低分辨率和 帧率。
其中,外部模数转换芯片1从视频摄像头接受到源数据,从中提取出亮度分量, 将所有亮度分量以8x8块大小存到内存2中去,存完一帧图像后停止提取,接下来 将从sram中读出以块顺序排列的亮度数据,送到FPGA编解码芯片3的JPEG编 码单元进行JPEG压縮;当内存2中的数据全部读出以后,重新开启写内存2操作, 重复上述过程,在这一过程中,当FPGA编解码芯片3中的编码单元或其后面的单元来不及处理数据时,将暂停从内存2中读取数据,直到允许读出数据才开始继 续读取下一个数据。
视频信号采集与视频压縮码流输出接口的基本要求为-
(1) 视频采集部分视频信号采集自摄像头输出的AV信号,使用NXP的 SAA7713H芯片将视频模拟信号转换为9位数字信号。在FPGA内部,使用接口模 块采集进SAA7713H输出的9位数字信号。
(2) 接口数据传输部分采用的数据传输方式是通过CANBUS总线,总线 协议层可通过can interface实现,外部仅需一个电器隔离芯片。峰值传输速率 1Mbps。
权利要求1. 一种视频采集装置,其特征在于,包括模数转换芯片、内存、FPGA编解码芯片、CANBUS接口芯片,所述的模数转换芯片通过I2C总线与FPGA编解码芯片连接,所述的内存通过数据总线及地址总线与FPGA编解码芯片连接,所述的CANBUS接口芯片通过CANBUS总线与FPGA编解码芯片连接。
2. 根据权利要求1所述的一种视频采集装置,其特征在于,所述的模数转换 芯片为SAA7713H芯片。
3. 根据权利要求1所述的一种视频采集装置,其特征在于,所述的内存为异 步静态内存。
4. 根据权利要求1所述的一种视频采集装置,其特征在于,所述的FPGA编 解码芯片为EP2C20芯片。
5. 根据权利要求1所述的一种视频采集装置,其特征在于,所述的CANBUS 接口芯片为SN65HVD2芯片。
专利摘要本实用新型涉及一种视频采集装置,包括模数转换芯片、内存、FPGA编解码芯片、CANBUS接口芯片,所述的模数转换芯片通过I<sup>2</sup>C总线与FPGA编解码芯片连接,所述的内存通过数据总线及地址总线与FPGA编解码芯片连接,所述的CANBUS接口芯片通过CANBUS总线与FPGA编解码芯片连接。与现有技术相比,本实用新型能很好的适用于智能交通等行业的无线移动实时监控。
文档编号H04N7/26GK201238361SQ200820059958
公开日2009年5月13日 申请日期2008年6月19日 优先权日2008年6月19日
发明者秦国锋 申请人:同济大学
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1