基于xupv2p平台的视频解码装置的制作方法

文档序号:7728709阅读:455来源:国知局
专利名称:基于xupv2p平台的视频解码装置的制作方法
技术领域
本实用新型涉及一种视频解码设备,具体涉及一种基于XUPV2P平台的视频解码 装置。
背景技术
在目前图像信号存在数字和模拟两大类,因此在涉及到图像信号处理和传输的系 统中,经常要使用图像捕获技术和模拟和数字图像信号的转换。然而在对于码率控制上,实 际的通信信道对于每秒钟它们可以处理的能力有限度;在很多种情形下,码率是一个定值, 编码器的基础是对于每个编码的帧生成一个变的码值,如果运动估计/补偿过程工作正常 的话,那么就有更少的非0系数被用来编码。由于使用基于Xilinx的S0PC实现图像信号 的转换和捕获,比传统上的实现方法更加灵活,系统体积更加紧凑,系统功能更加强大。因 此本实用新型为一种基于XUPV2P平台的视频解码装置,更好的实现数字和模拟视频信号 进行转换,使其带来更好的效果。

实用新型内容本实用新型所要解决的技术问题是如何提供一种基于XUPV2P平台的视频解码装
置,使其实现一个完整的视频转换的应用,所有的视频速率的处理在视频捕获模块中完成。 本实用新型所提出的技术问题是这样解决的构造一种基于XUPV2P平台的视频 解码装置,包括微处理器、PLB高速总线、PLB20PB总线、低速0PB总线、块存储器,其特征在 于所述微处理器通过PLB高速总线外扩两块块存储器控制器,所述的两块块存储器控制 器再接上两块块存储器;两块块存储器分别为程序存储器或者数据存储器;所述微处理器 通过PLB高速总线与PLB20PB总线桥相连,PLB20PB总线桥外接到低速OPB总线,低速OPB 总线再分别外扩上UART通讯接口、 GPIO通用输入输出接口、 MY IP用户定制IP、 TMER定 时器和INTC中断控制器。 按照本实用新型所提供的基于XUPV2P平台的视频解码装置,其特征在于,所述微 处理器为PowerPC硬核处理器。 本实用新型的有益效果为本实用新型是基于Xilinx的XPS软件和XUPV2P硬件 平台,实现一个完整的视频转换的应用,处理NTSC和S视频输入信号,将其转换为720*480 的VGA的模拟输出,通过XUPV2P开发板的SVGA端口输出。所有的视频速率的处理在视频 捕获模块中完成。

图1是本实用新型所提供的结构框图。
具体实施方式
以下结合附图对本实用新型做进一步的说明[0009] 如图1所示,一种基于XUPV2P平台的视频解码装置,包括微处理器、PLB高速总线、 PLB20PB总线、低速0PB总线、块存储器,其特征在于所述微处理器通过PLB高速总线外扩 两块块存储器控制器,所述的两块块存储器控制器再接上两块块存储器;两块块存储器分 别为程序存储器或者数据存储器;所述微处理器通过PLB高速总线与PLB20PB总线桥相连, PLB20PB总线桥外接到低速0PB总线,低速0PB总线再分别外扩上UART通讯接口 、 GPIO通 用输入输出接口、MYIP用户定制IP、TMER定时器和INTC中断控制器。 本实用新型是在Xilinx Virtex-II Pro开发平台上实现,外扩VDEC1专用视频子 卡,两者通过I2C总线外接,视频信号经VDEC1编码后将视频信号输入到FPGA芯片,对数据 使用4:2:2到4:4:4压縮后进行相应处理,然后采用YCrCb至RGB编码转换,然后输出给通 用显示器。本实用新型是基于Xilinx的XPS软件和XUPV2P硬件平台,实现一个完整的视 频转换的应用,处理NTSC和S视频输入信号,将其转换为720*480的VGA的模拟输出,通过 XUPV2P开发板的SVGA端口输出。所有的视频速率的处理在视频捕获模块中完成。 该装置的实现是基于Xilinx的VIRTEX-II PRO的PowerPC硬核处理器,也就是片 上可编程系统。并使用Xilinx的EDK软件平台实现基于S0PC的视频捕获,并实现数字和模 拟视频信号的转换。处理器、总线、RAM和1IC总线接口提供接口,该接口用于对ADV7183B 的模式寄存器进行控制,使其支持三种视频信号源。S0PC芯片有如下的特点1)至少包含 一个嵌入式处理器内核。2)具有一定容量的片内高速RAM。 3)具有足够的片上可编程逻辑 资源。4)具有处理器调试接口和编程接口。
权利要求一种基于XUPV2P平台的视频解码装置,包括微处理器、PLB高速总线、PLB2OPB总线、低速OPB总线、块存储器,其特征在于所述微处理器通过PLB高速总线外扩两块块存储器控制器,所述的两块块存储器控制器再接上两块块存储器;两块块存储器分别为程序存储器或者数据存储器;所述微处理器通过PLB高速总线与PLB2OPB总线桥相连,PLB2OPB总线桥外接到低速OPB总线,低速OPB总线再分别外扩上UART通讯接口、GPIO通用输入输出接口、MY IP用户定制IP、TIMER定时器和INTC中断控制器。
2. 根据权利要求1所述的基于XUPV2P平台的视频解码装置,其特征在于所述微处理 器为PowerPC硬核处理器。
专利摘要本实用新型公开了一种基于XUPV2P平台的视频解码装置,包括微处理器、PLB高速总线、PLB2OPB总线、低速OPB总线、块存储器,其特征在于所述微处理器通过PLB高速总线外扩两块块存储器控制器,所述的两块块存储器控制器再接上两块块存储器;两块块存储器分别为程序存储器或者数据存储器;所述微处理器通过PLB高速总线与PLB2OPB总线桥相连,PLB2OPB总线桥外接到低速OPB总线,低速OPB总线再分别外扩上UART通讯接口、GPIO通用输入输出接口、MY IP用户定制IP、TIMER定时器和INTC中断控制器。本实用新型实现一个完整的视频转换,处理NTSC和S视频输入信号,将其转换为模拟输出,通过XUPV2P开发板的SVGA端口输出。所有的视频速率的处理在视频捕获模块中完成。
文档编号H04N7/26GK201479316SQ20092017652
公开日2010年5月19日 申请日期2009年9月3日 优先权日2009年9月3日
发明者何炯, 周闻达 申请人:成都智畅信息科技发展有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1