数字模拟转换器、固体摄像器件及照相机系统的制作方法

文档序号:7746265阅读:204来源:国知局
专利名称:数字模拟转换器、固体摄像器件及照相机系统的制作方法
技术领域
本发明涉及一种可应用于以CMOS(互补金属氧化物半导体)图像传感器为代表的 固体摄像器件中的DA(数字模拟)转换器,还涉及固体摄像器件和照相机系统。
背景技术
电流控制型数字模拟(digital-t0-anal0g,DA)转换器(以下称为DA转换器)通 常被配置成包括用于生成恒定电流的多个基本电流源单元以及用作电流电压转换器的输 出电阻器。图1A和图1B是示出了具有基本电流源单元的电流控制型DA转换器的示例性结 构的图。图1A示出了当使用地电位GND作为参考电位时DA转换器的示例性基本结构,并 且图1B示出了当使用电源电位Vdd作为参考电位时DA转换器的示例性基本结构。图1A所示的基本电流源单元C1-P Cn-P各自都具有p沟道MOS (PM0S)晶体管 P1至P3并具有输出电阻器R1。图1B所示的基本电流源单元C1-N Cn-N各自都具有n沟道MOS (NM0S)晶体管 N1至N3并具有输出电阻器R1。在基本电流源单元C1-P Cn-P或C1-N Cn_N中流动的电流的值由预定偏置电 压Vbias决定。然后,选择晶体管对P2/P3或N2/N3从处于参考电位的电源线Vdd或接地 线GND把电流供给至输出电阻器R1。这样,通过使用输出电阻器R1作为多个基本电流源单元Cn的电流供给目的地,电 流控制型DA转换器生成所期望的输出电压Vout。图2是示出了具有参考电流生成部的DA转换器的具体示例和电路中的噪声传播 路径的图。图2所示的DA转换器对应于图1A所示的配置,并具有参考电流生成部B1。在许多情况下,决定着基本电流源单元C1-P Cn-P的电流值的偏置电压Vbias 是通过由电流镜像电路建立的镜像连接而生成的,该电流镜像电路把通过参考电流生成部 B1从表现出强烈温度或过程变化的恒定参考电压Vref生成的参考电流连接至基本电流源 单元。这种电流控制型DA转换器可用在将固体摄像器件(图像传感器)的模拟像素信 号转换为数字信号的模拟数字转换器(analog-to-digitalconverter,以下称为AD转换 器)中,在上述固体摄像器件中,有多个单元像素布置成矩阵形式。
例如在专利文献JP-A-2000-152082、JP-A-2002-232291 以及 JP-A-2007-059991 中公开了具有这种AD转换器的固体摄像器件的示例。根据上述专利文献所公开的固体摄像器件,电压比较部把从各行或各像素中选出 的模拟像素信号与均勻变化的参考电压(斜波RAMP)相比较以将其转换成数字信号。此外,在上述固体摄像器件中,在比较操作的同时,计数器部进行计数操作,并且 基于完成比较操作时的计数值来得到对应于像素信号的数字信号。具体而言,专利文献JP-A-2000-152082公开了 一种图像传感器,专利文献 JP-A-2002-232291公开了一种模拟数字转换器及使用该模拟数字转换器的图像传感器,专 利文献JP-A-2007-059991公开了一种DA转换器、一种AD转换器及一种半导体器件。然而,在上述DA转换器中,电路中所产生的热噪声或Ι/f噪声叠加于所使用的参 考电压Vref上,并且会通过基本电流源单元进行传播从而变成出现在输出信号中的噪声 的一个来源。 为此,在许多情况下,为了抑制噪声的影响,在DA转换器中增设有低通滤波器 (Low-Pass Filter, LPF)以限制参考电压Vref中所包含的噪声的带宽。此外,参考电流生成部Bl和基本电流源单元Cn本身都可能产生热噪声或Ι/f噪 声,而这些热噪声或Ι/f噪声会变为出现在输出信号Vout中的噪声的另一来源。因此,上述电流控制型DA转换器必须包括诸如LPF或带通滤波器(Band-Pass Filter,BPF)等组件,以抑制出现在参考电压Vref中的噪声的影响;具体而言,必须使用大 的电容器或电阻器元件。此外,上述DA转换器的一个问题在于出现在参考电压Vref中的噪声或者在参 考电流生成电路Bl或基本电流源单元Cn中产生的噪声会导致在该DA转换器的输出信号 Vout中出现的噪声,从而使输出信号Vout的精确度劣化。此外,把电流控制型DA转换器的输出信号Vout用作固体摄像器件的AD转换器的 参考电压(RAMP)可能会引起下述缺点。也就是说,由于在参考电压(RAMP)中出现的热噪声或Ι/f噪声具有随机性,因而 难以通过例如相关双采样(correlated double sampling)等信号处理来除去这些噪声。因 此,这样的噪声作为噪声分量存留于通过AD转换而得到的像素信号中,从而成为最终图像 的质量劣化的原因。

发明内容
因此,鉴于上述问题,本分明的目的是提供一种DA转换器,其不必增大电路尺寸 就能够降低器件中所产生的热噪声或Ι/f噪声对电流输出的影响,从而实现图像质量的提 高。本分明的另一目的是提供采用了这种DA转换器的固体摄像器件及照相机系统。本发明实施例的数字模拟(DA)转换器包括模拟输出部,它响应于偏置电压而生 成与数字信号的值相对应的输出电流,并输出通过对所述输出电流进行电流电压转换而得 到的模拟信号;电流源;电流控制部,它把来自所述电流源的电流转换成电压信号,并把所 述电压信号作为所述偏置电压输出;以及采样保持电路部,它对来自所述电流控制部的所 述偏置电压进行采样和保持,并把所保持的所述偏置电压供给至所述模拟输出部。本发明另一实施例的固体摄像器件包括像素部,它包括以矩阵形式布置的多个像素,所述多个像素中的每一者被配置成用于进行光电转换;像素信号读出电路,它从所述 像素部中以多个像素为单位读出像素信号;以及DA转换器,它生成参考电压,所述参考电 压是与供给至所述DA转换器的数字信号相对应的斜波。所述像素信号读出电路包括多个 比较器,它们被设置成对应于像素的列排列,并且被供给有所述斜波参考电压,各个所述比 较器被配置成将所述供给过来的参考电压与相应列的像素的读出模拟信号的电位相比较; 多个锁存器,它们被设置成对应于所述像素的列排列和所述多个比较器,各个所述锁存器 能够对相应比较器的比较时间进行计数,各个所述锁存器被配置成在所述相应比较器的输 出反转时停止计数,并保存对应于所述比较时间的计数值。所述DA转换器包括模拟输出 部,它响应于偏置电压而生成与数字信号的值相对应的输出电流,并输出通过对所述输出 电流进行电流电压转换得到的模拟信号;电流源;电流控制部,它把来自所述电流源的电 流转换成电压信号,并把所述电压信号作为所述偏置电压输出;以及采样保持电路部,它对 来自所述电流控制部的所述偏置电压进行采样和保持,并把所保持的所述偏置电压供给至 所述模拟输出部。本发明又一实施例的照相机系统包括固体摄像器件;以及光学系统,它在所述 固体摄像器件中形成被摄物体图像。所述固体摄像器件包括像素部,它包括以矩阵形式布 置的多个像素,所述多 个像素中的每一者被配置成用于进行光电转换;像素信号读出电路, 它从所述像素部中以多个像素为单位读出像素信号;以及DA转换器,它生成参考电压,所 述参考电压是与供给至所述DA转换器的数字信号相对应的斜波。所述像素信号读出电路 包括多个比较器,它们被设置成对应于像素的列排列,并且被供给有所述斜波参考电压, 各个所述比较器被配置成将所述供给过来的参考电压与相应列的像素的读出模拟信号的 电位相比较;多个锁存器,它们被设置成对应于所述像素的列排列和所述多个比较器,各个 所述锁存器能够对相应比较器的比较时间进行计数,各个所述锁存器被配置成在所述相应 比较器的输出反转时停止计数,并保存对应于所述比较时间的计数值。所述DA转换器包 括模拟输出部,它响应于偏置电压而生成与数字信号的值相对应的输出电流,并输出通过 对所述输出电流进行电流电压转换得到的模拟信号;电流源;电流控制部,它把来自所述 电流源的电流转换成电压信号,并把所述电压信号作为所述偏置电压输出;以及采样保持 电路部,它对来自所述电流控制部的所述偏置电压进行采样和保持,并将所保持的所述偏 置电压供给至所述模拟输出部。根据本发明的实施例,不必增大电路尺寸就能够降低器件中所产生的热噪声或1/ f噪声对电流输出的影响,从而实现图像质量的提高。


图IA和图IB是示出了具有基本电流源单元的电流控制型DA转换器的示例性结 构的图。图2是示出了具有参考电流生成部的DA转换器的具体示例和电路中的噪声传播 路径的图。图3是示出了本发明第一实施例的DA转换器的示例性结构的电路图。图4是示出了第一实施例的DA转换器的采样保持电路部的操作的时序图。图5是示出了本发明第二实施例的DA转换器的示例性结构的电路图。
图6是示出了第二实施例的DA转换器的采样保持电路部的操作的时序图。图7是示出了具有采样保持电路的图3所示电流控制型DA转换器中的噪声传播 状态的图。图8是示出了本发明第三实施例的DA转换器的示例性结构的电路图。图9是示出了第三实施例的DA转换器的采样保持电路部的操作的时序图。图10是示出了本发明第四实施例的DA转换器的示例性结构的电路图。
图11是示出了第四实施例的DA转换器的采样保持电路部的操作的时序图。图12是示出了本发明实施例的采用了列并行ADC的固体摄像器件(CMOS图像传 感器)的示例性结构的框图。图13是更具体地示出了图12所示固体摄像器件(CMOS图像传感器)中所采用的 列并行ADC的ADC组的框图。图14是示出了本发明实施例的CMOS图像传感器中的像素示例的图,该像素具有 四个晶体管。图15是示出了由图12和图13所示DA转换器生成的斜坡波形以及ADC的操作时 序的示例的图。图16是示出了应用了本发明实施例的固体摄像器件的照相机系统的示例性结构 的图。
具体实施例方式下面结合附图对本发明的实施例进行说明。按照以下顺序进行说明1、第一实施例(DA转换器的第一示例性结构)2、第二实施例(DA转换器的第二示例性结构)3、第三实施例(DA转换器的第三示例性结构)4、第四实施例(DA转换器的第四示例性结构)5、第五实施例(固体摄像器件的示例性总体结构)6、第六实施例(照相机系统的示例性结构)1、第一实施例DA转换器的第一示例性结构图3是示出了本发明第一实施例的DA转换器的示例性结构的电路图。第一实施例的DA转换器10具有模拟输出部11、电流控制部12、采样保持电路部 13、第一偏置线LVBll以及第二偏置线LVB12。模拟输出部11具有以下功能响应于偏置电压而生成与数字信号的值相对应的 输出电流,并输出通过对该输出电流进行电流电压转换而得到的模拟信号。模拟输出部11具有基本电流源单元11-1 ll-η、非输出线L11、输出线L12以及 输出电阻器Rll。DA转换器10具有对模拟输出部11的基本电流源单元11-1 ll_n的偏置电压 Vbias进行采样和保持的采样保持电路部13。DA转换器10示出了使用地电位(GND)作为参考电位的情况。
基本电流源单元(C) 11-1 11-n具有共同的结构。也就是说,每一个基本电流源单元11 (11-1 11-n)都具有PM0S晶体管PT11至 PT13。在每一个基本电流源单元11(11-1 11-n)中,PM0S晶体管PT11包括与电源Vdd 连接的源极以及与PM0S晶体管PT12的源极及PM0S晶体管PT13的源极连接的漏极。PM0S晶体管PT12的漏极连接至非输出线L11,并且非输出线L11连接至地GND。PM0S晶体管PT13的漏极连接至输出线L12。输出线L12连接至输出电阻器R11 的一端,并且输出电阻器R11的另一端连接至地GND。在基本电流源单元11-1 11-n中,PM0S晶体管PT11的栅极共同连接至偏置线 LVB11,该偏置线LVB11是采样保持电路部13的偏置电压Vbias-h的供给线。此外,PM0S晶体管PT12的栅极连接至数字信号Qin的供给线,并且PM0S晶体管 PT13的栅极连接至信号xQin的供给线,该信号xQin是数字信号Qin的反相信号。模拟输出部11把被选的基本电流源单元的电流输出相加,从而生成输出电流 lout。模拟输出部11利用作为电流电压转换器的输出电阻器R11来把输出电流lout转 换为电压信号,并通过输出线L12输出该模拟信号作为信号Vout。电流控制部12由电流源111以及栅极与漏极短接的二极管接法PM0S晶体管PT14 形成。PM0S晶体管PT14具有与电源Vdd连接的源极,以及连接在一起并与电流源111 及偏置线LVB12连接的栅极和漏极。此外,电流源111连接至地GND。具有这种结构的电流控制部12通过使用例如控制信号CTL对流入到电流源111 中的电流量进行控制,来生成预定的偏置电压Vbias-s。此外,电流控制部12被配置成能够使用所生成的偏置电压Vbias-s来控制通过采 样保持电路部13而流入到基本电流源单元11-1 11-n中的电流量。在基本电流源单元11-1 11-n中用作电流源的PM0S晶体管PT11利用偏置线 LVB11及LVB12通过采样保持电路13而被电流镜像连接至电流控制部12的PM0S晶体管 PT14。由电流控制部12所生成的预定偏置电压Vbias也被施加至基本电流源单元 11-1 11-n中的PM0S晶体管PT11,使得在电流控制部12中流动的电流II被镜像乘以恰 好等于电流镜像比的量然后被输出。采样保持电路部13具有用作开关晶体管(采样开关)的PM0S晶体管PT15、保持 电容器C11以及用于馈通消除(feedthrough cancellation)的PM0S晶体管PT16。PM0S晶体管PT15具有与偏置线LVB11连接的源极,与偏置线LVB12连接的漏极, 以及与控制信号SHSW的供给端子TSHSW连接的栅极。用作开关晶体管的PM0S晶体管PT15根据控制信号SHSW而被接通和关断,从而把 偏置线LVB12的偏置电压Vbias-s选择性地传输至偏置线LVB11。保持电容器C11的一端(第一电极)连接至偏置线LVB11,而另一端(第二电极) 则连接至地GND。保持电容器C11存储与传输至偏置线LVB11的偏置电压相对应的电荷量。
PM0S晶体管PT16的源极和漏极连接在一起并与偏置线LVB11连接,PM0S晶体管 PT16的栅极与控制信号FTCS的供给端子TFTCS连接。PM0S晶体管PT16被设置用于抑制由开关动作所引起的馈通(feedthrough,FT)或 电荷注入(charge-injection, CI)的影响。对用作开关晶体管的PM0S晶体管PT15进行控制的控制信号SHSW以及对PM0S晶 体管PT16进行控制的控制信号FTCS以反相的形式而被供给。以反相的形式输入控制信号SHSW和控制信号FTCS的原因是为了降低用作开关晶 体管的PM0S晶体管PT15中的FT或CI的影响。采样保持电路的驱动接着,基于采样保持电路部13的驱动对第一实施例的DA转换器10的操作进行说 明。图4是示出了第一实施例的DA转换器的采样保持电路部的操作的时序图。采样周期在采样周期TS中,开关控制信号SHSW被设为低电平,把用作开关晶体管的PM0S 晶体管PT15控制为处于接通(ON)状态。在采样周期TS中,把预定偏置电压Vbias施加至基本电流源单元11_1 ll_n的 PM0S晶体管PT11的栅极。因此,是在电流控制部12的电流源111中流动的电流的镜像倍的电流流入到基本 电流源单元11-1 11-n中。同时,用于FT消除的控制信号FTCS被设为高电平。保持周期在预定的偏置电压Vbias-s保持为恒定的情况下,将开关控制信号SHSW切换成高 电平。这样,使得用作开关晶体管的PM0S晶体管PT15关断(OFF)。此时,电流控制部12中的二极管接法PM0S晶体管PT14的栅极与基本电流源单 元11-1 11-n的PM0S晶体管PT11的栅极断开。此外,在保持偏置电压Vbias-s的同时, PM0S晶体管PT11的栅极电压处于悬浮状态。因为一旦进行采样,在保持周期中偏置电压Vbias-h便不会改变,因此在基本电 流源单元11-1 11-n中流动的电流的值也不会改变。此外,FT消除控制信号FTCS被设为与开关控制信号SHSW相反的低电平,从而能 够最大程度地抑制FT或CI的影响。可在预定的期间内进行采样保持操作,或者可在电流控制部12中所流动的电流 值被改变、因而偏置电压Vbias-s的值改变时进行采样保持操作。当电流控制型DA转换器10的输出信号Vout恒定不变时,就能够保持偏置电压 Vbias的值。这样,可以防止在电流控制型DA转换器10的电路前级(例如,电流控制部12、电 流源111等)中所产生的热噪声或1/f噪声叠加在输出信号上。2、第二实施例DA转换器的第二示例性结构图5是示出了本发明第二实施例的DA转换器的示例性结构的电路图。
第二实施例的DA转换器IOA具有模拟输出部11A、电流控制部12A、采样保持电路 部13A、第一偏置线LVBllA以及第二偏置线LVB12A。模拟输出部IlA具有以下功能响应于偏置电压而生成与数字信号的值相对应的 输出电流,并输出通过对该输出电流进行电流电压转换而得到的模拟信号。模拟输出部IlA具有基本电流源单元11A-1 11Α_η、非输出线L11A、输出线L12A 以及输出电阻器R11A。DA转换器IOA具有对模拟输出部IlA的基本电流源单元11A-1 11Α_η的偏置电 压Vbias进行采样和保持的采样保持电路部13A。DA转换器IOA示出了使用电源电位Vdd作为参考电位的情况。基本电流源单元(C)IlA-I llA-n具有共同的结构。也就是说,每一个基本电流源单元11A(11A-1 llA-n)都具有NMOS晶体管NTll 至NT13。在每一个基本电流源单元11A(11A-1 llA-n)中,NMOS晶体管NTll包括与地GND 连接的源极以及与NMOS晶体管NT12的源极及NMOS晶体管NT13的源极连接的漏极。NMOS晶体管NT12的漏极连接至非输出线L11A,并且非输出线LllA连接至电源 Vdd。NMOS晶体管NT13的漏极连接至输出线L12A。输出线L12A连接至输出电阻器Rl IA 的一端,并且输出电阻器RllA的另一端连接至电源Vdd。在基本电流源单元11A-1 llA-n中,NMOS晶体管NTll的栅极共同连接至偏置 线LVB11A,该偏置线LVBllA是采样保持电路部13A的偏置电压Vbias_h的供给线。此外,NMOS晶体管NT12的栅极连接至数字信号Qin的供给线,并且NMOS晶体管 NT13的栅极连接至信号xQin的供给线,该信号xQin是数字信号Qin的反相信号。模拟输出部IlA把被选的基本电流源单元的电流输出相加,从而生成输出电流 lout。模拟输出部IlA利用作为电流电压转换器的输出电阻器RllA来把输出电流Iout 转换为电压信号,并通过输出线L12A输出该模拟信号作为信号Vout。电流控制部12A由电流源IllA以及栅极与漏极短接的二极管接法NMOS晶体管 NT14形成。NMOS晶体管NT14的源极与地GND连接,NMOS晶体管NT14的栅极和漏极连接在一 起并与电流源IllA及偏置线LVB12A连接。此外,电流源IllA连接至电源Vdd。具有这种结构的电流控制部12A通过使用例如控制信号CTL对流入到电流源11IA 中的电流量进行控制,来生成预定的偏置电压Vbias-s。此外,电流控制部12A被配置成能够使用所生成的偏置电压Vbias-s来控制通过 采样保持电路部13A而流入到基本电流源单元11A-1 llA-n中的电流量。在基本电流源单元11A-1 llA-n中用作电流源的NMOS晶体管NTll利用偏置 线LVBllA和偏置线LVB12A通过采样保持电路13A而被电流镜像连接至电流控制部12A的 NMOS晶体管NT14。由电流控制部12A所生成的预定偏置电压Vbias也被施加至基本电流源单元 11A-1 llA-n中的NMOS晶体管NTl 1,使得在电流控制部12A中流动的电流Il被镜像乘以恰好等于电流镜像比的量然后被输出。采样保持电路部13A具有用作开关晶体管(采样开关)的NMOS晶体管NT15、保持 电容器CllA以及用于馈通消除的NMOS晶体管NT16。NMOS晶体管NT15具有与偏置线LVBllA连接的源极,与偏置线LVBl2A连接的漏 极,以及与控制信号SHSWA的供给端子TSHSWA连接的栅极。用作开关晶体管的NMOS晶体管NT15根据控制信号SHSWA而被接通和关断,从而 把偏置线LVB12A的偏置电压Vbias-s选择性地传输至偏置线LVBl 1A。保持电容器CllA的一端(第一电极)连接至偏置线LVB11A,并且另一端(第二电 极)连接至地GND。
保持电容器CllA存储与传输至偏置线LVBllA的偏置电压相对应的电荷量。NMOS晶体管NT16具有连接在一起并与偏置线LVBllA连接的源极和漏极,以及 与控制信号FTCSA的供给端子TFTCSA连接的栅极。NMOS晶体管NT16被设置用于抑制由开关动作所引起的馈通(FT)或电荷注入 (Cl)的影响。对用作开关晶体管的NMOS晶体管NT15进行控制的控制信号SHSWA以及对NMOS 晶体管NT16进行控制的控制信号FTCSA以反相的形式而被供给。以反相的形式输入控制信号SHSWA和控制信号FTCSA的原因是为了降低用作开关 晶体管的NMOS晶体管NT15中的FT或CI的影响。采样保持电路的驱动接着,基于采样保持电路部13A的驱动对第二实施例的DA转换器IOA的操作进行 说明。图6是示出了第二实施例的DA转换器的采样保持电路部的操作的时序图。采样周期在采样周期TS中,开关控制信号SHSWA被设为高电平,把用作开关晶体管的NMOS 晶体管NT15控制为处于接通状态。在采样周期TS中,把预定的偏置电压Vbias施加至基本电流源单元11A-1 11Α-η的NMOS晶体管NTll的栅极。因此,是在电流控制部12A的电流源IllA中流动的电流的镜像倍的电流流入到基 本电流源单元11A-1 11Α-η中。同时,用于FT消除的控制信号FTCSA被设为低电平。保持周期在预定的偏置电压Vbias-s保持为恒定的情况下,将开关控制信号SHSWA切换成 低电平。这样,使得用作开关晶体管的NMOS晶体管NT15关断。此时,电流控制部12A中的二极管接法NMOS晶体管NT14的栅极与基本电流源单 元11A-1 llA-n的NMOS晶体管NTll的栅极断开。此外,在保持偏置电压Vbias-s的同 时,NMOS晶体管NTll的栅极电压处于悬浮状态。因为一旦进行采样,在保持周期中偏置电压Vbias-h便不会改变,因此在基本电 流源单元11A-1 llA-n中流动的电流的值也不会改变。此外,FT消除控制信号FTCSA被设为与开关控制信号SHSWA相反的高电平,从而能够最大程度地抑制FT或CI的影响。
可在预定的期间内进行采样保持操作,或者可在电流控制部12A中所流动的电流 值被改变、因而偏置电压Vbias-s的值改变时进行采样保持操作。当电流控制型DA转换器IOA的输出信号Vout恒定不变时,就能够保持偏置电压 Vbias的值。这样,可以防止在电流控制型DA转换器IOA的电路前级(例如,电流控制部12A、 电流源IllA等)中所产生的热噪声或Ι/f噪声叠加在输出信号上。在上文中,已经对使用地电位GND作为参考电位的DA转换器10以及使用电源电 位Vdd作为参考电位的DA转换器IOA的结构和功能进行了说明。在下面的部分中,将要论述的是通过使用地电位GND作为参考电位的图3所示DA 转换器10中的采样保持电路来降低输出信号噪声。通过采样保持电路来降低输出信号噪声图7是示出了具有采样保持电路的图3所示电流控制型DA转换器中的噪声传播 状态的图。在参考电压Vref中出现的或者在参考电流生成部中产生的热噪声或Ι/f噪声一 旦被采样保持电路13A采样,便失去其频率分量并作为简单的偏移电压而叠加在该采样保 持电路13A所保持的电压上。这是因为通过采样在整个频率范围上对噪声进行如下积分^LlJVwi/C/)^ [F2] ".(1)此处,Vnd(f)表示晶体管的热噪声或Ι/f噪声的噪声密度。热噪声或Ι/f噪声的 噪声密度由下列表达式表示对于热噪声=Vnd2(f) = 4kTX y Xl/gmX Af [V2/Hz]— (2)对于1/f 噪声=Vnd2 (f) = K/ (CoxXffXLX Af) [V2/Hz]— (3)此处,k是波尔兹曼常数,T是绝对温度,Y是取决于晶体管的栅极长度的拟合参 数。此外,Gm是晶体管的电导率,K是与过程相关的参数,Cox是晶体管的氧化物膜的电容, W是栅极宽度,L是栅极长度,Δ f是单位频率。由于当偏置电压Vbias被保持时热噪声或Ι/f噪声因失去其频率分量而变为简单 的偏移电压,因此通过相关双采样(CDS)等信号处理能够容易地除去这些噪声。也就是说,可以消除在采样保持电路部13A的前级中所产生的噪声对输出信号 Vout的影响。应理解的是,在第二实施例的DA转换器IOA中,能够实现通过采样保持电路来降 低输出信号噪声。3、第三实施例DA转换器的第三示例性结构图8是示出了本发明第三实施例的DA转换器的示例性结构的电路图。第三实施例的DA转换器IOB在以下方面不同于第一实施例的DA转换器10。在第三实施例的DA转换器IOB中,电流控制部12B在采样保持电路部13B的保持 周期内使电流源IllB停止供给用于生成偏置电压Vbias-s的电流,从而实现低的电力消
具体而言,在电流控制部12B中,PM0S晶体管PT17与PM0S晶体管PT14并联连接 在电源Vdd与节点ND12B之间,该节点ND12B是PM0S晶体管PT14与电流源111B的连接点。也就是说,PM0S晶体管PT17具有与节点ND12B连接的漏极、与电源Vdd连接的源 极以及与电流供给控制信号STB的供给端子TSTB连接的栅极,在保持周期中上述电流供给 控制信号STB被设为低电平。在DA转换器10B中,在保持周期中,提供了处于低电平的电流供给控制信号STB, 把PM0S晶体管PT17保持在接通状态。结果,电荷被存储在节点ND12B中,并且PM0S晶体 管PT14的漏极和栅极处于电源Vdd电平,从而使电流源I11B停止供给电流。另外,在此时,电流源I11B被控制信号CTL控制成停止电流供给。采样保持电路的驱动接着,基于采样保持电路部13B的驱动对第三实施例的DA转换器10B的操作进行 说明。图9是示出了第三实施例的DA转换器的采样保持电路部的操作的时序图。采样周期在采样周期TS中,将开关控制信号SHSW设为低电平,把用作开关晶体管的PM0S 晶体管PT15控制为处于接通状态。在采样周期TS中,由于电流供给控制信号STB被设为高电平,因此PM0S晶体管 PT17保持在关断状态。结果,在电流控制部12B中,从电流源I11B供给电流,并且生成预定的偏置电压 Vbias-s0同时,用于FT消除的控制信号FTCS被设为高电平。保持周期在预定的偏置电压Vbias-s保持为恒定的情况下,将开关控制信号SHSW切换成高 电平。这样,使得用作开关晶体管的PM0S晶体管PT15关断。此时,电流控制部12B中的二极管接法PM0S晶体管PT14的栅极与基本电流源单 元11-1 11-n的PM0S晶体管PT11的栅极断开。此外,在保持偏置电压Vbias-h的同时, PM0S晶体管PT11的栅极电压处于悬浮状态。在偏置电压Vbias-h被保持的情况下,将电流供给控制信号STB设为低电平。这 样,PM0S晶体管PT17变成接通状态,而电流源I11B的电流供给被切断。此时,电流源I11B 被控制信号CTL控制成停止电流供给。由于电流供给被切断,因而由电流控制部12B生成的偏置电压Vbias-s变成电源 Vdd电平。然而,由于保持在采样保持电路部13B中的偏置电压Vbias-h维持为与采样周期 TS中相同的值,因此在基本电流源单元11-1 11-n中流动的电流的值不会改变。此外,FT消除控制信号FTCS被设为与开关控制信号SHSW相反的低电平,从而能 够最大程度地抑制FT或CI的影响。通过上述驱动,降低了在保持周期中电流控制部12B所消耗的电流量。从如上所述可见,根据第三实施例,当在采样保持电路部13B中保持预定的偏置 电压Vbias-h时,不需要在保持周期中生成偏置电压Vbias-s。因此,通过让用于生成偏置电压Vbias-s的电路停止,能够减少消耗电流。4、第四实施例DA转换器的第四示例性结构图10是示出了本发明第四实施例的DA转换器的示例性结构的电路图。第四实施例的DA转换器IOC在以下方面不同于第二实施例的DA转换器10A。在第四实施例的DA转换器IOC中,电流控制部12C在采样保持电路部13 C的保持 周期中使电流源IllC停止供给用于生成偏置电压Vbias-s的电流,从而实现低的电力消
^^ ο具体而言,在电流控制部12C中,NMOS晶体管NT17与NMOS晶体管NT14并联连接 在地GND与节点ND12C之间,该节点ND12C是NMOS晶体管NT14与电流源IllC的连接点。也就是说,NMOS晶体管NT17具有与节点ND12C连接的漏极、与地GND连接的源极 以及与电流供给控制信号STBC的供给端子TSTBC连接的栅极,在保持周期中上述电流供给 控制信号STBC被设为高电平。在DA转换器IOC中,在保持周期中,提供了处于高电平的电流供给控制信号STBC, 把NMOS晶体管NT17保持在接通状态。结果,节点ND12C中的电荷被释放,并且NMOS晶体 管NT14的漏极和栅极处于地GND电平,从而使电流源IllC停止供给电流。另外,此时,电流源IllC被控制信号CTL控制成停止电流供给。采样保持电路的驱动接着,基于采样保持电路部13C的驱动对第四实施例的DA转换器IOC的操作进行 说明。图11是示出了第四实施例的DA转换器的采样保持电路部的操作的时序图。采样周期在采样周期TS中,开关控制信号SHSWA被设为高电平,把用作开关晶体管的NMOS 晶体管NT15控制为处于接通状态。在采样周期TS中,由于电流供给控制信号STBC被设为低电平,因此NMOS晶体管 NT17保持在关断状态。结果,在电流控制部12C中,从电流源IllC供给电流,并且生成预定的偏置电压 Vbias-s0同时,用于FT消除的控制信号FTCSA被设为低电平。保持周期在预定的偏置电压Vbias-s保持为恒定的情况下,将开关控制信号SHSWA切换成 低电平。这样,使得用作开关晶体管的NMOS晶体管NT15关断。此时,电流控制部12C中的二极管接法NMOS晶体管NT14的栅极与基本电流源单 元11A-1 llA-n的NMOS晶体管NTll的栅极断开。此外,在保持偏置电压Vbias_h的同 时,NMOS晶体管NTll的栅极电压处于悬浮状态。在偏置电压Vbias-h被保持的情况下,将电流供给控制信号STBC设为高电平。这 样,NMOS晶体管NT17变成接通状态,而电流源IllC的电流供给被切断。此时,电流源IllC 被控制信号CTL控制成停止电流供给。由于电流供给被切断,因而由电流控制部12C生成的偏置电压Vbias-s变成地GND电平。然而,由于保持在采样保持电路部13C中的偏置电压Vbias-h维持为与采样周期TS 中相同的值,因此在基本电流源单元11A-1 llA-n中流动的电流的值不会改变。此外,FT消除控制信号FTCSA被设为与开关控制信号SHSWA相反的高电平,从而 能够最大程度地抑制FT或CI的影响。通过上述驱动,降低了在保持周期中电流控制部12C所消耗的电流量。从如上所述 可见,根据第四实施例,当在采样保持电路部13C中保持预定的偏置 电压Vbias-h时,不需要在保持周期中生成偏置电压Vbias-s。因此,通过让用于生成偏置 电压Vbias-s的电路停止,能够减少消耗电流。在上文中,已对第一实施例 第四实施例的DA转换器10、10A、10B以及IOC进行 了说明。根据本发明的实施例,电流控制型DA转换器采用了采样保持电路,该采样保持电 路对用于控制基本电流源单元的电流值的预定偏置电压Vbias进行采样和保持。因此,可以消除在DA转换器的前级电路(例如,电流控制部、参考电流生成部等) 或者在参考电压Vref中产生的热噪声和Ι/f噪声对输出信号Vout的影响,从而减少输出 信号Vout中的噪声。由于可将参考电压Vref中的噪声对输出信号Vout的影响降至最低程度,因而不 需要设置用于对参考电压Vref中所包含的噪声的带宽进行限制的低通滤波器(Low-Pass Filter, LPF),从而减少了电路组件的数量。因为在DA转换器的操作期间中偏置电压Vbias被保持电容器Cll保持着,因此不 需在电流控制部12中生成偏置电压Vbias。于是,在偏置电压Vbias的保持周期中,通过切 断在正常情况下会被允许流入到电流控制部12中的电流的供给,与相关技术相比能够在 电路或器件中实现较低的电力消耗。具有这种优点的DA转换器10、IOA IOC能够应用于固体摄像器件的DA转换器。本发明实施例的DA转换器的应用示例包括,但不具体限于,采用了列并行AD转换 器的CMOS图像传感器。5、第五实施例固体摄像器件的示例性总体结构图12是示出了本发明第五实施例的采用了列并行ADC的固体摄像器件(CMOS图 像传感器)的示例性结构的框图。图13是更具体地示出了在图12所示固体摄像器件(CMOS图像传感器)中所采用 的列并行ADC的ADC组的框图。如图12和图13所示,固体摄像器件100具有用作摄像部的像素部110、垂直扫描 电路120、水平传输扫描电路130、时序控制电路140以及用作像素信号读出部的AD转换器 组 150。固体摄像器件100还具有含有DA转换器161的DAC及偏置电路160、放大器电 路(S/A) 170、信号处理电路180以及线路存储器(Iinememory) 190。在上述这些组成元件中,像素部110、垂直扫描电路120、水平传输扫描电路130、 ADC组150、DAC及偏置电路160以及放大器电路(S/A) 170均由模拟电路构成。此外,时序控制电路140、信号处理电路180以及线路存储器190均由数字电路构成。像素部110具有如下配置在该像素部中,多个像素被布置成矩阵形式,各像素都 包含光电二极管和像素内放大器。图14是示出了本发明实施例的CMOS图像传感器中的像素示例的图,该像素具有 四个晶体管。像素电路101A具有作为光电转换元件的例如光电二极管111。像素电路101A具有用作一个光电转换元件的光电二极管111。像素电路101A针对一个光电二极管111具有作为有源元件的四个晶体管。这四 个晶体管包括用作传输元件的传输晶体管112、用作复位元件的复位晶体管113、放大晶体 管114以及选择晶体管115。光电二极管111把入射光通过光电转换而转换成与入射光量相对应的电荷(在本 例中为电子)量。传输晶体管112连接在光电二极管111与作为输出节点的浮动扩散部(floating diffusion) FD 之间。通过传输控制线LTx把驱动信号TG施加到传输晶体管112的栅极(传输栅极) 之后,传输晶体管112把由光电二极管111进行光电转换而得到的电子传输至浮动扩散部 FD。复位晶体管113连接在电源线LVDD与浮动扩散部FD之间。通过复位控制线LRST把复位信号RST施加到复位晶体管113的栅极之后,复位晶 体管113把浮动扩散部FD的电位复位成电源线LVDD的电位。放大晶体管114的栅极连接至浮动扩散部FD。放大晶体管114通过选择晶体管 115连接至垂直信号线116。放大晶体管114与位于像素部外部的恒定电流源构成源极跟 随器。 当通过选择控制线LSEL把控制信号(地址信号或选择信号)SEL供给至选择晶体 管115的栅极时,选择晶体管115接通。当选择晶体管115接通时,放大晶体管114将浮动扩散部FD的电位放大并把与放 大后的电位相对应的电压输出至垂直信号线116。然后,从各个像素输出的电压通过垂直信 号线116而被输出至用作像素信号读出电路的ADC组150。对一行中的像素同时进行上述这些操作,这是因为例如传输晶体管112、复位晶体 管113以及选择晶体管115各自的栅极对于每一行而言都是相连的。对应于像素阵列的每一行,均配置有一组设在像素部110中的复位控制线LRST、 转移控制线LTx以及选择控制线LSEL。复位控制线LRST、传输控制线LTx以及选择控制线LSEL由用作像素驱动部的垂直 扫描电路120驱动。在固体摄像器件100中,用于生成内部时钟的时序控制电路140、用于控制行寻址 和行扫描的垂直扫描电路120以及用于控制列寻址和列扫描的水平传输扫描电路130被布 置作为从像素部110依次读出信号的控制电路。时序控制电路140生成当像素部110、垂直扫描电路120、水平传输扫描电路130、 AD转换器组(列ADC电路)150、DAC及偏置电路160、信号处理电路180以及线路存储器190进行信号处理时所必需的时序信号。在像素部110中,例如通过使用线路快门(line shutter)来积聚和排出光子,在每一像素行中对动态或静态图像进行光电转换,并且模拟信号VSL被输出至ADC组。在ADC组150中,各个ADC块(各个列部)都使用由DA转换器(DAC) 161提供的 斜波信号RAMP对像素部110的模拟输出进行APGA兼容性积分型ADC (APGA-compatible integration ADC)以及数字⑶S,以输出若干位的数字信号。图15是示出了由图12和图13所示的DAC所生成的斜坡波形(RAMP,斜波)以及 ADC的操作时序的示例的图。在ADC组150中,以多列的形式设置有ADC。如图15所示,DA转换器161生成具有通过让参考电压呈台阶状变化而得到的斜 坡波形(RAMP)的参考电压Vslop。各个ADC均具有比较器151,该比较器151把通过垂直信号线116从每一行线的像 素得到的模拟信号(电位VSL)与参考电压Vslop进行比较。另外,各个ADC均具有对比较时间进行计数的计数器152以及保持计数结果的锁 存器(存储器)153。ADC组150具有k位(k_bit)数字信号转换功能,并对应于各垂直信号线(列线) 设置而成,从而形成列并行ADC块。各锁存器153的输出连接至例如具有k位宽度的水平传输线LTRF。另外,布置有对应于水平传输线LTRF的k个放大器电路170和信号处理电路180。稍后会说明比较器151的具体结构和功能。在ADC组150中,通过设置在各列中的比较器151,将读出至垂直信号线116的模 拟信号(电位VSL)与参考电压Vslop (作为具有梯度且呈线性变化的斜坡波形的斜波信号 RAMP)进行比较。在这种情况下,与比较器151类似地设置于各列中的计数器152进行工作,并与具 有斜坡波形的斜波信号RAMP (电位Vslop) —一对应地改变其计数值,从而把垂直信号线 116的电位VSL转换为数字信号。ADC把参考电压Vslop (斜波信号RAMP)中的变化转换为时间变化,并通过以某一 循环(时钟)对该时间进行计数从而把时间转换为数字值。当模拟信号VSL与斜波信号RAMP (参考电压Vslop)相交时,比较器151的输出被 反转,从而停止计数器152的时钟输入或者恢复已停止的计数器152的时钟输入,从而完成 AD转换。在完成上述AD转换周期之后,水平传输扫描电路130把保持在锁存器153中的数 据传输至水平传输线LTRF、然后通过放大器电路170输入至信号处理电路180,并且通过预 定的信号处理来生成二维图像。水平传输扫描电路130进行多个沟道的同时并行传输以确保传输速率。时序控制电路140生成当诸如像素部110和ADC组150等各个块进行信号处理时 所必需的时序信号。后一级处的信号处理电路180对存储在线路存储器190中的信号进行数字信号处 理。该数字信号处理包括垂直线缺陷和点缺陷的修正、信号的钳位处理、并行串行转换、压缩、编码、加法、平均以及间歇操作等。线路存储器190存储从各个像素行传输来的数字信号。在本实施例的固体摄像器件100中,信号处理电路180的数字输出作为ISP和基 带LSI的输入而被传输出去。接下来,对上述结构的操作进行说明。 在DA转换器161中,在P阶段期间中生成参考电压Vslop。在各个列处理电路(ADC) 150中,通过设在各列中的比较器151,将读出至垂直信 号线116的模拟信号电位VSL与呈台阶状变化的参考电压Vslop进行比较。在这种情况下,直至模拟电位VSL与参考电压Vslop的电平相交且比较器151的 输出被反转为止,计数器152进行计数操作,并且垂直信号线116的电位(模拟信号)VSL 被转换(AD转换)为数字信号。该AD转换把作为具有梯度且呈线性变化的斜坡波形的参考电压Vslop的变化转 换为时间变化,并通过以某一循环(时钟)对该时间进行计数从而把时间转换为数字信号。当模拟信号VSL与参考电压Vslop相交时,比较器151的输出被反转并且向计数 器152输入的时钟CLK停止输入,从而完成AD转换。通过一次读出操作进行两次上述AD转换。当像素电路IOlA的复位电平被读出至垂直信号线116 (P阶段读出)时,进行第一 次AD转换。在P阶段复位电平中包含了各像素中的差异。当由各像素电路IOlA进行光电转换而得到的信号被读出至垂直信号线116(D阶 段读出)时,进行第二次AD转换。因为在D阶段电平中也包含了各像素中的差异,因而通过对P阶段与D阶段中的 转换结果进行求和以计算出D阶段电平-P阶段电平,就能实现相关双采样(CDS)。然后,水平(列)传输扫描电路130通过水平传输线LTRF把转换后的数字信号依 次读出至放大器电路170以作为最终输出。 如上述进行了列并行输出处理。作为本发明第五实施例的固体摄像器件的CMOS图像传感器100在向AD转换器 (ADC)供给参考电压的DA转换器(DAC) 161中采用了第一实施例 第四实施例的DA转换器 中的任一者。因此,根据该固体摄像器件,可以降低AD转换期间所产生的噪声,从而提高最终 图像的质量。此外,第一实施例 第四实施例的DA转换器可以应用于日本专利申请案 JP-A-2007-059991中所公开的并且生成用于单斜坡积分型AD转换的参考信号的DA转换
ο在这种情况下,从JP-A-2007-059991中所公开的增益调整电流源单元(308)输出 的电压Vbias是控制第一 DA转换部(302)的电流源单元(355)的电流值的电压。通过对偏置电压信号Vbias进行采样和保持,能够降低第二 DA转换部(304)中 所产生的热噪声或Ι/f噪声以及增益调整电流源单元(308)中所产生的热噪声或Ι/f噪 声。此外,通过结合低消耗电流驱动,可以减少第二 DA转换部(304)及增益调整电流源单元(308)所消耗的电流量。此处,上述各括号中的附图标记引自日本专利申请案JP-A-2007-059991。具有上述优点的固体摄像器件可用作数码相机和摄影机的摄像器件。6、第六实施例照相机系统的示例性结构图16是示出了本发明第六实施例的应用了本分明固体摄像器件的照相机系统的 示例性结构的图。如图16所示,照相机系统200具有可应用了本发明实施例的固体摄像器件100的 摄像器件210。照相机系统200具有透镜220,该透镜220例如在摄像面上形成入射光(图像光) 的图像,以作为把入射光引入摄像器件210的像素区域中(即,形成物体的图像)的光学系统。照相机系统200还具有用于驱动摄像器件210的驱动电路(DRV) 230以及用于处 理摄像器件210的输出信号的信号处理电路(PRC) 240。驱动电路230具有生成各种时序信号(包括起始脉冲和时钟脉冲)以驱动摄像器 件210中的电路的时序发生器(未图示),并使用预定的时序信号来驱动摄像器件210。信号处理电路240对摄像器件210的输出信号进行预定的信号处理。由信号处理电路240处理过的图像信号被记录在记录媒体(例如存储器)中。记 录在记录媒体中的图像信息通过打印机等打印到纸上作为硬拷贝。此外,由信号处理电路 240处理过的图像信号作为动态图像而被显示在包括液晶显示器等的监视器上。如上所述,通过在例如数码相机等摄像装置上安装固体摄像器件100作为摄像器 件210,可以实现高精度照相机。本领域技术人员应当理解,依据设计要求和其它因素,可以在本发明所附的权利 要求或其等同物的范围内进行各种修改、组合、次组合及改变。
权利要求
一种数字模拟转换器,其包括模拟输出部,它响应于偏置电压而生成与数字信号的值相对应的输出电流,并输出通过对所述输出电流进行电流电压转换而得到的模拟信号;电流源;电流控制部,它把来自所述电流源的电流转换成电压信号,并把所述电压信号作为所述偏置电压输出;以及采样保持电路部,它对来自所述电流控制部的所述偏置电压进行采样和保持,并把所保持的所述偏置电压供给至所述模拟输出部。
2.如权利要求1所述的数字模拟转换器,其中, 所述采样保持电路部至少包括采样开关,它连接在第一偏置线与第二偏置线之间,所述偏置电压通过所述第一偏置 线被供给至所述模拟输出部,所述偏置电压通过所述第二偏置线被输出至所述电流控制 部;以及保持电容器,它连接至所述第一偏置线的一侧,并且,在采样周期中所述采样开关被保 持在接通状态,使得来自所述电流控制部的所述偏置电压向所述保持电容器传输,而在保持周期中所述采样开关被保持在关断状态,使得所述偏置电压保持在所述保持 电容器中。
3.如权利要求2所述的数字模拟转换器,其中, 所述采样保持电路包括开关晶体管,它形成所述采样开关;以及消除晶体管,它连接至所述第一偏置线,至少消除由开关动作所引起的馈通, 并且,所述开关晶体管及所述消除晶体管互补地进行接通和关断。
4.如权利要求1 3中任一项所述的数字模拟转换器,其中,所述电流控制部具有以下 功能在所述采样保持电路部的保持周期中,停止来自用于输出所述偏置电压的所述电流 源的电流供给。
5.如权利要求1 4中任一项所述的数字模拟转换器,其中,所述模拟输出部包括多个基本电流源单元,每一个所述基本电流源单元均包括差动晶 体管对以及用作所述差动晶体管对的电流源的晶体管,在所述多个基本电流源单元中,用 作所述电流源的所述晶体管的控制端子被供给有公共偏置电压,并且,所述模拟输出部把所述多个基本电流源单元中的被选单元的电流输出相加,生 成所述输出电流。
6.一种固体摄像器件,其包括像素部,它包括以矩阵形式布置的多个像素,所述多个像素中的每一者被配置成用于 进行光电转换;像素信号读出电路,它从所述像素部中以多个像素为单位读出像素信号;以及 数字模拟转换器,它生成参考电压,所述参考电压是与供给至所述数字模拟转换器的 数字信号相对应的斜波,其中,所述像素信号读出电路包括多个比较器,它们被设置成对应于像素的列排列,并且被供给有所述斜波参考电压,各个所述比较器被配置成将所述供给过来的参考电压与相应列的像素的读出模拟信号的电 位相比较;以及多个锁存器,它们被设置成对应于所述像素的列排列和所述多个比较器,各个所述锁 存器能够对相应比较器的比较时间进行计数,各个所述锁存器被配置成在所述相应比较器 的输出反转时停止计数,并保存对应于所述比较时间的计数值, 并且,所述数字模拟转换器包括模拟输出部,它响应于偏置电压而生成与数字信号的值相对应的输出电流,并输出通 过对所述输出电流进行电流电压转换而得到的模拟信号; 电流源;电流控制部,它把来自所述电流源的电流转换成电压信号,并把所述电压信号作为所 述偏置电压输出;以及采样保持电路部,它对来自所述电流控制部的所述偏置电压进行采样和保持,并把所 保持的所述偏置电压供给至所述模拟输出部。
7. 一种照相机系统,其包括固体摄像器件以及在所述固体摄像器件中形成被摄物体图 像的光学系统,其中,所述固体摄像器件包括像素部,它包括以矩阵形式布置的多个像素,所述多个像素中的每一者被配置成用于 进行光电转换;像素信号读出电路,它从所述像素部中以多个像素为单位读出像素信号;以及 数字模拟转换器,它生成参考电压,所述参考电压是与供给至所述数字模拟转换器的 数字信号相对应的斜波,所述像素信号读出电路包括多个比较器,它们被设置成对应于像素的列排列,并且被供给有所述斜波参考电压,各 个所述比较器被配置成将所述供给过来的参考电压与相应列的像素的读出模拟信号的电 位相比较;以及多个锁存器,它们被设置成对应于所述像素的列排列和所述多个比较器,各个所述锁 存器能够对相应比较器的比较时间进行计数,各个所述锁存器被配置成在所述相应比较器 的输出反转时停止计数,并保存对应于所述比较时间的计数值, 并且,所述数字模拟转换器包括模拟输出部,它响应于偏置电压而生成与数字信号的值相对应的输出电流,并输出通 过对所述输出电流进行电流电压转换而得到的模拟信号; 电流源;电流控制部,它把来自所述电流源的电流转换成电压信号,并把所述电压信号作为所 述偏置电压输出;以及采样保持电路部,它对来自所述电流控制部的所述偏置电压进行采样和保持,并把所 保持的所述偏置电压供给至所述模拟输出部。
全文摘要
本发明公开了数字模拟(DA)转换器、固体摄像器件及照相机系统。所述DA转换器包括模拟输出部,它响应于偏置电压而生成与数字信号的值相对应的输出电流,并输出通过对所述输出电流进行电流电压转换而得到的模拟信号;电流源;电流控制部,它把来自所述电流源的电流转换成电压信号,并把所述电压信号作为所述偏置电压输出;以及采样保持电路部,它对来自所述电流控制部的所述偏置电压进行采样和保持,并把所保持的所述偏置电压供给至所述模拟输出部。本发明不必增大电路尺寸就能够降低器件所产生的热噪声或1/f噪声对电流输出的影响,从而实现图像质量的提高。
文档编号H04N5/335GK101873137SQ201010148679
公开日2010年10月27日 申请日期2010年4月16日 优先权日2009年4月24日
发明者吉村竜义, 川口隆 申请人:索尼公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1