Lte系统pdsch信道解调译码处理方法和装置的制作方法

文档序号:7808021阅读:313来源:国知局
专利名称:Lte系统pdsch信道解调译码处理方法和装置的制作方法
技术领域
本发明涉及一种信道解调译码处理技术,尤其涉及LTE系统的roSCH信道的解调译码处理的方法和装置。
背景技术
传统的PDSCH信道解调译码处理,如协议中描述,解调和译码模块都是以一个子帧数据作为单位进行处理,解调模块完成一个子帧数据的解物理映射,解层映射,解调和解扰处理,然后译码模块完成一个子帧数据的解速率匹配,解编码块交织,解码等处理。这就要求两个模块之间需要存储至少一个子帧的数据,如果两个模块之间为流水机制则需要存储两个子帧的数据。采用传统方案的缺点主要有两点:第一、因为LTE系统一个子帧的数据量较大,并且此处需要存储软比特数据,这块数据RAM所占芯片面积较大,提高了芯片的成本。第二、因为要完成一个子帧数据的解调才能开始译码处理,也增加了处理延迟。

发明内容
本发明的目的在于解决上述问题,提供了一种LTE系统H)SCH信道解调译码处理方法,解决了解roSCH处理解调模块和译码模块之间存储量大、PDSCH处理延迟较大的问题,从而降低了芯片成本、提高了处理性能。本发明的另一目的在于提供了一种LTE系统H)SCH信道解调译码处理装置,解决了解roSCH处理解调模块和译码模块之间存储量大、PDSCH处理延迟较大的问题,从而降低了芯片成本、提高了处理性能。本发明的技术方案为:本发明揭示了一种LTE系统roSCH信道解调译码处理装置,包括系统数据存储器、解调器、信道数据存储器、译码器,其中:所述系统数据存储器,位于所述解调器之前,用于存储频域数据;所述信道数据存储器,位于所述解调器和所述译码器之间,用于存储虚拟循环缓冲器的数据;所述解调器,位于所述系统数据存储器和所述信道数据存储器之间,完成解映射、解调、解扰处理和解重复操作;所述译码器,位于所述信道数据存储器之后,完成解速率匹配、解交织、解码操作。
根据本发明的LTE系统roSCH信道解调译码处理装置的一实施例,所述信道数据存储器采用乒乓结构的数据存储方式。根据本发明的LTE系统roSCH信道解调译码处理装置的一实施例,所述解调器和所述译码器均以一个编码块为单位进行处理。根据本发明的LTE系统roSCH信道解调译码处理装置的一实施例,所述信道数据存储器存储两个码字的数据。根据本发明的LTE系统H)SCH信道解调译码处理装置的一实施例,所述解调器写入第一个编码块的数据到信道数据存储器,在写入数据的同时完成比特解重复的操作,所述解调器继续将第二个编码块的数据写入到信道数据存储器,同时译码器开始完成第一个编码块的解速率匹配、解交织、解码。根据本发明的LTE系统H)SCH信道解调译码处理装置的一实施例,解调器中的解映射操作是基于重复的间隔跳跃处理,解调器中还设置缓冲块用于存储解重复的中间结果O本发明还揭示了一种LTE系统I3DSCH信道解调译码处理方法,包括:系统数据存储器存储频域数据;解调器完成解映射、解调、解扰处理和解重复操作;信道数据存储器存储虚拟循环缓冲数据;译码器完成解速率匹配、解交织、解码操作。根据本发明的LTE系统H)SCH信道解调译码处理方法的一实施例,信道数据存储器采用乒乓结构的数据存储方式存储虚拟循环缓冲数据。根据本发明的LTE系统H)SCH信道解调译码处理方法的一实施例,解调器和译码器均以一个编码块为单位进行处理。根据本发明的LTE系统H)SCH信道解调译码处理方法的一实施例,信道数据存储器存储两个码字的数据。根据本发明的LTE系统H)SCH信道解调译码处理方法的一实施例,解调器写入第一个编码块的数据到信道数据存储器,在写入数据的同时完成比特解重复的操作,解调器继续将第二个编码块的数据写入到信道数据存储器,同时译码器开始完成第一个编码块的解速率匹配、解交织、解码。根据本发明的LTE系统H)SCH信道解调译码处理方法的一实施例,解调器中的解映射操作是基于重复的间隔跳跃处理,解调器中还设置缓冲块用于存储解重复的中间结果O本发明对比现有技术有如下的有益效果:本发明的方案是将译码模块功能进行拆分,将解速率匹配中的解重复处理搬移到解调模块来实现,为了适应新的模块划分,对PDSCH的存储数据格式、解调、译码模块的处理流程和解调模块中的解重复处理进行了改进。相较于现有技术,本发明能降低传统方案中存储器RAM的存储量,并减少I3DSCH信道的处理延迟。


图1示出了本发明的LTE系统I3DSCH信道解调译码处理装置的实施例的原理图。图2示出了本发明的信道数据存储器所存储的数据格式的示意图。图3示出了本发明的LTE系统I3DSCH信道的处理时序图。图4示出了本发明的LTE系统I3DSCH信道解调译码处理方法的实施例的流程图。
具体实施例方式下面结合附图和实施例对本发明作进一步的描述。LTE系统PDSCH信道解调译码处理装置的实施例
图1示出了本发明的LTE系统H)SCH信道解调译码处理装置的实施例的原理。请参见图1,本实施例的装置包括:系统数据存储器10(SYM_RAM)、解调器11、信道数据存储器12 (PDSCH_RAM)、译码器 13。其中系统数据存储器10位于最前端,其后连接解调器11,解调器11输出到信道数据存储器12,信道数据存储器12之后输出到译码器13。系统数据存储器10用于存储频域数据。解调器11完成解映射、解调、解扰处理和解重复操作。信道数据存储器12用于存储虚拟循环缓冲器的数据。译码器13完成解速率匹配、解交织、解码操作。信道数据存储器12采用乒乓结构的数据存储方式,例如存储两个码字的数据,数据格式如图2所示。解调器11写入,译码器13读出,处理流程为:解调器11写入第一个编码块(包含两个码字codewords的数据)的数据到信道数据存储器12 (PDSCH_RAM_A),在写入数据的同时完成比特解重复的操作;解调器11继续将第二个编码块的数据写入到信道数据存储器12(PDSCH_RAM_B),同时译码器13开始完成第一个编码块的解速率匹配、解交织、解码。当译码器13完成两个码字的解速率匹配后,解调器11将第三个编码块的数据写入到信道数据存储器12(PDSCH_RAM_A)。PDSCH的处理时序如图3所示。在解调器11中,解重复的算法不变,解映射是按照重复的间隔跳跃处理,间隔由参数计算获得。在解调器11中增加一块小的缓冲块,存储若干软比特(比如30个软比特)长度为14bit的结果,一次连续处理若干符合(如5个符号)的软比特,然后跳到下一段处理若干符号。因为是跳着处理相应的解扰,扰码的初始值也会不同,不同解扰扰码的初始值可提前计算好。LTE系统PDSCH信道解调译码处理方法的实施例图4示出了本发明的LTE系统H)SCH信道解调译码处理方法的实施例的流程图。请参见图4,本实施例的LTE系统I3DSCH信道解调译码处理方法的详细步骤如下。步骤SlO:系统数据存储器存储频域数据。步骤S12:解调器完成解映射、解调、解扰处理和解重复操作。步骤S14:信道数据存储器存储虚拟循环缓冲数据。步骤S16:译码器完成解速率匹配、解交织、解码操作。信道数据存储器采用乒乓结构的数据存储方式,例如存储两个码字的数据,数据格式如图3所示。解调器写入,译码器读出,处理流程为:解调器写入第一个编码块(包含两个码字codewords的数据)的数据到信道数据存储器(PDSCH_RAM_A),在写入数据的同时完成比特解重复的操作;解调器继续将第二个编码块的数据写入到信道数据存储器(PDSCH_RAM_B),同时译码器开始完成第一个编码块的解速率匹配、解交织、解码。当译码器完成两个码字的解速率匹配后,解调器将第三个编码块的数据写入到信道数据存储器(PDSCH_RAM_A)。PDSCH的处理时序如图4所示。在解调器中,解重复的算法不变,解映射是按照重复的间隔跳跃处理,间隔由参数计算获得。在解调器中增加一块小的缓冲块,存储若干软比特(比如30个软比特)长度为14bit的结果,一次连续处理若干符合(如5个符号)的软比特,然后跳到下一段处理若干符号。因为是跳着处理相应的解扰,扰码的初始值也会不同,不同解扰扰码的初始值可提前计算好。
本发明的发明点在于:1.PDSCH信道的处理结构,将解重复操作和解调等操作一步完成,将解调和译码之间的缓存改为虚拟循环buf。2.针对新的处理结构的H)SCH的处理流程。以编码块为单位流水处理,同时可以支持两个码子的情况。3.解调模块支持解重复功能的处理结构,修改解映射的方案并增加一块小缓冲块存储解重复的中间结果。上述实施例是提供给本领域普通技术人员来实现和使用本发明的,本领域普通技术人员可在不脱离本发明的发明思想的情况下,对上述实施例做出种种修改或变化,因而本发明的发明范围并不被上述实施例所限,而应该是符合权利要求书所提到的创新性特征的最大范围。
权利要求
1.一种LTE系统roSCH信道解调译码处理装置,包括系统数据存储器、解调器、信道数据存储器、译码器,其中: 所述系统数据存储器,位于所述解调器之前,用于存储频域数据; 所述信道数据存储器,位于所述解调器和所述译码器之间,用于存储虚拟循环缓冲器的数据; 所述解调器,位于所述系统数据存储器和所述信道数据存储器之间,完成解映射、解调、解扰处理和解重复操作; 所述译码器,位于所述信道数据存储器之后,完成解速率匹配、解交织、解码操作。
2.根据权利要求1所述的LTE系统H)SCH信道解调译码处理装置,其特征在于,所述信道数据存储器采用乒乓结构的数据存储方式。
3.根据权利要求2所述的LTE系统H)SCH信道解调译码处理装置,其特征在于,所述解调器和所述译码器均以一个编码块为单位进行处理。
4.根据权利要求1所述的LTE系统H)SCH信道解调译码处理装置,其特征在于,所述信道数据存储器存储两个码字的数据。
5.根据权利要求4所述的LTE系统H)SCH信道解调译码处理装置,其特征在于,所述解调器写入第一个编码块的数据到信道数据存储器,在写入数据的同时完成比特解重复的操作,所述解调器继续将第二个编码块的数据写入到信道数据存储器,同时译码器开始完成第一个编码块的解速率匹配、解交织、解码。
6.根据权利要求5所述的LTE系统H)SCH信道解调译码处理装置,其特征在于,解调器中的解映射操作是基于重复的间隔跳跃处理,解调器中还设置缓冲块用于存储解重复的中间结果。
7.一种LTE系统I3DSCH信道解调译码处理方法,包括: 系统数据存储器存储频域数据; 解调器完成解映射、解调、解扰处理和解重复操作; 信道数据存储器存储虚拟循环缓冲数据; 译码器完成解速率匹配、解交织、解码操作。
8.根据权利要求7所述的LTE系统H)SCH信道解调译码处理方法,其特征在于,信道数据存储器采用乒乓结构的数据存储方式存储虚拟循环缓冲数据。
9.根据权利要求8所述的LTE系统H)SCH信道解调译码处理方法,其特征在于,解调器和译码器均以一个编码块为单位进行处理。
10.根据权利要求7所述的LTE系统roSCH信道解调译码处理方法,其特征在于,信道数据存储器存储两个码字的数据。
11.根据权利要求9所述的LTE系统roSCH信道解调译码处理方法,其特征在于,解调器写入第一个编码块的数据到信道数据存储器,在写入数据的同时完成比特解重复的操作,解调器继续将第二个编码块的数据写入到信道数据存储器,同时译码器开始完成第一个编码块的解速率匹配、解交织、解码。
12.根据权利要求11所述的LTE系统H)SCH信道解调译码处理方法,其特征在于,解调器中的解映射操作是基于重复的间隔跳跃处理,解调器中还设置缓冲块用于存储解重复的中间结果。
全文摘要
本发明公开了LTE系统PDSCH信道解调译码处理方法和装置,降低了芯片成本、提高了处理性能。其技术方案为系统包括系统数据存储器、解调器、信道数据存储器、译码器,其中系统数据存储器用于存储频域数据;信道数据存储器用于存储虚拟循环缓冲器的数据;解调器完成解映射、解调、解扰处理和解重复操作;译码器完成解速率匹配、解交织、解码操作。
文档编号H04L1/00GK103188034SQ20111045282
公开日2013年7月3日 申请日期2011年12月29日 优先权日2011年12月29日
发明者昆仑 申请人:联芯科技有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1