一种通讯模块的制作方法

文档序号:7985277阅读:739来源:国知局
一种通讯模块的制作方法
【专利摘要】一种通讯模块属于通讯【技术领域】,尤其涉及一种通讯模块。本发明提供一种使用方便的通讯模块。本发明包括第一MIC总线协议控制器、第二MIC总线协议控制器、第一收发器、第二收发器、第三收发器、第四收发器、控制器,其结构要点第一MIC总线协议控制器分别与第一收发器、第二收发器相连,第二MIC总线协议控制器分别与第二收发器、第三收发器相连,控制器分别与第一MIC总线协议控制器、第二MIC总线协议控制器相连。
【专利说明】—种通讯模块
【技术领域】
[0001]本发明属于通讯【技术领域】,尤其涉及一种通讯模块。
【背景技术】
[0002]MIC总线是专门为解决恶劣的军事环境中的电力/数据分配和管理问题而开发的一种简单的高可靠性时间分割多路传输串行现场数据总线。MIC总线是一种主从式单主机查询网络系统,采用曼彻斯特II型编码和解码消息,基于命令与响应完成半双工串行异步通讯。美国Vetronix公司开发的MIC总线的核心器件MIC-320,该器件内置自检、双冗余逻辑判断能力,能够管理处理器接口,直接与负载、传感器构成远程模块控制系统,具有稳定可靠的协议功能。现有通讯模块使用起来不是很方便。

【发明内容】

[0003]本发明就是针对上述问题,提供一种使用方便的通讯模块。
[0004]为了实现上述目的,本发明采用如下技术方案,本发明包括第一 MIC总线协议控制器、第二 MIC总线协议控制器、第一收发器、第二收发器、第三收发器、第四收发器、控制器,其结构要点第一 MIC总线协议控制器分别与第一收发器、第二收发器相连,第二 MIC总线协议控制器分别与第二收发器、第三收发器相连,控制器分别与第一 MIC总线协议控制器、第二 MIC总线协议控制器相连。
[0005]作为一种优选方案,本发明所述控制器为FPGA。
[0006]作为另一种优选方案,本发明所述第一 MIC总线协议控制器和第二 MIC总线协议控制器均采用MIC320-GM控制器。
[0007]本发明有益效果。
[0008]本发明一个可用来进行MIC总线协议测试的系统平台,双MIC芯片通过FPGA逻辑可独立完成四种工作模式功能,测试时,将其中一个设置为PM模式,另一个设置为远程模式,在CVI环境下设计的MIC通讯测试面板即可完成主控模式与远程模式的通讯功能测试。经过反复测试后,MIC协议的各种模式下的全部有效命令通讯正常,此板卡即插即用,使用方便,为其后续的实用性开发打下了坚实的基础。
【专利附图】

【附图说明】
[0009]为了使本发明所解决的技术问题、技术方案及有益效果更加清楚明白,以下结合附图及【具体实施方式】,对本发明进行进一步详细说明。应当理解,此处所描述的【具体实施方式】仅仅用以解释本发明,并不用于限定本发明。
[0010]图1是本发明电路原理框图。
【具体实施方式】
[0011]如图所示,本发明包括第一 MIC总线协议控制器、第二 MIC总线协议控制器、第一收发器、第二收发器、第三收发器、第四收发器、控制器,第一 MIC总线协议控制器分别与第一收发器、第二收发器相连,第二 MIC总线协议控制器分别与第二收发器、第三收发器相连,控制器分别与第一 MIC总线协议控制器、第二 MIC总线协议控制器相连。
[0012]所述控制器为FPGA。FPGA模块控制逻辑包括:MIC芯片逻辑、PLL时钟逻辑、PCI接口逻辑以及数据缓冲单元。主要实现的功能是:对MIC芯片的模式、地址等进行配置,接受MIC芯片的控制信号,通过PCI总线与PC机进行数据通信,并将来自PC机的信息传送给MIC处理器。PCI接口逻辑的实现是通过调用PCI Compiler软核,该PCI设备BARO空间为2K的存储器空间,用来存储MIC的全部寄存器数据。
[0013]所述第一 MIC总线协议控制器和第二 MIC总线协议控制器均采用MIC320-GM控制器。MIC总线命令/响应协议是为实现单一微处理器及应用程序来控制整个电源/数据和管理系统而专门开发的,因此,由其产生的组件非常简单,方便使用。MIC总线系统基本组成部分包括总线控制器(bus controller, BC)和远程模块(remote module, RM)0总线控制器控制总线所有活动,包括消息的接收、发送、存储、格式转换、奇偶校验和通讯协议等,远程模块主要实现远程设备的控制功能。
[0014]可以理解的是,以上关于本发明的具体描述,仅用于说明本发明而并非受限于本发明实施例所描述的技术方案,本领域的普通技术人员应当理解,仍然可以对本发明进行修改或等同替换,以达到相同的技术效果;只要满足使用需要,都在本发明的保护范围之内。
【权利要求】
1.一种通讯模块,包括第一 MIC总线协议控制器、第二 MIC总线协议控制器、第一收发器、第二收发器、第三收发器、第四收发器、控制器,其特征在于第一 MIC总线协议控制器分别与第一收发器、第二收发器相连,第二 MIC总线协议控制器分别与第二收发器、第三收发器相连,控制器分别与第一 MIC总线协议控制器、第二 MIC总线协议控制器相连。
2.根据权利要求1所述一种通讯模块,其特征在于所述控制器为FPGA。
3.根据权利要求1所述一种通讯模块,其特征在于所述第一MIC总线协议控制器和第二 MIC总线协议控制器均采用MIC320-GM控制器。
【文档编号】H04L12/40GK103812740SQ201210440635
【公开日】2014年5月21日 申请日期:2012年11月7日 优先权日:2012年11月7日
【发明者】孙仁, 樊建平 申请人:孙仁
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1