一种PC高清视频接口自动检测装置的制作方法

文档序号:14096418阅读:311来源:国知局
一种PC高清视频接口自动检测装置的制作方法

本实用新型涉及一种检测装置,特别是一种PC高清视频接口自动检测装置。



背景技术:

信息化时代离不开计算机,随着计算机技术更新换代,人们对视频清晰度要求越来越高,计算机的视频接口也产生HDMI、DP等高清视频接口。传统高清视频接口检测方法主要采用连接显示屏方式检测视频接口功能。但这种方法的缺点:员工工作一天对眼睛伤害较大,并且检测效率极低。目前在电脑高清视频接口自动化检测这一领域目前还是处于一个空白阶段。



技术实现要素:

本发明所要解决的技术问题是提供一种PC高清视频接口自动检测装置。

为解决上述技术问题,本发明所采用的技术方案是:

一种PC高清视频接口自动检测装置,其特征在于:包含视频接口模块、高速通讯接口、核心控制器和双端口RAM缓存模块,核心控制器为检测装置的控制处理核心,视频接口模块与核心控制器连接用于接收PC端输出的视频信号,高速通讯接口与核心控制器连接用于连接PC,双端口RAM缓存模块与核心控制器连接用于存储核心控制器处理后的视频信息。

进一步地,所述视频接口模块包含VGA接口、VGA视频信号解码芯片、HDMI接口、HDMI视频信号解码芯片、DP接口和DP视频信号解码芯片,VGA接口、HDMI接口和DP接口分别连接PC用于接收PC端视频接口输出的VGA、HDMI、DP视频信号,VGA视频信号解码芯片、HDMI视频信号解码芯片和DP视频信号解码芯片分别连接VGA接口、HDMI接口和DP接口用于将VGA、HDMI、DP视频信号转换成RGB 8:8:8 24位数子信号和行场同步信号。

进一步地,所述核心控制器包含NIOS II软核和硬核时序控制模块,NIOS II软核与VGA视频信号解码芯片、HDMI视频信号解码芯片和DP视频信号解码芯片连接用于配置VGA视频信号解码芯片、HDMI视频信号解码芯片、DP视频信号解码芯片输出数据位宽和信号格式,硬核时序控制模块与VGA视频信号解码芯片、HDMI视频信号解码芯片和DP视频信号解码芯片连接用于根据VESA标准将有效像素点的RGB值采集到并存储在双端口RAM缓存模块。

本实用新型与现有技术相比,具有以下优点和效果:本实用新型采用NIOS II软核的方式控制视频解码芯片,然后利用硬核检测信号时序,并通过双口缓存RAM将数据缓存下来结束时发送至上位机端与标准视频信号进行对比,与传统的外接显示器检测视频接口功能相比,本技术下的视频接口自动检测装置有效的降低了电脑视频接口检测人员的检测任务,检测过程全自动化,简化操作步骤、提高检测效率,且检测误报率小于1%,二次检测误报率小于0.01%。

附图说明

图1是本实用新型的一种PC高清视频接口自动检测装置的示意图。

图2是本实用新型的视频接口模块和核心控制器的示意图。

具体实施方式

下面结合附图并通过实施例对本实用新型作进一步的详细说明,以下实施例是对本实用新型的解释而本实用新型并不局限于以下实施例。

如图1和2所示,本实用新型的一种PC高清视频接口自动检测装置,包含视频接口模块1、高速通讯接口2、核心控制器3和双端口RAM缓存模块4,核心控制器3为检测装置的控制处理核心,视频接口模块1与核心控制器3连接用于接收PC端输出的视频信号,高速通讯接口2与核心控制器3连接用于连接PC,双端口RAM缓存模块4与核心控制器3连接用于存储核心控制器处理后的视频信息。

视频接口模块1包含VGA接口5、VGA视频信号解码芯片6、HDMI接口7、HDMI视频信号解码芯片8、DP接口9和DP视频信号解码芯片10,VGA接口5、HDMI接口7和DP接口9分别连接PC用于接收PC端视频接口输出的VGA、HDMI、DP视频信号,VGA视频信号解码芯片6、HDMI视频信号解码芯片8和DP视频信号解码芯片10分别连接VGA接口5、HDMI接口7和DP接口9用于将VGA、HDMI、DP视频信号转换成RGB 8:8:8 24位数子信号和行场同步信号。

核心控制器3包含NIOS II软核11和硬核时序控制模块12,NIOS II软核11与VGA视频信号解码芯片6、HDMI视频信号解码芯片8和DP视频信号解码芯片10连接用于配置VGA视频信号解码芯片6、HDMI视频信号解码芯片8、DP视频信号解码芯片10输出数据位宽和信号格式,硬核时序控制模块12与VGA视频信号解码芯片6、HDMI视频信号解码芯片8和DP视频信号解码芯片10连接用于根据VESA标准将有效像素点的RGB值采集到并存储在双端口RAM缓存模块。

本实用新型的工作原理为:视频接口模块1中的VGA接口5、HDMI接口7、DP接口9分别接收PC端视频接口输出的VGA、HDMI、DP视频信号。核心控制器3中的NIOS II软核11配置VGA视频信号解码芯片6、HDMI视频信号解码芯片8、DP视频信号解码芯片10输出数据位宽和信号格式。VGA视频信号解码芯片6、HDMI视频信号解码芯片8、DP视频信号解码芯片10分别将VGA、HDMI、DP视频信号转换成RGB 8:8:8 24位数子信号和行场同步信号。核心控制器3中硬核时序控制模块12根据标准VESA标准将有效像素点的RGB值采集到并存储在双端口RAM缓存模块4。接收完测试视频信息后,NIOS II软核11将缓存在双端口RAM缓存模块4中的数据通过高速通讯接口2发送至PC端上位机与标准视频信号进行对比。如果对比结果一样,表明视频接口正常,反之这表明视频接口异常。

本说明书中所描述的以上内容仅仅是对本实用新型所作的举例说明。本实用新型所属技术领域的技术人员可以对所描述的具体实施例做各种修改或补充或采用类似的方式替代,只要不偏离本实用新型说明书的内容或者超越本权利要求书所定义的范围,均应属于本实用新型的保护范围。

当前第1页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1