类洛伦兹10+4型混沌保密通信电路的制作方法_3

文档序号:9846485阅读:来源:国知局
沌同步的所有电路实验。
[0047]当发送系统跳线针Kl的I号端口与跳线针Kl的2号端口通过短路帽短路,跳线针K2的I号端口与跳线针Κ2的2号端口通过短路帽短路,接收系统跳线针Κ3的I号端口与跳线针Κ3的2号端口通过短路帽短路,整个通信电路与图1相同,此时,可以进行混沌通信的所有电路实验。
[0048]上述虽然结合附图对本发明的【具体实施方式】进行了描述,但并非对本发明保护范围的限制,在本发明的技术方案的基础上,本领域技术人员不需要付出创造性劳动即可做出的各种修改或变形仍在本发明的保护范围以内。
【主权项】
1.类洛伦兹10+4型混沌保密通信电路,包括发送系统电路和接收系统电路,发送系统电路通过信道与接收系统电路连接,其特征是,所述的发送系统电路包括第一信号加法电路A和第一三阶类洛伦兹4+2型电路B,所述的接收系统电路包括第二信号加法电路C和第二三阶类洛伦兹4+2型电路D;所述的第一信号加法电路A的al输入端与信号输入端连接,第一信号加法电路A的a2输入端与第一三阶类洛伦兹4+2型电路B的Xls输出端连接,第一三阶类洛伦兹4+2型电路B的b I输入端、b2输入端、b3输入端和b4输入端与第一信号加法电路A的输出端相连;第一信号加法电路A的输出端通过信道分别与与第二信号加法电路C的Cl输入端,第二三阶类洛伦兹4+2型电路D的dl输入端、d2输入端、d3输入端和d4输入端相连,第二信号加法电路C的c2输入端与第二三阶类洛伦兹4+2型电路D的Xlr输出端相连;所述的类洛伦兹10+4型混沌保密通信电路和跳线针组构成一种实验类型可控类洛伦兹10+4型混沌保密通信电路。2.根据权利要求1所述的类洛伦兹10+4型混沌保密通信电路,其特征是,所述的第一信号加法电路A包括运算放大器As5、电阻Rs9、电阻Rs 1、电阻Rs 11和电阻Rs 12;所述的电阻Rs9的一端和电阻Rs 10的一端分别与运算放大器As5的反相输入端相连,电阻Rs9的另一端接信号输入端,电阻RslO的另一端与运算放大器As5的输出端相连,电阻Rsll的一端和电阻Rsl2的一端分别与运算放大器As5的同相输入端相连,电阻Rsl2的另一端接地,运算放大器As5的输出端与信道的输入端相连。3.根据权利要求2所述的类洛伦兹10+4型混沌保密通信电路,其特征是,所述的第一三阶类洛伦兹4+2型电路B包括运算放大器Asl、运算放大器As2、运算放大器As3、运算放大器八84、电阻1^1、电阻1^2、电阻1^3、电阻1^4、电阻1^5、电阻1^6、电阻1^7、电阻1^8、电容081、电容Cs2、电容Cs3、模拟乘法器Ms I和模拟乘法器Ms 2; 运算放大器As I的反相输入端与电阻Rs I的一端、电阻Rs2的一端和电容Cs I的一端相连,运算放大器Asl的同相输入端接地,电容Csl的另一端分别与运算放大器Asl的输出端和第一信号加法电路A的a2输入端相连,电阻Rs2的另一端分别与模拟乘法器Ms I的Y输入端和运算放大器As2的输出端相连,电阻Rsl的另一端、模拟乘法器Msl的X输入端、电阻Rs3的一端和模拟乘法器Ms 2的X输入端分别与第一信号加法电路A的输出端相连; 运算放大器As2的反相输入端分别与电阻Rs3的一端、电阻Rs4的一端和电容Cs2的一端相连,电容Cs2的另一端分别与运算放大器As2的输出端和模拟乘法器Msl的Y输入端相连,运算放大器As2的同相输入端接地,电阻Rs4的另一端与模拟乘法器Ms2的输出端相连,模拟乘法器Ms2的Y输入端与运算放大器As4的输出端相连; 运算放大器As3的反相输入端分别与电阻Rs5的一端、电阻Rs6的一端和电容Cs3的一端相连,运算放大器As3的同相输入端接地,电阻Rs6的另一端与模拟乘法器Msl的输出端相连,电阻Rs5的另一端和电容Cs3的另一端分别与运算放大器As3的输出端和电阻Rs7的一端相连,运算放大器As4的反相输入端分别与电阻RsS的一端和电阻Rs7的另一端相连,运算放大器As4的同相输入端接地,电阻RsS的另一端与运算放大器As4的输出端相连,运算放大器As4的输出端接模拟乘法器Ms2的Y输入端; 运算放大器Asl的输出端为Xl s输出端,运算放大器As2的输出端为X2s输出端,运算放大器As3的输出端为X3s输出端。4.根据权利要求1所述的类洛伦兹10+4型混沌保密通信电路,其特征是,所述的第二信号加法电路C包括运算放大器Ar5、电阻Rr9、电阻Rr 10、电阻Rr11和电阻Rr12;所述的电阻Rr9的一端和电阻Rr 10的一端分别与运算放大器Ar5的反相输入端相连,电阻Rr9的另一端与信道的输出端相连,电阻Rr 1的另一端与运算放大器Ar5的输出端相连,电阻Rr 11的一端和电阻Rrl2的一端分别与运算放大器Ar5的同相输入端相连,电阻Rrl2的另一端接地。5.根据权利要求4所述的类洛伦兹10+4型混沌保密通信电路,其特征是,所述的第二三阶类洛伦兹4+2型电路D包括运算放大器Ar 1、运算放大器Ar 2、运算放大器Ar 3、运算放大器Ar4、电阻Rrl、电阻Rr2、电阻Rr3、电阻Rr4、电阻Rr5、电阻Rr6、电阻Rr7、电阻Rr8、电容Crl、电容Cr 2、电容Cr 3、模拟乘法器Mr I和模拟乘法器Mr 2; 运算放大器Ar I的反相输入端与电阻Rr I的一端、电阻Rr2的一端和电容Cr I的一端相连,运算放大器Arl的同相输入端接地,电容Crl的另一端分别与运算放大器Arl的输出端和第一信号加法电路C的c2输入端相连,电阻Rr2的另一端分别与模拟乘法器Mr I的Y输入端和运算放大器Ar2的输出端相连,电阻Rrl的另一端、模拟乘法器Mrl的X输入端、电阻Rr3的一端和模拟乘法器Mr2的X输入端分别与第一信号加法电路C的输出端相连; 运算放大器Ar2的反相输入端分别与电阻Rr3的一端、电阻Rr4的一端和电容Cr2的一端相连,电容Cr2的另一端分别与运算放大器Ar2的输出端和模拟乘法器Mrl的Y输入端相连,运算放大器Ar2的同相输入端接地,电阻Rr4的另一端与模拟乘法器Mr2的输出端相连,模拟乘法器Mr2的Y输入端与运算放大器Ar4的输出端相连; 运算放大器Ar3的反相输入端分别与电阻Rr5的一端、电阻Rr6的一端和电容Cr3的一端相连,运算放大器Ar3的同相输入端接地,电阻Rr6的另一端与模拟乘法器Mrl的输出端相连,电阻Rr5的另一端和电容Cr3的另一端分别与运算放大器Ar3的输出端和电阻Rr7的一端相连,运算放大器Ar4的反相输入端分别与电阻RrS的一端和电阻Rr7的另一端相连,运算放大器Ar4的同相输入端接地,电阻RrS的另一端与运算放大器Ar4的输出端相连,运算放大器Ar4的输出端接模拟乘法器Mr2的Y输入端; 运算放大器Ar I的输出端为Xlr输出端,运算放大器Ar2的输出端为X2r输出端,运算放大器Ar3的输出端为X3r输出端。6.根据权利要求2或4所述的类洛伦兹10+4型混沌保密通信电路,其特征是,所述的信道包括导线。7.根据权利要求1所述的类洛伦兹10+4型混沌保密通信电路,其特征是,所述的跳线针组包括跳线针Kl、跳线针K2和跳线针K3 ; 所述的实验类型可控类洛伦兹10+4型混沌保密通信电路的具体结构包括:信号输入端接跳线针Kl的I号端口,跳线针Kl的2号端口与所述类洛伦兹10+4型混沌保密通信电路中的第一信号加法电路A的al输入端相连,跳线针Kl的3号端口接地; 跳线针K2的I号端口与所述类洛伦兹10+4型混沌保密通信电路中的第一信号加法电路A的输出端连接,跳线针K2的2号端口分别与所述类洛伦兹10+4型混沌保密通信电路中第一三阶类洛伦兹4+2型电路B的bl输入端、b2输入端、b3输入端和b4输入端相连,跳线针K2的3号端口分别与所述类洛伦兹10+4型混沌保密通信电路中第一信号加法电路A的a2输入端和第一三阶类洛伦兹4+2型电路B的Xls输出端相连; 跳线针K3的I号端口与第二信号加法电路C的Cl输入端相连,跳线针K3的2号端口分别与第二三阶类洛伦兹4+2型电路D的dl输入端、d2输入端、d3输入端和d4输入端相连,跳线针K3的3号端口分别与第二信号加法电路C的c2输入端和第二三阶类洛伦兹4+2型电路D的Xlr输出端相连。
【专利摘要】类洛伦兹10+4型混沌保密通信电路,包括发送系统电路和接收系统电路,发送系统电路通过信道与接收系统电路连接,发送系统电路包括第一信号加法电路A和第一三阶类洛伦兹4+2型电路B,接收系统电路包括第二信号加法电路C和第二三阶类洛伦兹4+2型电路D;第一信号加法电路A与第一三阶类洛伦兹4+2型电路B相连,第二信号加法电路C与第二三阶类洛伦兹4+2型电路D相连。类洛伦兹10+4型混沌保密通信电路和跳线针组构成实验类型可控类洛伦兹10+4型混沌保密通信电路。本发明结构简单,可以进行混沌同步、不同步的所有电路实验。
【IPC分类】H04L9/00
【公开号】CN105610573
【申请号】CN201610136235
【发明人】熊丽, 张新国, 刘振来, 石玉军, 朱志斌, 向根祥, 黄小娜
【申请人】河西学院
【公开日】2016年5月25日
【申请日】2016年3月10日
当前第3页1 2 3 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1