用于抑制高速线路电磁干扰的抵消线路的制作方法

文档序号:8150803阅读:473来源:国知局
专利名称:用于抑制高速线路电磁干扰的抵消线路的制作方法
技术领域
本发明涉及一种用于抑制高速线路电磁干扰的抵消线路,尤其涉及一种通过差动信号实现磁场抵消以及电场耦合的抵消线路。
为了提高电子产品的电磁兼容性(EMC),在设计电子产品时,需要考虑电源、信号线、模拟信号、数字信号、电气箱,以及操作箱等电路设计。其中,不可缺少的是滤波线路,该线路包括去耦电容器、滤波电容器和旁路电容器等。由于印刷电路板(PCB)上的信号速度日渐提高(由33MHz提升至133MHz),所以加在信号上的滤波器(包含电阻电容的RC滤波器或电感电容的LC滤波器)因影响信号质量,而无法满足高速线路对抵消电磁干扰的要求。
由于上述滤波器会严重影响高速线路的信号质量,所以用差动信号(differential signal)来解决高速线路的电磁干扰问题,实为一可行的方式。但是,目前高速信号的线路大部份为单端信号,无法与差动信号产生的电磁干扰相抵消。
本发明所揭示的用于抑制高速线路电磁干扰的抵消线路,是通过在高速线路旁另加一条线路,来产生差动信号,从而达到磁场抵消以及电场耦合的目的。差动信号是用假信号线路经一移相器,来产生差动效果的。
本发明所提出的布线方式包括在同一层以紧贴方式布线、以曲折方式布线,以及在上下不同层以相叠方式布线。
有关本发明的详细内容及技术,现结合


如下图1是本发明实施例的合成线路布线图;图1A是本发明实施例合成线路布线结构产生的电磁场抵消及泄漏场强度的示意图;图2是本发明较佳实施例的合成线路布线图;及图3A-3H是常规移相器的类型图。
本发明提出一种用于抑制高速线路电磁干扰的抵消线路。抵消线路是在原先的高速信号线路旁另加一条线路。但新加线路需先经过一个移相器移相,以人为方式来产生差动的效果。图1是本发明实施例的合成线路布线图。在该图中,元件A10和元件B20通过高速信号线30相连,线路40是一条假信号线路,经过移相器50移相,连接到假负载55,然后接地。假负载55可以是电阻或电容之类无源元件的组合。线路30与线路40紧贴,以产生相位差,进而达到电磁场抵消的效果。相位差的范围可以依据移相器50的设计,产生从90°至180°不同的相移。差动信号在不损及信号质量的前题下,依据右手安培定律(如图1A所示),可达到磁场抵消以及电场耦合的目的。其中为线路30的电流方向(入纸面),⊙为线路40的电流方向(出纸面)。在近场,可抵消大部份的电磁场60,只有少量的泄漏场(stray fringing fields)70会散逸到远场成为平面波。如此一来,可大幅降低电磁幅射。
为了加强抵消作用,可以在PCB上提供一种较佳的布线方式。图2是本发明较佳实施例的合成线路布线图。该合成线路布线方式是以曲折方式布线,提供了较佳的抵消效果。本发明除了提供上述两种在PCB同层布线的方式外,还提出一种在上下不同层的布线方式。该布线方式也可达到抵消电磁场的作用(未图示)。
本发明使用的移相器可以选自图3A-3H所示常规移相器中的任何一种类型。其中包含图3A的直线式延迟线型(Straight delay line)、图3B的曲折式延迟线型(Meander-line delay line)、图3C的T式接合相位型(T-junction phase)、图3D的串接相位型(Series phase)、图3E的串接PIN相位型(Series PIN diodephase)、图3F的分流相位型(Shunt phase)、图3G的分流PIN相位型(Shunt PINdiode phase)以及图3H的铁电性相位型(Ferroelectric phase)等类型。
虽然通过较佳实施例描述了本发明,但其并非限定本发明。本领域的熟练技术人员,可以不脱离本发明的精神和范围对发明进行更动和润饰。本发明的保护范围由所附的权利要求书进行限定。
权利要求
1.一种用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述抵消线路至少包含一移相器,它是用来对信号线移相的装置;一高速信号线路,它是单端信号的线路;及一差动信号线路,它是经由所述移相器移相后的假信号线路,并且所述差动信号线路邻近所述高速信号线路,用以产生磁场抵消以及电场耦合。
2.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是直线式延迟线型。
3.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是曲折式延迟线型。
4.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是T式接合相位型。
5.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是串接相位型。
6.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是串接PIN相位型。
7.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是分流相位型。
8.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是分流PIN相位型。
9.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是铁电性相位型。
10.如权利要求1所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述差动信号线路邻近所述高速信号线路的方式可以选自以下方式组成的组在同一层以紧贴方式布线、以曲折方式布线以及在上下不同层以相叠方式布线。
11.一种用于抑制高速线路电磁干扰的抵消线路,其特征在于通过一假信号线路经由一移相器移相后形成差动信号线路,并且所述差动信号线路邻近所述高速信号线路,用以产生差动效果,进而产生磁场抵消以及电场耦合的效应。
12.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是直线式延迟线型。
13.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是曲折式延迟线型。
14.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是T式接合相位型。
15.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是串接相位型。
16.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是串接PIN相位型。
17.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是分流相位型。
18.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是分流PIN相位型。
19.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述移相器是铁电性相位型。
20.如权利要求11所述的用于抑制高速线路电磁干扰的抵消线路,其特征在于,所述差动信号线路邻近所述高速信号线路的方式可以选自下述方式组成的组在同一层以紧贴方式布线、以曲折方式布线,以及上下不同层以相叠方式布线。
全文摘要
本发明为一种用于抑制高速线路电磁干扰的抵消线路,用以在不影响信号质量的前提下,通过差动信号达到磁场抵消以及电场耦合的目的。差动信号的产生是在原先高速线路旁另加一条线路。但此线路需经移相器移相,产生差动效果。本发明提出的布线方式包含在同一层以紧贴方式布线、以曲折方式布线以及在上下不同层以相叠方式布线。
文档编号H05K1/02GK1314777SQ0010478
公开日2001年9月26日 申请日期2000年3月22日 优先权日2000年3月22日
发明者郑裕强 申请人:神达电脑股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1