电激发光式显示装置的驱动电路的制作方法

文档序号:2593259阅读:194来源:国知局
专利名称:电激发光式显示装置的驱动电路的制作方法
技术领域
本发明涉及一种驱动电路,特别是一种应用于驱动电激发光式显示装置的驱动电路。
背景技术
由于信息科技的发展,平面显示器(Flat Panel Display;FPD)逐渐成为电子应用产品中的主流,涉及日常生活中的各种电器用品,包括电视、汽车仪表板、手表、广告看板、手机、计算机屏幕等。目前平面显示器的技术有三种,即液晶式(Liquid Crystal Display;LCD)、等离子式(PlasmaDisplay Panel;PDP)与电激发光式(Electron luminescent Display;ELD)。
其中液晶式显示器由于成本低,耗电量小,已经大量使用于笔记型计算机,目前也渐渐成为桌上型计算机的主流配备。不过,液晶式仍有许多亟待克服的技术问题,例如视角不良、反应时间慢、结构复杂、无法大型化与生产成本高等。相对地,电激发光式显示器没有视角的限制、发光却不发热、并具有可挠与轻薄短小等特性,这使得电激发光式平面显示器在未来有极大发展潜力。
由于电激发光式面板为发光体受激自发光,因此不需背光源,且其反应时间及视角皆不受限制,因此在动画显示上比液晶显示器有更好的效果。此外由于电激发光式面板将发光体涂布或溅镀在导电层之外,因此体积可以制作得较液晶面板还小,因此无论在耗电量、反应速度、及体积上电激发光式面板都比液晶面板有更大的竞争优势。
目前利用电流驱动(current programming)的电激发光式显示装置的面板,其数据线(Data Line)需要电流源提供电流来驱动像素。为了提供不同的灰度,所需提供的电流大小也不一样,此时在驱动电路中就必须要具有一个数字模拟电流转换器(Digital to Analog Current Converter,DCC)来达成此一目的,其驱动电路方块图如图1所示,是一以六位(6-bit)信号为范例的情况。
如图所示,现有技术所使用的驱动电路包括有一移位寄存器(shiftregister)10、数据寄存器(data register)20、电压数据锁存器(voltage datalatch)30、一电流源(current source)40、一数字模拟电流转换器(Digital toAnalog Current Converter)50、一移位寄存器60以及一电流锁存器(currentlatch)70。其中移位寄存器10为一n位的移位寄存器,其与数据寄存器20耦接。数据寄存器20为一6位的数据寄存器,其与电压数据锁存器30耦接。电压数据锁存器30亦为一6位锁存器,其与数字模拟电流转换器50耦接。电流源40为一2位的电流源,其与数字模拟电流转换器50耦接。电流锁存器70与数字模拟电流转换器50耦接。移位寄存器60为一m位的移位寄存器,其与数字模拟电流转换器50耦接。图标中的实线代表电压信号,虚线代表电流信号。
因此,当一数据移位信号由数据移位寄存器10输入后,再经由数据寄存器20、电压数据锁存器30输出为一电压信号,续经数字模拟电流转换器50转换成一电流信号,最后经由m位移位寄存器60以及电流锁存器70输出有m×n个输出电流。
图1中的驱动电路,其主要特征在于参考电流由2位的电流源40提供给6位的数字模拟电流转换器50,然后经由电流镜(current mirror)的方式,利用组件面积的不同来产生不同的标准电流,再根据电压锁存(voltagelatch)的电压来选择输出的电流大小以达到将数字电压(digital voltage)转换成模拟电流(analog current)的目的。
然而此一架构因为是利用相同的参考电位产生电流,因此一旦组件因为制作过程或其它因素使得晶体管的临界电压(threshold voltage,Vth)分布不同,则会相对的影响到输出的标准电流的变化,因而使得误差产生。此误差可能造成驱动电路的误动作,抑或需要其它电路以减少此误差以维持驱动电路输出电流的稳定。另一个因素是采用电流镜的方式产生电流,因为两个晶体管必须要完全匹配,不匹配则会有差异。

发明内容
鉴于以上的问题,本发明的主要任务在于提供一种电激发光式显示装置的驱动电路,以解决现有的驱动电路中因为临界电压造成的误差。
为了解决这个问题,本发明使用参考电流源和电流复制(current copy)的方式来产生模拟电流,而不使用现有技术所采用的电流镜的方式,以减低因为临界电压Vth变化所产生的误差。主要是因为采用电流复制方式的电路结构,其晶体管对临界电压Vth的变化较不敏感,因此可以有效的降低因为临界电压变化所产生的误差,进而提高整体驱动电路以及系统的稳定性。
因此,为达到上述目的,本发明所揭示的电激发光式显示装置的驱动电路,包括有一n位移位寄存器、一p位数据寄存器、一电压数据锁存器、一电流源、一n+1位移位寄存器、n个数字模拟电流转换器、一m位移位寄存器、以及一电流锁存器,其中该数字模拟电流转换器中包括有一第一电流存储单元,其耦接至该n+1位移位寄存器,当该第一电流存储单元开启时,用以提供该电流源所提供的电流,当该第一电流存储单元关闭时,用以储存该电流源所提供的电流;以及一第二电流存储单元,其耦接至该n+1位移位寄存器,当该第二电流存储单元开启时,用以储存该第一电流存储单元所储存的电流。
有关本发明的特征与实施方式,将配合图示作优选实施例的详细说明如下。


图1为现有的电激发光式显示装置的驱动电路方块图;图2为本发明所揭示的电流复制单元应用于数字模拟电流转换器中的电路图;图3为本发明所揭示的电激发光式显示装置的驱动电路方块图;图4为本发明所揭示的电激发光式显示装置的驱动电路详细电路图;图5为本发明所揭示的驱动电路仿真图;以及图6为本发明所揭示的驱动电路仿真图。
附图标记说明10............................移位寄存器20............................数据寄存器30............................电压数据锁存器40............................电流源41............................电流源
50............................数字模拟电流转换器51............................数字模拟电流转换器60............................移位寄存器70............................电源锁存器80............................移位寄存器CM1...........................第一电流存储单元CM2...........................第二电流存储单元M1............................第一晶体管M2............................第二晶体管M3............................第三晶体管Cs1...........................第一储存电容M4............................第四晶体管M5............................第五晶体管M6............................第六晶体管Cs2...........................第二储存电容M7............................第七晶体管Vdd line......................电源线Vss line......................接地线Iref...........................定电流Iout...........................输出电流具体实施方式

关于本发明所采用的电流复制电路,请参考图2,为一个位(1-bit)的电路,其中包括有一第一电流存储单元CM1以及一第二电流存储单元CM2,每一电流存储单元分别包括有三个晶体管以及一储存电容。第一电流存储单元包括有一第一场效晶体管(field effect transistor,FET)M1,一第二场效晶体管M2,一第三场效晶体管M3。
一般而言,场效晶体管主要有两类金属氧化物半导体场效晶体管(MOSFET)与结型场效晶体管(JFET),场效晶体管利用外加电场控制其电流,为一种电压控制型电流源。本发明采用金属氧化物半导体场效晶体管为主要组件,其中第一场效晶体管M1为N通道金属氧化物半导体场效晶体管(NMOS),第二场效晶体管M2为N通道金属氧化物半导体场效晶体管,而第三场效晶体管M3为P通道金属氧化物半导体场效晶体管(PMOS)。第一场效晶体管M1的栅极(gate)系与第二场效晶体管M2的栅极相耦接,并连接至一数据移位寄存器的输出电位,第一场效晶体管M1的源极(source)分别与第二场效晶体管M2以及第三晶体管M3的源极相耦接,第二场效晶体管M2的漏极(drain)与第三晶体管M3的栅极耦接,第三晶体管M3的漏极耦接至一电源线(Vdd Line)。此外,在第三晶体管M3的栅极与漏极间另耦接有一第一储存电容Cs1。
第二电流存储单元CM2包含有一第四晶体管M4,第五晶体管,以及一第六晶体管,均为N通道金属氧化物半导体场效晶体管。第四晶体管M4的源极与第一晶体管M1、第二晶体管M2以及第三晶体管M3的源极耦接,第四晶体管M4的栅极与第五晶体管M5的栅极耦接,第四晶体管M4的漏极与第五晶体管M5以及第六晶体管M6的漏极耦接,第五晶体管M5的源极与第六晶体管M6的栅极耦接,第六晶体管M6的源极连接至一接地线(Vss Line),第六晶体管M6的栅极与源极间耦接有一第二储存电容Cs2。
第一电流存储单元CM1与第二电流存储单元CM2的运作叙述如下当第一电流存储单元CM1位于高电位时,第一晶体管M1与第二晶体管M2导通而成开启状态(ON),此时第一电流存储单元CM1为开启。因此,一由外部提供的一参考电流Iref会经由第三晶体管M3以及第一晶体管M1导通。当第一电流存储单元CM1位于低电位时,第一晶体管M1与第二晶体管M2不导通而成关闭状态(OFF),此时第一电流存储单元CM1为关闭,在此同时,第一储存电容Cs1会将当时的第三晶体管M3导通时Iref的Vgs的电压储存起来。在下一个时间点,第二电流存储单元CM2开启,第一电流存储单元CM1会将上一时间点储存于其中的参考电流Iref提供给第二电流存储单元CM2,进而储存在第二电流存储单元CM2中。此时就可以利用一控制信号来控制第七晶体管M7的开启或关闭,以决定输出电流Iout为0或者是参考电流Iref。第七晶体管M7的作用有如一开关,可将其视为一开关组件,当其开启时,输出参考电流Iref。
图2中的第一电流存储单元CM1与第二电流存储单元CM2以串联方式(serial)连接,亦可以并联方式(parallel)连接。
以下将对本发明所揭示的电流复制单元应用于驱动电路中的运作方式,作一详细说明。请参考图3,为本发明所揭示的电激发光式显示装置的驱动电路的电路方块图。
与图1中使用现有技术的驱动电路相比较,图1的驱动电路是利用电流镜的数字模拟电流转换器来产生模拟电流,产生的模拟电流再送到电流锁存器(Current Latch)储存,之后再输出到面板的像素。而图3的驱动电路是利用一组标准的电流源作为整个面板所使用的参考电流,然后利用电流复制的方式存入数字模拟电流转换器中,然后再利用数字信号来选择输出的电流大小,经由电流锁存器储存的电流复制单元都储存同样的参考电流,而且电流复制架构的电路结构对临界电压Vth的变化很不敏感,因此可以有效地降低因为临界电压Vth变化所产生的误差,进而提高整体的均匀度。
如图3所示,为应用本发明所揭示的数字模拟电流转换器的驱动电路,此实施例所应用者为6位的数据,包括有一移位寄存器10、数据寄存器20、电压数据锁存器30、一电流源41、一数字模拟电流转换器51、一移位寄存器60、一电流锁存器70以及一移位寄存器80。其中移位寄存器10为一n位的移位寄存器,其与数据寄存器20耦接。数据寄存器20为一6位的数据寄存器,其与电压数据锁存器30耦接。电压数据锁存器30亦为一6位锁存器,其与数字模拟电流转换器50耦接。电流源41为一6位的电流源,其与数字模拟电流转换器51耦接。电流锁存器70与数字模拟电流转换器51耦接。移位寄存器60为一m位的移位寄存器,其与数字模拟电流转换器51耦接。移位寄存器80为一n+1位的移位寄存器,其与数字模拟电流转换器51耦接。
因此,当一数据移位信号由数据移位寄存器10输入后,再经由数据寄存器20、电压数据锁存器30输出为一电压信号,续经数字模拟电流转换器51转换成一数字电流信号,共输出有n个数字电流信号,最后经由m位移位寄存器60以及电流锁存器70输出有m×n个模拟输出电流,以驱动面板的像素。
图4中所示为图3中的驱动电路的详细电路图。如图所示,6位的电流源41提供一六位的电流源给六位的数字模拟电流转换器51,第一位的电流源提供给数字模拟电流转换器51中第一位的电流复制单元,第一电流存储单元CM1中的第一晶体管M1的漏极连接至电流源41的第一位输出电位。
第一电流存储单元CM1于高电位时开启,此高电位由移位寄存器80的第一位的输出电位提供。第二电流存储单元CM2于高电位时开启,此高电位由移位寄存器80的第n+1位的输出电位提供。因此,本发明的驱动电路应用于n个数据时,需额外提供一个n+1位的移位寄存器,用以控制数字模拟电流转换器51中的电流存储单元的开启状态。同时,亦需要n位的数字模拟电流转换器。若以6位记录每一笔数据,数据寄存器20、电压数据锁存器30、电流源41、以及数字模拟电流转换器51均为6位。移位寄存器10以及移位寄存器80则配合数据的笔数。
图4所示的电流源41为6个位各提供不同的参考电流,Iref、Iref×2、Iref×4、Iref×8、Iref×16、Iref×32,第一电流存储单元CM1与第二电流存储单元CM2的开启电压由移位寄存器80提供。当第一电流存储单元CM1开启的时候,为6个位的第一电流存储单元CM1存储电流的时间,第二电流存储单元CM2开启的时候,是第二电流存储单元CM2存储电流的时间,当第七晶体管M7控制信号为高电位时的时候,利用6bit的控制信号来输出不同的电流值并将数据写入电流锁存器70中,当电源锁存器70的致能信号为高电位的时候,电源锁存器70输出数据至像素中。
本发明所揭示的驱动电路仿真图请参考图5与图6。图5为一3bit数字模拟电流转换器加上电流锁存器的仿真结果,3个位各提供不同的参考电流,Iref、Iref×2、Iref×4。当第一电流存储单元CM1开启的时候,为6个位的第一电流存储单元CM1存储电流的时间,第二电流存储单元CM2开启的时候,是第二电流存储单元CM2存储电流的时间,当第七晶体管M7控制信号为高电位时的时候,利用3bit的控制信号来输出不同的电流值并将数据写入电流锁存器70中,当电源锁存器70的致能信号为高电位的时候,电源锁存器70输出数据至像素中。
本发明所揭示以电流复制方式作为数字模拟电流转换器中电流复制单元的基本单元,以一对多的方式减少面积,并可以忽略组件的差异而提高整体驱动电路的稳定性。
虽然本发明以前所述的优选实施例如上所示,然而其并非用以限定本发明,本领域的技术人员,在不脱离本发明的精神和范围内,当可作适当的改进与改动,因此本发明的专利保护范围须视本说明书所附的权利要求书所限定的范围为准。
权利要求
1.一种电激发光式显示装置的驱动电路,包括有一n位移位寄存器,用以根据一数据移位信号输出n笔移位电压信号;一p位数据寄存器,与该n位移位寄存器耦接,用以根据一p位数字信号以及该n笔移位电压信号输出n笔p位数据移位信号;一电压数据锁存器,用以根据一锁存信号以及该n笔p位数据电压信号输出n笔p位电压数据信号的电流源;一电流源,用以提供p位的电流源;一n+1位移位寄存器,用以输出n+1笔移位电压信号;n个数字模拟电流转换器,其与该n+1位移位寄存器以及该电流源耦接,用以根据该p位的电流源以及该n+1笔移位电压信号输出n笔模拟电流信号;一m位移位寄存器,用以输出m笔移位电压信号至该数字模拟电流转换器;以及一电流锁存器,其与该数字模拟电流转换器和该m位移位寄存器耦接,用以根据该n笔模拟电流信号以及该m笔移位电压信号输出m×n笔模拟电流信号。
2.如权利要求1所述的电激发光式显示装置的驱动电路,其中该数字模拟电流转换器中还包括有p个电流复制单元,且该电流复制单元还包括有一第一电流存储单元以及一第二电流存储单元,分别耦接至该n+1位移位寄存器,用以存储该电流源的电流。
3.如权利要求2所述的电激发光式显示装置的驱动电路,其中该第一电流存储单元包括有一第一晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该n+1位移位寄存器;一第二晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该第一晶体管的栅极,该源极耦接至该第一晶体管的源极;一第三晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该第二晶体管的漏极,该源极耦接至该第一晶体管的源极,该漏极耦接至一电源线(Vdd Line);以及一第一储存电容,耦接于该第三晶体管的栅极与漏极间。
4.如权利要求3所述的电激发光式显示装置的驱动电路,其中该第一晶体管与该第二晶体管为一N通道金属氧化物半导体场效晶体管,该第三晶体管为一P通道金属氧化物半导体场效晶体管。
5.如权利要求2所述的电激发光式显示装置的驱动电路,其中该第二电流存储单元包括有一第四晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该n+1位移位寄存器,该源极与该第一晶体管的源极耦接;一第五晶体管,具有一栅极、一漏极以及一源极,该栅极与该第四晶体管的栅极耦接,该漏极与该第四晶体管的漏极耦接;一第六晶体管,具有一栅极、一漏极以及一源极,该栅极与该第五晶体管的源极耦接,该漏极与该第四晶体管的漏极耦接,该源极连接至一接地线(Vss Line);以及一第二储存电容,耦接于该第六晶体管的栅极与源极间。
6.如权利要求5所述的电激发光式显示装置的驱动电路,其中该第四晶体管、该第五晶体管与该第六晶体管为一N通道金属氧化物半导体场效晶体管。
7.一种数字模拟电流转换器,应用于一电激发光式显示装置的驱动电路中以将数字电压信号转换为模拟电流信号,该驱动电路包括有一n位移位寄存器、一p位数据寄存器、一电压数据锁存器、一电流源、一n+1位移位寄存器、n个数字模拟电流转换器、一m位移位寄存器、以及一电流锁存器,其特征在于该数字模拟电流转换器包括有一第一电流存储单元,其耦接至该n+1位移位寄存器,当该第一电流存储单元开启时,用以提供该电流源所提供的电流,当该第一电流存储单元关闭时,用以储存该电流源所提供的电流;以及一第二电流存储单元,其耦接至该n+1位移位寄存器,当该第二电流存储单元开启时,用以储存该第一电流存储单元所储存的电流。
8.如权利要求7所述的数字模拟电流转换器,其中该第一电流存储单元包括有一第一晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该n+1位移位寄存器;一第二晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该第一晶体管的栅极,该源极耦接至该第一晶体管的源极;一第三晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该第二晶体管的漏极,该源极耦接至该第一晶体管的源极,该漏极耦接至一电源线(Vdd Line);以及一第一储存电容,耦接于该第三晶体管的栅极与漏极间。
9.如权利要求8所述的数字模拟电流转换器,其中该第一晶体管与该第二晶体管为一N通道金属氧化物半导体场效晶体管,该第三晶体管为一P通道金属氧化物半导体场效晶体管。
10.如权利要求7所述的数字模拟电流转换器,其中该第二电流存储单元包括有一第四晶体管,具有一栅极、一漏极以及一源极,该栅极耦接至该n+1位移位寄存器,该源极与该第一晶体管的源极耦接;一第五晶体管,具有一栅极、一漏极以及一源极,该栅极与该第四晶体管的栅极耦接,该漏极与该第四晶体管的漏极耦接,一第六晶体管,具有一栅极、一漏极以及一源极,该栅极与该第五晶体管的源极耦接,该漏极与该第四晶体管的漏极耦接,该源极连接至一接地线(Vss Line);以及一第二储存电容,耦接于该第六晶体管的栅极与源极间。
11.如权利要求10所述的数字模拟电流转换器,其中该第四晶体管、该第五晶体管与该第六晶体管为一N通道金属氧化物半导体场效晶体管。
全文摘要
一种电激发光式显示装置的驱动电路,包括有一n位移位寄存器、一p位数据寄存器、一电压数据锁存器、一电流源、一n+1位移位寄存器、n个数字模拟电流转换器、一m位移位寄存器、以及一电流锁存器,其中该数字模拟电流转换器中包括有一第一电流存储单元,其耦接至该n+1位移位寄存器,当该第一电流存储单元开启时,用以提供该电流源所提供的电流,当该第一电流存储单元关闭时,用以储存该电流源所提供的电流;以及一第二电流存储单元,其耦接至该n+1位移位寄存器,当该第二电流存储单元开启时,用以储存该第一电流存储单元所储存的电流。
文档编号G09G3/00GK1534561SQ03108
公开日2004年10月6日 申请日期2003年4月2日 优先权日2003年4月2日
发明者孟昭宇, 薛玮杰, 石安 申请人:统宝光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1