栅极驱动电路的制作方法

文档序号:9418644阅读:504来源:国知局
栅极驱动电路的制作方法
【技术领域】
[0001]本发明涉及液晶显示技术领域,特别是涉及一种栅极驱动电路。
【背景技术】
[0002]GOA (Gate Driver On Array)是利用现有薄膜晶体管液晶显示器阵列(Array)基板制程将栅极(Gate)行扫描驱动信号电路制作在Array基板上,实现对Gate逐行扫描的驱动方式。其具有降低生产成本和窄边框设计的优点,为多种显示器所使用。
[0003]GOA电路包括上拉部分、上拉控制电路、下传部分、下拉电路部分、自举电容以及下拉维持模块。具体地,上拉部分主要负责将输入的时钟讯号(Clock)输出至薄膜晶体管的栅极,作为液晶显示器的驱动信号。上拉控制电路负责控制GOA启动,一般是由上级GOA电路传递来的信号作用。下传部分负责在输出扫描信号时,输出级传信号;下拉电路部分则负责将扫描信号和上拉电路的信号(通常称为Q点)保持在关闭状态(即设定的负电位)。下拉维持模块则负责Q点电位的二次抬升,这样确保上拉电路的G(N)正常输出。
[0004]现有技术中的GOA电路,每一级GOA电路都具有相同的模块,这样每一级GOA电路都具有数量较多的薄膜晶体管(Thin Film Transistor,TFT)元件,这样会增加GOA电路的布局(Layout)空间,尤其是低温多晶娃(Low Temperature Poly-silicon,LTPS)制程具有高电子迀移率和技术成熟的优点,目前被中小尺寸显示器广泛使用,显示器的边框追求越窄越好,超窄边框的设计能够有效地增加手机的屏占比。

【发明内容】

[0005]本发明实施例提供了一种栅极驱动电路,能够减少GOA电路的元件数量,便于实现超窄边框设计。
[0006]本发明提供一种栅极驱动电路,包括级联的多个栅极驱动单元,每个栅极驱动单元用于分别驱动连续设置的两条扫描线,包括:上拉控制模块,用于根据上级级传信号生成扫描电平信号;第一上拉模块,用于根据扫描电平信号和第一时钟信号,拉升两条扫描线中的第一扫描线的栅极驱动信号;第二上拉模块,用于根据扫描电平信号和第二时钟信号,拉升两条扫描线中的第二扫描线的栅极驱动信号;第一下传模块,用于根据扫描电平信号生成第一级传信号;第二下传模块,用于根据扫描电平信号生成第二级传信号;下拉模块,用于拉低第一扫描线和第二扫描线的栅极驱动信号;第一自举电容,用于生成第一扫描线的栅极驱动信号的低电平;第二自举电容,用于生成第二扫描线的栅极驱动信号的低电平;下拉维持模块,用于维持第一扫描线和第二扫描线的栅极驱动信号的低电平。
[0007]其中,上拉控制模块包括第一开关管,第一开关管的栅极输入上级级传信号,源极接第一参考电平,漏极分别与第一上拉模块、第二上拉模块、第一下传模块、第二下传模块、第一自举电容、第二自举电容以及下拉维持模块连接。
[0008]其中,第一上拉模块包括第二开关管,第二开关管的栅极与第一开关管的漏极连接,漏极输入第一时钟信号,源极输出第一扫描线的栅极驱动信号;第一下传模块包括第三开关管,第三开关管的栅极与第一开关管的漏极连接,漏极输入第一时钟信号,源极输出第一级传信号。
[0009]其中,第二上拉模块包括第四开关管,第四开关管的栅极与第一开关管的漏极连接,漏极输入第二时钟信号,源极输出第二扫描线的栅极驱动信号。
[0010]其中,第二下传模块包括第五开关管,第五开关管的栅极与第一开关管的漏极连接,漏极输入第二时钟信号,源极输出第二级传信号。
[0011]其中,下拉模块包括第六开关管和第七开关管,第六开关管的栅极输入下级级传信号或下级栅极驱动信号,漏极与第一开关管的漏极连接,源极连接第七开关管的漏极;第七开关管的栅极输入第三时钟信号,源极连接于第一扫描线的栅极驱动信号。
[0012]其中,下拉维持模块包括包括反相器、第八开关管、第九开关管、第十开关管、第十一开关管以及第十二开关管:反相器的输入端与第一开关管的漏极连接,反相器的输出端连接第八开关管的栅极、第九开关管的栅极、第十开关管的栅极以及第十一开关管的栅极,第八开关管的漏极与第一开关管的漏极连接,源极连接第十一开关管的源极,第九开关管的漏极输入第二参考电平,源极连接于第一扫描线的栅极驱动信号,第十开关管的漏极输入第二参考电平,源极连接于第二扫描线的栅极驱动信号,第十一开关管的漏极输入第三参考电平,源极连接第十二开关管的漏极,第十二开关管的栅极与第一开关管的漏极连接,源极输入第一参考电平。
[0013]其中,反相器包括主反相模块和辅助反相模块,主反相模块包括:第十三开关管、第十四开关管、第十五开关管以及第十六开关管,辅助反相模块包括第十七开关管以及第十八开关管,第十三开关管的栅极与第一开关管的漏极连接,漏极输入第二参考电平,源极连接第十四开关管的漏极,第十四开关管的栅极和源极输入第一参考电平;第十五开关管的栅极与第一开关管的漏极连接,漏极连接第十七开关管的源极,源极为反相器的输出端,连接第十六开关管的漏极;第十六开关管的栅极连接第十三开关管的源极,源极输入第一参考电平;第十七开关管的栅极与第一开关管的漏极连接,漏极输入第三参考电平;第十八开关管的栅极连接第十六开关管的栅极,源极输入第一参考电平,漏极连接第十七开关管的源极。
[0014]其中,连续三级的栅极驱动单元共享反相器。
[0015]其中,反相器包括三个主反相模块和一辅助反相模块,第一个主反相模块包括:第十九开关管、第二十开关管、第二十一开关管、第二十二开关管;辅助反相模块包括第二十三开关管、第二十四开关管、第二十五开关管、第二十六开关管;第二个主反相模块包括:第二十七开关管、第二十八开关管、第二十九开关管、第三十开关管;第三个主反相模块包括:第三十一开关管以及第三十二开关管、第三十三开关管以及第三十四开关管;第十九开关管的栅极与第一级栅极驱动单元中的上拉控制模块的输出端连接,漏极输入第二参考电平,源极连接第二十开关管的漏极,第二十开关管的栅极和源极输入第一参考电平;第二十一开关管的栅极与上拉控制模块的输出端连接,漏极连接第二十五开关管的源极,源极为反相器的第一输出端,连接第一级栅极驱动单元中的第八开关管的栅极,第二十二开关管的栅极连接第十九开关管的源极,源极输入第一参考电平,漏极连接第二十一开关管的源极;第二十三开关管的栅极与上拉控制模块的输出端连接,漏极输入第三参考电平,源极连接第二十五开关管的源极;第二十四开关管的栅极连接第二十二开关管的栅极,漏极连接第二十五开关管的源极,源极连接第二十六开关管的漏极;第二十五开关管的栅极连接第三级栅极驱动单元中的上拉控制模块的输出端,漏极输入第三参考电平;第二十六开关管的栅极连接第三十四开关管的栅极,源极输入第一参考电平;第二十七开关管的栅极连接第二级栅极驱动单元中的上拉控制模块的输出端,漏极输入第二参考电平,源极连接第二十八开关管的漏极;第二十八开关管的栅极和源极输入第一参考电平;第二十九开关管的栅极连接第二级栅极驱动单元中的上拉控制模块的输出端,漏极连接第二十五开关管的源极,源极为反相器的第二输出端,连接第二级栅极驱动单元中的第八开关管的栅极;第三十开关管的栅极连接第二十七开关管的源极,源极输入第一参考电平,漏极连接第二十九开关管的源极;第三十一开关管的栅极连接第三级栅极驱动单元中的上拉控制模块的输出端,漏极输入第二参考电平,源极连接第三十二开关管的漏极;第三十二开关管的栅极和源极输入第一参考电平;第三十三开关管的栅极连接第三十一开关管的栅极,漏极连接第二十五开关管的源极,源极为反相器的第三输出端,连接第三级栅极驱动单元中的第八开关管的栅极;第三十四开关管的栅极连接第三十一开关管的源极,源极输入第一参考电平,漏极连接第三十三开关管的源极。
[0016]通过上述方案,本发明的有益效果是:本发明通过在每级栅极驱动单元中包括用于根据上级级传信号生成扫描电平信号的上拉控制模块、用于根据扫描电平信号和第一时钟信号,拉升两条扫描线中的第一扫描线的栅极驱动信号的第一上拉模块、用于根据扫描电平信号和第二时钟信号,拉升两条扫描线中的第二扫描线的栅极驱动信号的第二上拉模块、用于根据扫描电平信号生成第一级传信号的第一下传模块、用于根据扫描电平信号生成第二级传信号的第二下传模块、用于拉低第一扫描线和第二扫描线的栅极驱动信号的下拉模块、第一自举电容、第二自举电容、以及用于维持第一扫描线和第二扫描线的栅极驱动信号的低电平的下拉维持模块,使每个栅极驱动单元分别驱动连续设置的两条扫描线,能够减少GOA电路的元件数量,便于实现超窄边框设计。
【附图说明】
[0017]为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。其中:
[0018]图1是本发明第一实施例的栅极驱动单元的电路示意图;
[0019]图2是图1中的栅极驱动单元应用于第一级的电路示意图;
[0020]图3是图1中的栅极驱动单元应用于第二级的电路示意图;
[0021]图4是图1中的栅
当前第1页1 2 3 4 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1