一种移位寄存器、栅极驱动电路及显示装置的制造方法

文档序号:9709419阅读:404来源:国知局
一种移位寄存器、栅极驱动电路及显示装置的制造方法
【技术领域】
[0001]本发明涉及显示技术领域,特别涉及一种移位寄存器、栅极驱动电路及显示装置。
【背景技术】
[0002]随着显示技术的飞速发展,显示面板越来越向着高集成度和低成本的方向发展。其中,阵列基板行驱动(Gate Driver on Array,GOA)技术将薄膜晶体管(Thin FilmTransisto^TFT)栅极开关电路集成在显示面板的阵列基板上以形成对显示面板的扫描驱动,从而可以省去栅极集成电路(Integrated Circuit,1C)的绑定(Bonding)区域以及扇出(Fan-out)区域的布线空间,不仅可以在材料成本和制备工艺两方面降低产品成本,而且可以使显示面板做到两边对称和窄边框的美观设计;并且,这种集成工艺还可以省去栅极扫描线方向的Bonding工艺,从而提高了产能和良率。
[0003]—般的栅极驱动电路均是由多个级联的移位寄存器组成,各级移位寄存器的驱动信号输出端分别对应连接一条栅线,通过各级移位寄存器实现依次向显示面板上的各行栅线输入扫描信号。现有的移位寄存器中,当扫描信号输出完成后,一般通过开关晶体管将时钟信号端的信号提供给下拉节点,为下拉节点充电,下拉节点再控制开关晶体管为上拉节点放电。然而,在移位寄存器实际工作中,由于与下拉节点相连的其他开关晶体管的漏电流的作用,导致下拉节点的电压通常会降低,导致为上拉节点放电的开关晶体管的放电能力偏弱,从而造成输出的扫描信号噪声较大。

【发明内容】

[0004]本发明实施例提供了一种移位寄存器、栅极驱动电路及显示装置,通过改善第二节点的电位的电压可以降低输出的扫描信号的噪声。
[0005]因此,本发明实施例提供了一种移位寄存器,包括:输入模块、第一复位模块、第一控制模块、第二控制模块、节点电压控制模块、输出模块;其中,
[0006]所述输入模块的第一端与输入信号端相连,第二端与第一节点相连;所述输入模块用于在所述输入信号端的控制下将所述输入信号端的信号提供给所述第一节点;
[0007]所述第一复位模块的第一端与复位信号端相连,第二端与参考信号端相连,第三端与所述第一节点相连;所述第一复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述第一节点;
[0008]所述第一控制模块的第一端与所述第一节点相连,第二端与第二节点相连,第三端与第三节点相连,第四端与所述参考信号端相连;所述第一控制模块用于在所述第一节点的控制下将所述参考信号端的信号分别提供给所述第二节点和所述第三节点,在所述第二节点的控制下将所述参考信号端的信号提供给所述第一节点;
[0009]所述第二控制模块的第一端与第一时钟信号端相连,第二端与控制信号端相连,第三端与所述第二节点相连,第四端与所述第三节点相连;所述第二控制模块用于在所述第一时钟信号端的控制下将所述第一时钟信号端的信号提供给所述第三节点,在所述第三节点的控制下将所述控制信号端的信号提供给所述第二节点;
[0010]所述节点电压控制模块的第一端与所述第二节点相连,第二端与所述第三节点相连;所述节点电压控制模块用于与所述第二控制模块形成自举电路,以在所述第三节点的控制下使所述第二节点的电压与所述第一时钟信号端的有效脉冲信号的电压相同;
[0011]所述输出模块的第一端与第二时钟信号端相连,第二端与所述参考信号端相连,第三端与所述第一节点相连,第四端与所述第二节点相连,第五端与所述移位寄存器的驱动信号输出端相连;所述输出模块用于在所述第一节点的控制下将所述第二时钟信号端的信号提供给所述驱动信号输出端,在所述第二节点的控制下将所述参考信号端的信号提供给所述驱动信号输出端,以及在所述第一节点处于浮接状态时,保持所述第一节点与所述驱动信号输出端之间的电压差稳定。
[0012]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述节点电压控制模块具体包括:第一电容;其中,
[0013]所述第一电容的一端与所述第二节点相连,另一端与所述第三节点相连。
[0014]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述输入模块具体包括:第一开关晶体管;其中,
[0015]所述第一开关晶体管的栅极与源极均与所述输入信号端相连,漏极与所述第一节点相连。
[0016]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第一复位模块具体包括:第二开关晶体管;其中,
[0017]所述第二开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述第一节点相连。
[0018]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第一控制模块具体包括:第三开关晶体管、第四开关晶体管和第五开关晶体管;其中,
[0019]所述第三开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第二节点相连;
[0020]所述第四开关晶体管的栅极与所述第一节点相连,源极与所述参考信号端相连,漏极与所述第三节点相连;
[0021]所述第五开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述第一节点相连。
[0022]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第二控制模块具体包括:第六开关晶体管和第七开关晶体管;其中,
[0023]所述第六开关晶体管的栅极与源极均与所述第一时钟信号端相连,漏极与所述第三节点相连;
[0024]所述第七开关晶体管的栅极与所述第三节点相连,源极与所述控制信号端相连,漏极与所述第二节点相连。
[0025]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述输出模块具体包括:第八开关晶体管、第九开关晶体管和第二电容;其中,
[0026]所述第八开关晶体管的栅极与所述第一节点相连,源极与所述第二时钟信号端相连,漏极与所述驱动信号输出端相连;
[0027]所述第九开关晶体管的栅极与所述第二节点相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连;
[0028]所述第二电容的一端与所述第一节点相连,另一端与所述驱动信号输出端相连。
[0029]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,还包括:第二复位模块;其中,
[0030]所述第二复位模块的第一端与所述复位信号端相连,第二端与所述参考信号端相连,第三端与所述驱动信号输出端相连;所述第二复位模块用于在所述复位信号端的控制下将所述参考信号端的信号提供给所述驱动信号输出端。
[0031]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述第二复位模块具体包括:第十开关晶体管;其中,
[0032]所述第十开关晶体管的栅极与所述复位信号端相连,源极与所述参考信号端相连,漏极与所述驱动信号输出端相连。
[0033]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,还包括:节点稳定模块;其中,
[0034]所述节点稳定模块的第一端与所述输入信号端相连,第二端与所述第一时钟信号端相连,第三端与所述第一节点相连;所述节点稳定模块用于在所述第一时钟信号端的控制下将所述输入信号端的信号提供给所述第一节点。
[0035]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述节点稳定模块具体包括:第十一开关晶体管;其中,
[0036]所述第十一开关晶体管的栅极与所述第一时钟信号端相连,源极与所述输入信号端相连,漏极与所述第一节点相连。
[0037]在一种可能的实施方式中,在本发明实施例提供的上述移位寄存器中,所述控制信号端的电位与所述参考信号端的电位相反;
[0038]或,所述控制信号端与所述第一时钟信号端为同一信号端。
[0039]相应地,本发明实施例还提供了一种栅极驱动电路,包括级联的多个本发明实施例提供的上述任一种移位寄存器;其中,
[0040]第一级移位寄存器的输入信号端与帧触发信号端相连;
[0041]除第一级移位寄存器之外,其余各级移位寄存器的输入信号端分别与上一级移位寄存器的驱动信号输出端相连;
[0042]除最后一级移位寄存器之外,其余各级移位寄存器的复位信号端分别与下一级移位寄存器单元的驱动信号输出端相连。
[0043]相应地,本发明实施例还提供了一种显示装置,包括本发明提供的上述栅极驱动电路。
[0044]本发明实施例提供的移位寄存器、栅极驱动电路及显示装置,包括:输入模块、第一复位模块、第一控制模块、第二控制模块、节点电压控制模块、输出模块;其中,输入模块用于在输入信号端的控制下将输入信号端的信号提供给第一节点;第一复位模块用于在复位信号端的控制下将参考信号端的信号提供给第一节点;第一控制模块用于在第一节点的控制下将参考信号端的信号分别提供给第二节点和第三节点,在第二节点的控制下将参考信号端的信号提供给第一节点;第二控制模块用于在第一时钟信号端的控制下将第一时钟信号端的信号提供给第三节点,在第三节点的控制下将控制信号端的信号提供给第二节点;节点电压控制模块用于与第二控制模块形成自举电路,以在第三节点的控制下使第二节点的电压与第一时钟信号端的有效脉冲信号的电压相同;输出模块用于在第一节点的控制下将第二时钟信号端的信号提供给驱动信号输出端,在第二节点的控制下将参考信号端的信号提供给驱动信号输出端,以及在第一节点处于浮接状态时,保持第一节点与驱动信号输出端之间的电压差稳定。该移位寄存器通过上述六个模块的相互配合,以及通过设置节点电压控制模块,并使其与第一控制模块形成自举电路,使第二节点的电压与第一时钟信号端的有效脉冲信号的电压相同,从而使第一控制模块在第二节点控制下可以及时有效的工作,使移位寄存器的驱动信号输出端在输出完成后,可以及时输出与输入信号端的有效脉冲信号的电位相反的扫描信号,从而提高了移位寄存器的输出稳定性,进而降低了驱动信号输出端输出的扫描信号的噪声,使扫描信号的输出更加稳定。
【附图说明】
[0045]图1为本发明实施例提供的移位寄存器的结构示意图之一;
[0046]图2为本发明实施例提供的移位寄存器的结构示意图之二;
[0047]图3a为图1所示的移位寄存器的具体结构示意图之一;
[0048]图3b为图2所示的移位寄存器的具体结构示意图之一;
[0049]图4a为图1所示的移位寄存器的具体结构示意图之二;
[0050]图4b为图2所示的移位寄存器的具体结构示意图之二;
[0051]图5a为图1所示的移位寄存器的具体结构示意图之三;
[0052]图5b为图2所示的移位寄存器的具体结构示意图之三;
[0053]图6a为图1所示的移位寄存器的具体结构示意图之四;
[0054]图6b为图2所示的移位寄存器的具体结构示意图之四;
[0055]图7a为图5b所示的移位寄存器的电路时序图;
[0056]图7b为图6b所示的移位寄存器的电路时序图;
[0057]图8为本发明实施例提供的栅极驱动电路的结构示意图。
【具体实施方式】
[0058]下面结合附图,对本发明实施例提供的移位寄存器、栅极驱动电路及显示装置的【具体实施方式】进行详细的说明。
[0059]本实施例提供的一种移位寄存器,如图1所不,包括:输入模块1、第一复位模块2、第一控制模块3、第二控制模块4、节点电压控制模块5、输出模块6;其中,
[0060]输入模块1的第一端与输入信号端Input相连,第二端与第一节点A相连;输入模块1用于在输入信号端Input的控制下将输入信号端In
当前第1页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1