一种移位寄存器、栅极驱动电路及显示装置的制造方法_4

文档序号:9709419阅读:来源:国知局
电压差的稳定,因此第一节点A的电位被进一步拉高,因此第三开关晶体管M3和第四开关晶体管M4完全导通;由于第四开关晶体管M4完全导通并将参考信号端VSS的低电位的信号提供给第三节点C,因此第三节点C的电位为低电位;由于第三节点C的电位为低电位因此第七开关晶体管M7截止;由于第三开关晶体管M3完全导通并将参考信号端VSS的低电位的信号提供给第二节点B,因此第二节点B的电位为低电位;由于第二节点B的电位为低电位,因此第五开关晶体管M5和第九开关晶体管M9均截止;
[0130]在第三阶段T3,lnput = 0,Reset = 1,CK1 = 1,CK2 = 0o
[ΟΙ31 ]由于lnput = 0,因此第一开关晶体管Ml截止;由于Reset = 1,因此第二开关晶体管M2和第十三开关晶体管M13均导通;由于第二开关晶体管M2导通并将参考信号端VSS的低电位的信号提供给第一节点A,因此第一节点A的电位为低电位,由于CK1 = 1,因此第六开关晶体管M6导通;由于第六开关晶体管M6导通并将第一时钟信号端CK1的高电位的信号提供给第三节点C,因此第三节点C的电位为高电位;由于第三节点C的电位为高电位,因此第七开关晶体管M7导通并将第一时钟信号端CK2的高电位的信号提供给第二节点B,因此第二节点B的电位为高电位,假设此时第二节点B的高电位的电压为第一电压;由于第二电容C2与第六开关晶体管M6以及第七开关晶体管M7可以实现自举电路的功能,因此由于第二电容C2的作用可以使第二节点B处于高电位的电压为第一电压和第三节点C为高电位时的电压的叠加,使此时第二节点的高电位的电压与第一时钟信号端CK1的有效脉冲信号的高电位的电压相同,以保证第五开关晶体管M5和第九开关晶体管M9可以及时的完全导通;由于第五开关晶体管M5完全导通并将参考信号端VSS的低电位的信号提供给第一节点A,因此第一节点A的电位进一步保持为低电位,使第三开关晶体管M3和第四开关晶体管M4均完全截止,以保证第三开关晶体管M3和第四开关晶体管M4不影响第二节点B和第三节点C的电位的电压;由于第九开关晶体管M9和第十三开关晶体管M13均导通并将参考信号端VSS的低电位的信号提供给驱动信号输出端Output,因此驱动信号输出端Output输出低电位的扫描信号。
[0132]在第四阶段 T4,lnput = 0,Reset = 0,CK1 = 0,CK2 = 1。
[0?33]由于Input = 0,因此第一开关晶体管Ml截止;由于Reset = 0,因此第二开关晶体管M2和第十三开关晶体管M13均截止;由于CK1=0,因此第六开关晶体管M6和第十一开关晶体管Mil均截止,因此第二节点B的电位均保持为高电位;由于第二节点B的电位为高电位,因此第五开关晶体管M5和第九开关晶体管M9均导通;由于第五开关晶体管M5导通并将参考信号端VSS的低电位的信号提供给第一节点A,因此第一节点A的电位为低电位;由于第一节点A的电位为低电位,因此第三开关晶体管M3、第四开关晶体管M4和第八开关晶体管M8均截止;由于第九开关晶体管M9导通并将参考信号端VSS的低电位的信号提供给驱动信号输出端Output,因此驱动信号输出端Output输出低电位的扫描信号。
[0134]在第五阶段 T5,lnput = 0,Reset = 0,CK1 = 1,CK2 = 0o
[0?35]由于Input = 0,因此第一开关晶体管Ml截止;由于Reset = 0,因此第二开关晶体管M2和第十三开关晶体管M13均截止;由于CK1 = 1,因此第六开关晶体管M6导通;由于第六开关晶体管M6导通并将第一时钟信号端CK1的高电位的信号提供给第三节点C,因此第三节点C的电位为高电位;由于第三节点C的电位为高电位,因此第七开关晶体管M7导通;由于第七开关晶体管M7导通并将第一时钟信号端CK1的高电位的信号提供给第二节点B,因此第二节点B的电位为高电位;由于第五开关晶体管M5和第九开关晶体管M9均导通;由于第五开关晶体管M5导通并将参考信号端VSS的低电位的信号提供给第一节点A,因此第一节点A的电位为低电位;由于第一节点A的电位为低电位,因此第三开关晶体管M3、第四开关晶体管M4和第八开关晶体管M8均截止;由于第九开关晶体管M9导通并将参考信号端VSS的低电位的信号提供给驱动信号输出端Output,因此驱动信号输出端Output输出低电位的扫描信号。
[0136]在本发明实施例提供的上述移位寄存器中,在第五阶段之后,一直重复执行第四阶段和第五阶段的工作过程,直至下一帧开始。
[0137]在本发明实施例提供的上述移位寄存器中,在扫描信号输出完成后,由于第一电容和第六开关晶体管以及第七开关晶体管可以形成自举电路,可以及时使第二节点的电压升高到与第一时钟信号端的信号的电压相同,因此可以通过降低第一时钟信号端的高电位的电压来提高移位寄存器的信赖性,从而将该移位寄存器应用于显示装置时,可以提高该显示装置的寿命和信赖性。
[0138]实施例二、
[0139]以图6b所示的移位寄存器的结构为例对其工作过程作以描述,其中,在图6b所示的移位寄存器中,所有开关晶体管均为P型开关晶体管,各P型开关晶体管在低电位作用下导通,在高电位作用下截止;参考信号端VSS的电位为高电位,对应的输入输出时序图如图7b所示,具体地,选取如图7b所示的输入输出时序图中的第一阶段T1、第二阶段T2、第三阶段T3、第四阶段T4和第五阶段T5五个阶段。
[0140]在第一阶段Tl,Input= 0 ,Reset = 1,CK1 = 0,CK2 = 1。
[0141]由于Reset= l,因此第二开关晶体管M2和第十三开关晶体管M13均截止;由于lnput = 0,因此第一开关晶体管Ml导通;由于第一开关晶体管Ml导通并将输入信号端Input的低电位的信号提供给第一节点A,因此第一节点A的电位为低电位,第二电容C2开始充电;由于CK1 = 0,因此第十一开关晶体管Mil导通;由于第十一开关晶体管Mil导通并将第一时钟信号端CK1的低电位的信号提供给第一节点A,因此进一步使第一节点A的保持低电位的稳定状态;由于第一节点A为低电位,因此第三开关晶体管M3、第四开关晶体管M4和第八开关晶体管M8均导通;由于第四开关晶体管M4导通并将参考信号端VSS的高电位的信号提供给第三节点C,因此第三节点C的电位为高电位;由于第三节点C的电位为高电位,因此第七开关晶体管M7截止;由于第三开关晶体管M3导通并将参考信号端VSS的高电位的信号提供给第二节点B,因此第二节点B的电位为高电位;由于第二节点B的电位为高电位,因此第五开关晶体管M5和第九开关晶体管M9均截止;由于第八开关晶体管M8导通并将第二时钟信号端CK2的高电位的信号提供给驱动信号输出端Output,因此驱动信号输出端Output输出高电位的扫描信号。
[0142]在第二阶段T2,Input = 1,Reset = 1,CK1 = 1,CK2 = 0。
[OH3]由于Input = 1,因此第一开关晶体管Ml截止;由于Reset = 1,因此第二开关晶体管M2和第十三开关晶体管M13均截止;由于CK1 = 1,因此第六开关晶体管M6和第十一开关晶体管Mil均截止,因此第一节点A处于浮接状态;由于第一节点A处于浮接状态,由于第二电容C2的自举作用,为了维持第二电容C2两端的电压差稳定,因此第一节点A的电位保持为低电位,以保证第三开关晶体管M3、第四开关晶体管M4和第八开关晶体管M8均导通;由于第八开关晶体管M8导通并将第二时钟信号端CK2的低电位信号提供给驱动信号输出端Output,因此驱动信号输出端Output输出低电位的扫描信号;由于第二电容C2连接于第一节点A和驱动信号输出端Output之间,由于第二电容C2的自举作用,为了保持第二电容C2两端电压差的稳定,因此第一节点A的电位被进一步拉低,因此第三开关晶体管M3和第四开关晶体管M4完全导通;由于第四开关晶体管M4完全导通并将参考信号端VSS的高电位的信号提供给第三节点C,因此第三节点C的电位为高电位;由于第三节点C的电位为高电位因此第七开关晶体管M7截止;由于第三开关晶体管M3完全导通并将参考信号端VSS的高电位的信号提供给第二节点B,因此第二节点B的电位为高电位;由于第二节点B的电位为高电位,因此第五开关晶体管M5和第九开关晶体管M9均截止;
[0144]在第三阶段 T3,Input = 1,Reset = 0,CK1 = 0,CK2 = 1。
[OH5]由于Input = l,因此第一开关晶体管ΜΙ截止;由于Reset = 0,因此第二开关晶体管M2和第十三开关晶体管M13均导通;由于第二开关晶体管M2导通并将参考信号端VSS的高电位的信号提供给第一节点A,因此第一节点A的电位为高电位,由于CK1 = 0,因此第六开关晶体管M6导通;由于第六开关晶体管M6导通并将第一时钟信号端CK1的低电位的信号提供给第三节点C,因此第三节点C的电位为低电位;由于第三节点C的电位为低电位,因此第七开关晶体管M7导通并将第一时钟信号端CK2的低电位的信号提供给第二节点B,因此第二节点B的电位为低电位,假设此时第二节点B的低电位的电压为第一电压;由于第二电容C2与第六开关晶体管M6以及第七开关晶体管M7可以实现自举电路的功能,因此由于第二电容C2的作用可以使第二节点B处于高电位的电压为第一电压和第三节点C为低电位时的电压的叠加,使此时第二节点的低电位的电压与第一时钟信号端CK1的有效脉冲信号的低电位的电压相同,以保证第五开关晶体管M5和第九开关晶体管M9可以及时的完全导通;由于第五开关晶体管M5完全导通并将参考信号端VSS的高电位的信号提供给第一节点A,因此第一节点A的电位进一步保持为高电位,使第三开关晶体管M3和第四开关晶体管M4均完全截止,以保证第三开关晶体管M3和第四开关晶体管M4不影响第二节点B和第三节点C的电位的电压;由于第九开关晶体管M9和第十三开关晶体管M13均导通并将参考信号端VSS的高电位的信号提供给驱动信号输出端Output,因此驱动信号输出端Output输出高电位的扫描信号。
[0146]在第四阶段T4,Input = l,Reset = l,CK1 = 1,CK2 = 0。
[OH7]由于Input = 1,因此第一开关晶体管Ml截止;由于Reset = 1,因此第二开关晶体管M2和第十三开关晶体管M13均截止;由于CK1 = 1,因此第六开关晶体管M6和第十一开关晶体管Mil均截止,因此第二节点B的电位均保持为低电位;由于第二节点B的电位为低电位,因此第五开关晶体管M5和第九开关晶体管M9均导通;由于第五开关晶体管M5导通并将参考信号端VSS的高电位的信号提供给第一节点A,因此第一节点A的电位为高电位;由于第一节点A的电位为尚电位,因此第二开关晶体管M3、第四开关晶体管M4和第八开关晶体管M8均截止;由于第九开关晶体管M9导通并将参考信号端VSS的高电位的信号提供给驱动信号输出端Output,因此驱动信号输出端Output输出高电位的扫描信号。
[0148]在第五阶段 T5,Input = 1,Reset = 1,CK1 = 0,CK2 = 1。
[OH9]由于Input = 1,因此第一开关晶体管Ml截止;由于Reset = 1,因此第二开关晶体管M2和第十三开关晶体管M13均截止;由于CK1 = 0,因此第六开关晶体管M6导通;由于第六开关晶体管M6导通并将第一时钟信号端CK1的低电位的信号提供给第三节点C,因此第三节点C的电位为低电位;由于第三节点C的电位为低电位,因此第七开关晶体管M7导通;由于第七开关晶体管M7导通并将第一时钟信号端CK1的低电位的信号提供给第二节点B,因此第二节点B的电位为低电位;由于第五开关晶体管M5和第九开关晶体管M9均导通;由于第五开关晶体管M5导通并将参考信号端VSS的高电位的信号提供给第一节
当前第4页1 2 3 4 5 
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1