空间光调制器的驱动电路结构的制作方法

文档序号:2622995阅读:473来源:国知局
专利名称:空间光调制器的驱动电路结构的制作方法
技术领域
本发明涉及一种空间光调制器的驱动电路结构。
背景技术
CMOS驱动电路和空间光调制器相结合实现光电信号转换已被应用于图像识别、信号处理、光通信和光计算等多种场合。基于多量子阱エ艺的空间光调制器的响应速度在Ins左右,在高速计算方面具有得天独厚的优势,且计算复杂度不会随器件像素增多而増加,越是大型计算优势越明显。但是传统的CMOS驱动电路无法配合调制器进行高速光学计算。以256*256像素、256级(8位)调制灰度的空间光调制器阵列为例,其所需数据量为524,288(256*256*8)位/帧。为实现高速光学计算,调制器转换速率需要在2M帧/秒以上,因此CMOS驱动电路的吞吐量将超过IT bps。如此巨大的数据流需要10,000个传统CMOS接ロ(100M bps)才能达到,这对于芯片封装、系统集成而言都是ー个沉重的负担。传统的空间光调制器驱动电路结构如图I所示,数模转换器(简称DAC)阵列与像素単元(简称pixel)阵列集成在同一芯片内,且数模转换器阵列布置于像素单元阵列ー侧,其输出经过ー级缓冲器驱动像素単元。各模块(即输入端ロ I’、数据存储単元2’、数模转换器阵列3’、缓冲器阵列4’和像素单元阵列5’)处于同一水平层面上,各模块之间由同层金属走线连接。这种设计的主要缺点有ニ 1、DAC阵列与pixel阵列处于同一水平层面,占用了非常多的芯片面积;2、数据输入速率和DAC个数限制了更快更多的电光信号转换。随着芯片像素规模的増大,传输和转换压力会越来越大。

发明内容
本发明目的是针对上述问题,提供一种空间光调制器的驱动电路结构,该驱动电路结构具有极高的集成度,能支撑大量高速信号传输。本发明的技术方案是所述空间光调制器的驱动电路结构,包括由下而上依次布置的ー块片选芯片、多块数据寄存及数模转换芯片和ー块驱动芯片,所述数据寄存及数模装换芯片内集成有多个间隔分布的数模转换器,每个数模转换器附近均布置有与之紧邻的数据存储単元,且每个数模转换器与驱动芯片之间、以及每个数据存储単元与所述片选芯片之间均通过穿透硅通孔电性连接。所述驱动芯片内集成有像素单元阵列。所述数据存储单元与所述片选芯片之间电性连接的穿透硅通孔与片选芯片的连接端连有输入端ロ,且所述输入端ロ位于所述驱动电路结构的底部。本发明的优点是
1、采用了多层DAC阵列,减小了芯片面积,増加了数模转换效率;
2、允许多排输入端ロ同时输入,极大的提高了数据传输速率;
3、用穿透硅通孔(简称TSV)替代传统金属互联,缩短了走线长度,减小了寄生效应,提高了传输带宽。
4、DAC阵列的层数和输入端ロ排数可以随芯片像素规模增大而增加,相较于传统结构,其在大規模阵列应用中优势更为明显。


下面结合附图及实施例对本发明作进ー步描述
图I为传统空间光调制器的驱动电路结构示意 图2为本发明实施例的结构示意 图3为本发明实施例在DAC排布比较紧凑时的 结构示意 其中I-片选芯片,2-数据寄存及数模转换芯片,3-驱动芯片,4-穿透硅通孔,5-输入端ロ ;
21-数模转换器,22-数据存储単元,31-像素单元阵列。
具体实施例方式如图2所示,本实施例空间光调制器的驱动电路结构,包括由下而上依次布置的ー块片选芯片I、多块数据寄存及数模转换芯片2和ー块驱动芯片3,即这些芯片沿竖直方
向层层堆叠布置。所述驱动芯片3内集成有像素单元阵列31。所述数据寄存及数模装换芯片2内集成有多个间隔分布的数模转换器21 (这些间隔分布的数模转换器构成数模转换器阵列),且每个数模转换器21附近均布置有与之紧邻的数据存储単元22。每个数模转换器21与驱动芯片3之间均通过穿透硅通孔4电性连接;而且,每个数据存储単元22与所述片选芯片I之间也均通过穿透硅通孔4电性连接。此外,在本实施例中,所述数据存储单元22与所述片选芯片I之间电性连接的穿透硅通孔4与片选芯片I的连接端连有输入端ロ 5 (即所述数据存储单元与所述片选芯片之间电性连接的穿透硅通孔,其与片选芯片连接的那一端还连有输入端ロ),且所述输入端ロ 5位于本驱动电路结构的最底部。所有芯片封装于同一管壳内,位于底部的输入端ロ5方便与管壳端ロ打线互联。具体应用时,将本驱动电路结构封装在封装管壳(如BGA)内,由于各输入端ロ 5位于本驱动电路结构的最底部,从而使本驱动电路结构的封装工作更为方便,然后将封装管壳直接与背板上的焊盘对接,进ー步减小了信号走线长度,提高了传输带宽。相较于传统结构单端ロ 100M bps的传输极限,该发明可以实现500M bps/端ロ的数据传输。针对ー个256*256像素的多量子阱空间光调制器,其面积超过12mm*12mm,可以布下超过4000个端ロ(差分),总的数据吞吐量超过IT bps,满足前文提出的要求。本实施例的工作原理简述如下输入数字信号进入输入端ロ 5后,通过穿透硅通孔4传输至片选芯片1,片选芯片I将输入信号通过穿透硅通孔4传输至相应的数据寄存及数模装换芯片2,数据寄存及数模转换芯片2将数字信号转换为可被调制器接受的模拟信号,模拟输出信号也通过穿透硅通孔4传输至像素単元用以驱动调制器阵列。相较于传统方案,本发明具有以下优点1、采用了多层DAC阵列,减小了芯片面积,増加了数模转换效率;2、允许多排输入端ロ同时输入,极大的提高了数据传输速率;3、用TSV替代传统金属互联,缩短了走线长度,减小了寄生效应,提高了传输带宽;4、DAC阵列的层数和输入端ロ排数可以随芯片像素规模增大而增加,相较于传统结构,其在大規模阵列应用中优势更为明显。为了进一步提高传输速率,合理利用芯片空间,每块数据寄存及数模装换芯片内 的数模转换器21排布可以更加紧凑,如图3。这种结构使得每层数据寄存及数模装换芯片2能够获得更好的支撑,充分利用了芯片的面积,有效的減少了数模转换器阵列的层数。当然,上述实施例只为说明本发明的技术构思及特点,其目的在于让人们能够了解本发明的内容并据以实施,并不能以此限制本发明的保护范围。凡根据本发明主要技术方案的精神实质所做的等效变换或修饰,都应涵盖在本发明的保护范围之内。
权利要求
1.一种空间光调制器的驱动电路结构,其特征在于包括由下而上依次布置的ー块片选芯片(I)、多块数据寄存及数模转换芯片(2)和ー块驱动芯片(3),所述数据寄存及数模装换芯片(2)内集成有多个间隔分布的数模转换器(21),每个数模转换器(21)附近均布置有与之紧邻的数据存储単元(22),且每个数模转换器(21)与驱动芯片(3)之间、以及每个数据存储単元(22 )与所述片选芯片(I)之间均通过穿透硅通孔(4 )电性连接。
2.根据权利要求I所述的空间光调制器的驱动电路结构,其特征在于所述驱动芯片(3)内集成有像素单元阵列(31)。
3.根据权利要求I所述的空间光调制器的驱动电路结构,其特征在于所述数据存储単元(22)与所述片选芯片(I)之间电性连接的穿透硅通孔(4)与片选芯片(I)的连接端连有输入端ロ(5),且所述输入端ロ(5)位于所述驱动电路结构的底部。
全文摘要
本发明公开了一种空间光调制器的驱动电路结构,它包括由下而上依次布置的一块片选芯片、多块数据寄存及数模转换芯片和一块驱动芯片,所述数据寄存及数模装换芯片内集成有多个间隔分布的数模转换器,且每个数模转换器附近均布置有与之紧邻的数据存储单元,每个数模转换器与驱动芯片之间、以及每个数据存储单元与所述片选芯片之间均通过穿透硅通孔电性连接。该驱动电路结构具有极高的集成度,能支撑大量高速信号传输。
文档编号G09G3/36GK102646385SQ20121013594
公开日2012年8月22日 申请日期2012年5月4日 优先权日2012年5月4日
发明者张宇翔, 张耀辉, 朱明皓 申请人:中国科学院苏州纳米技术与纳米仿生研究所
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1