用于一电流驱动的显示元件的组合式数据驱动电路结构的制作方法

文档序号:2593622阅读:209来源:国知局
专利名称:用于一电流驱动的显示元件的组合式数据驱动电路结构的制作方法
技术领域
本发明提供一种用于一电流驱动的显示元件的组合式数据驱动电路结构,特别指一种包含有一数字模拟电流转换器以及多级数据驱动电路,以具有电流存储复制功能的组合式数据驱动电路结构。
背景技术
有机发光二极管为一电流驱动元件,其发光亮度是根据通过电流的大小决定,目前将有机发光二极管应用在矩阵式显示器(Matrix Display)上即是藉由控制机发光二极管驱动电流的大小,来达到显示不同亮度(又称为灰度)的效果。根据扫描线驱动方式的差异,矩阵式有机发光二极管显示器可分为无源式矩阵(Passive Matrix)显示器与有源式矩阵(Active Matrix)显示器两种。无源式矩阵显示器是采用循序驱动扫描线的方式,逐一驱动位于不同行/列上的像素,因此每一行/列上的像素的发光时间会受限于显示器的扫描频率以及扫描线数目,较不适用于大画面以及高清晰度(表示扫描线增加)的显示器。有源式矩阵显示器则在每一个像素中形成独立的像素电路,请见图1,图1为一像素20的电路结构的示意图。图1的实施例包含有一电容(Capacitor)C1、一有机发光二极管D、以及多个金属氧化物半导体(Metal-OxideSemiconductor,MOS)晶体管或薄膜晶体管(Thin-film Transistor,TFT)T1~T4,利用像素20电路来调节有机发光二极管D的驱动电流I的大小,因此即使在大画面以及高清晰度的要求下,仍然可以持续提供每一像素20一稳定驱动电流I,改善显示器的亮度均匀性。
在有机发光二极管显示器系统中,对应于上述多个以矩阵方式排列的像素的数据驱动电路结构请参阅图2,图2为公知数据驱动电路结构11的功能方块图。请注意,由于有机发光二极管显示器的亮度是利用电流来控制,关于数字模拟转换器的部分元件必须为可将数字数据转为模拟电流的数字模拟转换电路,称为数字模拟电流转换器,同时,对应的像素部分以电流驱动的像素(如图1的像素20)来完成,图2表示了公知一显示元件中的数据驱动电路结构11及以矩阵方式排列的多个像素20,亦表示了对应于多个像素的多条扫描线(Scan Line)21。数据驱动电路结构11包含有一移位寄存器16(ShiftRegister)与多级数据驱动电路10,每一级数据驱动电路10包含有一电平移动电路12(Level Shifter)、一锁存器器14(Latch)、以及一数字模拟电流转换器18。在一时间内必有至少一级数据驱动电路10在工作,用以接收一数字信号,该级数据驱动电路10的电平移动电路12将接收到的一数字信号(在本实施例中为一6位的数字信号)进行电位的调整,锁存器器14电连接到电压移位器后,具有缓冲(Buffering)数字信号的功能,锁存器器14可锁存该6位数字信号,所以在本实施例中锁存器器14为6位的锁存器器,而移位寄存器16可输出一个移位暂存信号,一次将对应到显示器上一像素20的数字信号全部传送至电压移位器,让电压移位器执行调整电压及缓冲的功能,再将数字信号传送至锁存器器14,让锁存器器14继续执行(升压及)缓冲的功能。
请继续参阅图2,在工作的该级数据驱动电路10中的数字模拟电流转换器18可接收由锁存器器14输出的数字信号,将数字数据转换为一模拟电流信号,并输出模拟电流信号至对应的一数据线19,该数据线19与多个像素20相连,而此时应有一条扫描线21开始工作(电位转为高电位),将与该扫描线21相连的像素20导通,如此一来,该级数据驱动电路10的数字模拟电流转换器18会与数据线及被扫描线21导通的像素20形成一通路,数字模拟电流转换器18会导通模拟电流信号至相连的像素20中,该级数据驱动电路10则可依据模拟电流信号的强弱控制面板的灰度形成颜色。上述的公知基本结构主要已在许多关于液晶显示器的数据驱动电路设计的专利与文献中有相关的描述,而有机发光二极管显示器只是将其作些微的变动,例如将液晶显示器的数字模拟转换器的部分以上述数字模拟电流转换电路完成。Yojiro Matsueda等人在1996年在SID 96 Digest,“Low Temperature poly-SiTFT-LCD with integrated 6-bit Digital Data Driver”中发表将数据驱动电路用LTPS的技术制作在玻璃上,并提出数字式的六位的数据驱动电路结构,而在US Patent 6,256,024,“Liquid crystal display device”中,Maekawa等人亦提出与上述实施例相近的液晶显示器的结构。
以4位数字数据输入的面板为例,先前J.Kanicki等人(U.of Michigan,USA)提出一种简单的数字模拟电流转换器电路,采用一组(宽长)比例为1∶2∶4∶8的薄膜晶体管(Thin Film Transistor,TFT)电流源来产生16种不同的电流灰度Ig,请见图3,图3为图2其中一级数据驱动电路10的数字模拟电流转换器18的一实施例的示意图,该实施例的数字模拟电流转换器18如图所示是由多个晶体管T5~T9所构成。由于个电流灰度Ig只由4个1∶2∶4∶8的薄膜晶体管T1~T4来控制,一旦其中任何一个薄膜晶体管的阈值电压(Threshold Voltage)及移动率(Mobility)产生较大的变动量,即立刻影响到电流灰度Ig,进而影响到其对应的面板像素(如图1及图2的像素20)的显示均匀度;另外,由于此种数字模拟电流转换器18的输出阻抗(Output Impedance)不够高,且易受到流过数字模拟电流转换器18的电流大小的影响,使得数字模拟电流转换器18的输出电压亦会随输出电流的大小而变动,使得数字模拟电流转换器18与对应的像素(如图1及图2的像素20)串连成一通路时,其输出的电流并不是很稳定的16个灰度的电流,因此,公知数据驱动电路10仍存在许多改善空间。

发明内容
因此本发明的主要目的在于一种具有电流存储复制功能的组合式数据驱动电路结构,其包含有一数字模拟电流转换器以及多级数据驱动电路,而每一级数据驱动电路包含有一电流存储复制模块,用来提供稳定的灰度电流驱动一显示元件,以解决上述问题。
本发明的目的为提供一种组合式数据驱动电路结构,是其用于一电流驱动的显示元件中,用来接收一数字信号,该组合式数据驱动电路结构包含有一数字模拟电流转换器(Digital-to-analog Current Converter),用来将所接收到的数字信号转换为一模拟电流信号;以及多级数据驱动电路,电连接到该数字模拟电流转换器,用来驱动该显示元件的多条数据线,每一级数据驱动电路皆包含有一电流存储复制模块,用来于一转换存储阶段内存储流通该模拟电流信号所需的一预设电压,并在一再现持续阶段中导通一复制电流信号至对应于该电流存储复制模块的数据线,其中该复制电流信号是几乎相等于该模拟电流信号;以及一控制电路,电连接到该数字模拟电流转换器以及该电流存储复制模块之间,用来使该级数据驱动电路在该转换存储阶段及该再现持续阶段之间进行切换。
本发明的另一目的为提供一种组合式数据驱动电路结构,其是用于一电流驱动的显示元件中,用来接收一数字信号,该组合式数据驱动电路结构包含有至少一电平移动电路(Level Shifter),用来调整该数字信号的电位;一电流调节式(Current-Steering)数字模拟电流转换器(Digital-to-analog CurrentConverter),电连接到该电平移动电路,用来将该数字信号转换为一模拟电流信号;以及多级数据驱动电路,电连接到该数字模拟电流转换器,用来驱动该显示元件的多条数据线,每一级数据驱动电路皆包含有一电流存储复制模块,用来在一转换存储阶段内存储流通该模拟电流信号所需的一预设电压,并在一再现持续阶段中导通一复制电流信号至对应于该电流存储复制模块的数据线,其中该复制电流信号是由该预设电压所产生,且该复制电流信号是几乎相等于该模拟电流信号;以及一控制电路,电连接到该数字模拟电流转换器以及该电流存储复制模块之间,用来使该级数据驱动电路在该转换存储阶段及该再现持续阶段之间进行切换。


图1为一像素的电路结构的示意图。
图2为公知数据驱动电路结构一实施例的功能方块图。
图3为图2数字模拟电流转换器一实施例的示意图。
图4为本发明组合式数据驱动电路结构一实施例的功能方块图。
图5为图4组合式数字模拟电流转换电路结构一详细实施例在转换持续阶段的示意图。
图6为图4组合式数字模拟电流转换电路结构一详细实施例在再现存储阶段的示意图。
图7为本发明组合式数据驱动电路结构操作的时序图。
附图符号说明10、30数据驱动电路11数据驱动电路结构12、32电平移动电路14锁存器器16、36移位寄存器18、38数字模拟电流转换器19、39数据线
20、40像素21、41扫描线31组合式数据驱动电路结构42电流存储复制模块44控制电路具体实施方式

请参阅图4,图4表示了本发明组合式数据驱动电路结构31的功能方块图,该组合式数据驱动电路结构31应用于一电流驱动的显示元件中。图4另外包含了以矩阵的方式设置排列的多个像素40,以及对应于多个像素40的多条扫描线41。组合式数据驱动电路结构31包含有用来调整所接收到的数字信号(在本实施例中亦为一6位的数字信号)的电位的一电平移动电路32(Level Shifter)、一数字模拟电流转换器38(Digital-to-analog CurrentConverter)、以及多级数据驱动电路30a,30b,…,30j。电平移动电路32将接收到的一数字信号进行电位的调整,数字模拟电流转换器38电连接到电平移动电路32后,用来将数字信号转换为一模拟电流信号,而多级数据驱动电路30a,30b,…,30j电连接到数字模拟电流转换器38之后,且该多级数据驱动电路30a,30b,…,30j共用该数字模拟电流转换器38(及电平移动电路32),可用来驱动显示元件的多条数据线39a,39b,…,39j(多条数据线39a,39b,…,39j分别对应至多级数据驱动电路30a,30b,…,30j)。多级数据驱动电路30a,30b,…,30j皆各自包含有一电流存储复制模块(42a,42b,…,42j)与一控制电路(44a,44b,…,44j),电流存储复制模块(42a,42b,…,42j其中之一)用来在一转换存储阶段内存储流通模拟电流信号所需的一预设电压,并在一再现持续阶段中导通一复制电流信号至对应于电流存储复制模块(42a,42b,…,42j其中之一)的数据线(39a,39b,…,39j其中之一),而复制电流信号是由预设电压所产生,且复制电流信号是几乎相等于模拟电流信号。控制电路(44a,44b,…,44j)电连接到数字模拟电流转换器38以及电流存储复制模块(42a,42b,…,42j)之间,用来使对应于其中一控制电路的该级数据驱动电路(30a,30b,…,30j其中之一)在转换存储阶段及再现持续阶段之间进行切换。
在实际实施时,电平移动电路32可以锁存器器代替,且电平移动电路32(或锁存器器)的数目无须限定,甚至将电平移动电路32自系统中移除亦包含在本发明的技术特征内,只是在没有电平移动电路32调整数字信号的电位的情况下,数字信号是以大幅值信号的型式输入数据驱动电路30a,30b,…,30j中,对于系统的稳定及功率消耗可能会有影响。图4组合式数据驱动电路结构31的实施例另包含一移位寄存器36,移位寄存器36可输出对应于多级数据驱动电路30a,30b,…,30j的多个开关信号SWa,SWb,…,SWj,而前述转换存储阶段与再现持续阶段之间的切换即是由每一级数据驱动电路(30a,30b,…,30j其中之一)的控制电路(44a,44b,…,44j其中之一)配合其对应的开关信号(SWa,SWb,…,SWj其中之一)来完成,在实际实施中,多个开关信号SWa,SWb,…,SWj可如图4实施例中所述由一个移位寄存器36所产生,或由多个移位寄存器36所产生,意即移位寄存器36的数目无须限定,甚至多个开关信号SWa,SWb,…,SWj可由另外的相关控制模块来产生。请参阅图5,图5为图4组合式数据驱动电路结构31一实施例的示意图,也就是特别将图4的数字模拟电流转换器38及相连的多级数据驱动电路30a,30b,…,30j(在每一级数据驱动电路30a,30b,…,30j其中之一)中包含一电流存储复制模块(42a,42b,…,42j)以及控制电路(44a,44b,…,44j)的部分抽出特别加以说明,并包含入多条对应的数据线39a,39b,…,39j,请注意,图5的实施例代表在先前所述的转换存储阶段的情况。数字模拟电流转换器38在图5实施例中为一电流调节式(Current-Steering)数字模拟电流转换器38,具有更大的输出阻抗,不易受到流过数字模拟电流转换器38的电流大小而影响输出电压值,而每一控制电路(44a,44b,…,44j)电连接到该数字模拟电流转换器38以及对应的电流存储复制模块(42a,42b,…,42j)之间,可视为由两晶体管T10,T11所构成,用来接收一开关信号SWa,SWb,…,SWj。本实施例的每一电流存储复制模块(42a,42b,…,42j)包含有一电容C以及多个金属氧化物半导体(Metal-Oxide Semiconductor,MOS)晶体管或多个薄膜晶体管,其中电容C即具有存储流通模拟电流信号所需的预设电压的功能。在提供适当外部电压源(例如Vdd,Vbias)、电流源(i,2i,…,2N-1i)、数据输入(D0,D1,…,DN-1)、以及接地等操作条件下,组合式数据驱动电路结构31可执行其相关操作。
请继续参阅图5,当某一级数据驱动电路(30a,30b,…,30j其中之一)的控制电路(44a,44b,…,44j其中之一)(如图5中为数据驱动电路30a的控制电路44a)接收到对应的开关信号SWa处于一高电位时,该级数据驱动电路30a是处于转换存储阶段,原先经过图4电平移动电路32调整的数字信号经图5数字模拟电流转换器38处理后,输出对应的模拟电流信号,而在该转换存储阶段中,由于开关信号SWa处于高电位,控制电路44a的晶体管T11a关断,控制电路44a将通往数据线39a的路径切断,而晶体管T10a导通操作,意即控制电路44a将数字模拟电流转换器38及电流存储复制模块42a之间的路径接通,将模拟电流信号导通入电流存储复制模块42a(如图5中代表电流方向的箭头Ic所示),此时模拟电流信号会流过电流存储复制模块42a中与电压Vdd及电容Ca相连的P型金属氧化物半导体晶体管Ta及电容Ca,使电容Ca存储流通模拟电流信号所需的预设电压,也就是说,在本实施例中,预设电压为此P型金属氧化物半导体晶体管Ta的栅极-源极电压(Vgs)。请注意,首先,电流存储复制模块42a可以金属氧化物半导体晶体管或薄膜晶体管(Thin Film Transistor,TFT)构成,意即,预设电压亦可为P型薄膜晶体管的栅极-源极电压,实际上,本实施例中的电流存储复制模块42a主要的技术特征在于保存特定的电压以供流通模拟电流信号所需,因此其他各种形式的晶体管搭配电容Ca或电路元件的组合亦包含在本实施例电流存储复制模块42a的技术特征内,当然,随着不同的电路元件组合,要达成上述转换存储阶段的切换,控制电路44a所接收的开关信号SWa就不一定为本实施例所述的高电位,必须予以相对应的调整,这同样类推适用于其余所有的数据驱动电路30b,…,30j。
当上述的开关信号SWa回到一低电位时,该级数据驱动电路30就转为处于再现持续阶段,而此时下一级数据驱动电路30b(如图5中数据驱动电路30b为数据驱动电路30a的下一级数据驱动电路)应接收到对应的高电位的开关信号SWb,使数据驱动电路30b处于转换存储阶段,产生如图6所示电流方向Ic的电流,请参阅图6,图6为图5实施例中的数据驱动电路30a在再现持续阶段内的操作示意图,图6描述元件的功能及编码都与图5相同,且表示了在该级数据驱动电路30a在再现持续阶段的同时,其下一级数据驱动电路30b处于转换存储阶段的情形。由此可知,转换存储阶段(或再现持续阶段)是依序出现在多级数据驱动电路30a,30b,…,30j中,且对每一级数据驱动电路(30a,30b,…,30j)而言,转换存储阶段与再现持续阶段为交替出现的两种操作模式。该级数据驱动电路30a所接收的开关信号SWa由高电位转换至低电位后,控制电路44a(低电位的开关信号SWa将晶体管T10a关断)会将数字模拟电流转换器38以及电流存储复制模块42a之间切断,此时晶体管T11a开启操作,电流存储复制模块42a会在再现持续阶段中导通一复制电流信号至数据线39a(如图6中代表电流方向的箭号Io表示),以驱动与数据线39a相连的像素40。复制电流信号是由电流存储复制模块42a先前在转换存储阶段时所存储的预设电压所产生,因预设电压本为响应流通模拟电流信号所需而存储并维持,因此复制电流信号是几乎相等于原先数字模拟电流转换器38所产生的模拟电流信号。请注意,与前段(图5)转换存储阶段时所述的操作方式同理,由于各种形式的晶体管搭配电容Ca或电路元件的组合都包含在本发明电流存储复制模块42a的技术特征内,随着不同的电路元件组合,要达成上述再现持续阶段的切换,控制电路44a所接收的开关信号SWa的电位就必须予以相对应的调整,同理类推适用于其余所有的数据驱动电路30b,…,30j。
请同时参阅图4与图6的实施例,当某一级数据驱动电路(30a,30b,…,30j其中之一)将通往数字模拟电流转换器38的路径切断而将通往对应的数据线(39a,39b,…,39j其中之一)的路径导通的同时,应有一条扫描线41开始操作(电位转为高电位),将与此扫描线41相连的像素40都导通,以数据驱动电路30a为例,该级数据驱动电路30a的电流存储复制模块42a中与存有预设电压的电容Ca相连的晶体管Ta会与数据线39a及被扫描线41导通的像素40行成一通路,也就是有至少一像素40会被注入由电流存储复制模块42a导通的电流,而该电流几乎等于先前从数字信号转换而来的模拟电流信号或稍稍略小于的电流。当扫描线41被关断后(电位转为低电位),由于刚刚被注入电流的像素40为具有电流存储复制功能的像素40,所以该像素40会复制一等于或正比于原先由数据线39a注入的电流信号,让电流信号在像素40中的有机发光二极管或有机高分子发光二极管中继续流通,使像素40中的有机发光二极管或有机高分子发光二极管能继续维持对应的亮度,直到下一次该像素40对应的扫描线41再被接通。请参阅图7,图7为本发明组合式数据驱动电路结构31操作的时序图,图7中表示了图4至图6实施例的操作情形,并以图5及图6实施例中的连续两级数据驱动电路30a,30b的操作情形为例,由图7可更明确表示,转换存储阶段(或再现持续阶段)是依序出现在多级数据驱动电路30a,30bj中,当然同理类推适用于所有的数据驱动电路30a,30b,…,30j中,且对每一级数据驱动电路(30a,30b,…,30j)而言,转换存储阶段与再现持续阶段为交替出现,另外,在图7也表示了当图4的扫描线41被关断后(电位转为低电位),对应的像素40就处于一像素电流复制阶段。
本发明的组合式数据驱动电路结构是应用于一有机发光二极管(OLED)显示器、有机高分子发光二极管(PLED)显示器、或其他由电流驱动的显示器系统中,此外,本发明组合式数据驱动电路结构整合一数字模拟电流转换器与多级数据驱动电路,且每一级数据驱动电路具备有电流存储及复制功能的技术特征,可在一转换存储阶段内存储一预设电压,并在一再现持续阶段中导通一稳定的灰度电流,达到提供稳定电流并简化结构节省功率消耗等功能。
上所述仅为本发明的优选实施例,凡依本发明权利要求书所做的等效变化与修改,皆应属本发明的涵盖范围。
权利要求
1.一种组合式数据驱动电路结构,其是用于一电流驱动的显示元件中,用来接收一数字信号,该组合式数据驱动电路结构包含有至少一数字模拟电流转换器,用来将所接收到的数字信号转换为一模拟电流信号;以及多级数据驱动电路,电连接到该数字模拟电流转换器,用来驱动该显示元件的多条数据线,每一级数据驱动电路皆包含有一电流存储复制模块,用来在一转换存储阶段内存储流通该模拟电流信号所需的一预设电压,并在一再现持续阶段中导通一复制电流信号至对应于该电流存储复制模块的数据线,其中该复制电路信号是几乎相等于该模拟电流信号;以及一控制电路,电连接到该数字模拟电流转换器以及该电流存储复制模块之间,用来使该级数据驱动电路在该转换存储阶段及该再现持续阶段之间进行切换。
2.如权利要求1所述的组合式数据驱动电路结构,其中在每一级数据驱动电路的电流存储复制模块中,该复制电流信号是由该预设电压所产生。
3.如权利要求1所述的组合式数据驱动电路结构,其另包含至少一电平移动电路,电连接到该数字模拟电流转换器之前,用来调整该数字信号的电位。
4.如权利要求1所述的组合式数据驱动电路结构,其另包含至少一移位寄存器,用来输出多个开关信号至该多级数据驱动电路的控制电路,其中每一开关信号用来使对应的该级数据驱动电路在该转换存储阶段与该再现持续阶段之间进行切换。
5.如权利要求4所述的组合式数据驱动电路结构,其中当该开关信号处于一高电位时,对应于该开关信号的该级数据驱动电路是处于该转换存储阶段,接收该开关信号的该控制电路会将该数字模拟电流转换器以及该级数据驱动电路的电流存储复制模块之间接通,将该数字模拟电流转换器所产生的该模拟电流信号导通入该电流存储复制模块,该电流存储复制模块会存储流通该模拟电流信号所需的该预设电压。
6.如权利要求5所述的组合式数据驱动电路结构,其中该电流存储复制模块包含有至少一电容以及多个金属氧化物半导体晶体管或薄膜晶体管,该预设电压为其中一晶体管的栅极-源极电压(Vgs)。
7.如权利要求4所述的组合式数据驱动电路结构,其中当该开关信号处于一低电位时,对应于该开关信号的该级数据驱动电路处于该再现持续阶段,接收该开关信号的该控制电路会将该数字模拟电流转换器以及该级数据驱动电路的电流存储复制模块之间的路径切断,并导通该复制电流信号至该对应的数据线。
8.如权利要求1所述的组合式数据驱动电路结构,其中该数字模拟电流转换器为一电流调节式数字模拟电流转换器。
9.如权利要求1所述的组合式数据驱动电路结构,其中该显示元件为一有机发光二极管(OLED)显示器、一有机高分子发光二极管(PLED)显示器、以及其他以电流驱动的显示器系统中。
10.一种组合式数据驱动电路结构,其是用于一电流驱动的显示元件中,用来接收一数字信号,该组合式数据驱动电路结构包含有至少一电平移动电路,用来调整该数字信号的电位;至少一电流调节式数字模拟电流转换器,电连接到该电平移动电路,用来将该数字信号转换为一模拟电流信号;以及多级数据驱动电路,电连接到该数字模拟电流转换器,用来驱动该显示元件的多条数据线,每一级数据驱动电路皆包含有一电流存储复制模块,用来在一转换存储阶段内存储流通该模拟电流信号所需的一预设电压,并在一再现持续阶段中导通一复制电流信号至对应于该电流存储复制模块的数据线,其中该复制电流信号是由该预设电压所产生,且该复制电流信号是几乎相等于该模拟电流信号;以及一控制电路,电连接到该数字模拟电流转换器以及该电流存储复制模块之间,用来使该级数据驱动电路在该转换存储阶段及该再现持续阶段之间进行切换。
11.如权利要求10所述的组合式数据驱动电路结构,其另包含至少一移位寄存器,用来输出多个开关信号至该多级数据驱动电路的控制电路,其中每一开关信号用来使对应的该级数据驱动电路在该转换存储阶段与该再现持续阶段之间进行切换。
12.如权利要求11所述的组合式数据驱动电路结构,其中当该开关信号处于一高电位时,对应于该开关信号的该级数据驱动电路是处于该转换存储阶段,接收该开关信号的该控制电路会将该数字模拟电流转换器以及该级数据驱动电路的电流存储复制模块之间接通,将该数字模拟电流转换器所产生的该模拟电流信号导通入该电流存储复制模块,该电流存储复制模块会存储流通该模拟电流信号所需的该预设电压。
13.如权利要求12所述的组合式数据驱动电路结构,其中该电流存储复制模块包含有至少一电容以及多个金属氧化物半导体晶体管或薄膜晶体管,该预设电压为其中一晶体管的栅极-源极电压(Vgs)。
14.如权利要求11所述的组合式数据驱动电路结构,其中当该开关信号处于一低电位时,对应于该开关信号的该级数据驱动电路是处于该再现持续阶段,接收该开关信号的该控制电路会将该数字模拟电流转换器以及该级数据驱动电路的电流存储复制模块之间的路径切断,并导通该复制电流信号至该对应的数据线。
15.如权利要求14所述的组合式数据驱动电路结构,其中每一级数据驱动电路的数据线是对应于多个像素,该多个像素是以矩阵方式排列,且每一像素为一具有电流存储复制功能的像素。
16.如权利要求15所述的组合式数据驱动电路结构,其中该多个像素是对应于多条扫描线,当该级数据驱动电路是处于该再现持续阶段时,至少一扫描线会使对应于该扫描线的像素开始操作,使该数据线导通该复制电流信号至对应于该数据线的像素中。
17.如权利要求10所述的组合式数据驱动电路结构,其中该显示元件为一有机发光二极管(OLED)显示器、一有机高分子发光二极管(PLED)显示器、以及其他以电流驱动的显示器系统中。
全文摘要
本发明提供一种组合式数据驱动电路结构,其包含有一用来将所接收到的一数字信号转换为一模拟电流信号的数字模拟电流转换器以及用来驱动多条数据线的多级数据驱动电路。每一级数据驱动电路皆包含有一电流存储复制模块以及一控制电路,电流存储复制模块可在一转换存储阶段内存储流通该模拟电流信号所需的一预设电压,并在一再现持续阶段中导通一复制电流信号至对应于该电流存储复制模块的数据线,而控制电路用来使该级数据驱动电路在该转换存储阶段及该再现持续阶段之间进行切换。
文档编号G09G3/32GK1534563SQ031090
公开日2004年10月6日 申请日期2003年4月1日 优先权日2003年4月1日
发明者孙文堂, 陈建志 申请人:友达光电股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1