显示器控制电路及时脉产生器的制作方法

文档序号:2651066阅读:163来源:国知局
专利名称:显示器控制电路及时脉产生器的制作方法
技术领域
本发明是相关于一种显示器控制电路,尤指一种用于真空 荧光显示器的显示器控制电路。
背景技术
随着信息社会的发展,越来越多通信或是生活工具包含了 显示装置,以便利人类的生活。目前最常见的显示装置为液晶显示器(Liquid Crystal Display),常见于移动电话、家用电视、计算机屏幕以及各式电 子用品上,液晶显示器解决了传统阴极射线管(Cathode Ray Tube)显示器体积庞大的问题,使液晶显示器在应用的范围越来 越广,但由于液晶显示器背光的特性,使液晶显示器在高亮度 的环境下,例如太阳下,会有辨识不清楚的问题,因此对于一 些时常需要在太阳底下被使用的屏幕,液晶并不是一个好的选 择。比起液晶显示器,真空荧光显示器(Vacuum Fluorescent Display)具有高亮度的特性,不会因为在太阳底下就无法辨识, 又因为其成本低,因此许多真空荧光显示器在许多方面的使用 一直没有被液晶显示器所取代。真空荧光显示器通常被使用在音响、微波炉或是时钟上来 显示数字,英文字母或是简单的图形,因此常需要针对不同区 域的显示单元输出不同的时脉信号以及不同影像信号来控制显 示单元的亮度以及图案。在传统的真空荧光显示器控制电路中,由于不同区域的显 示单元需要不同时脉信号来控制亮度,因此造成电路设计上需要使用多个时脉控制器以输出多个不同的时脉信号,增加了电 路的面积以及成本,因此,如何有效的减少电3各面积和成本成 为真空荧光显示器控制电路设计上一个重要的课题。发明内容因此,本发明的目的之一,在于提供一种应用于真空荧光显示器的显示器控制电路,用以控制多个显示单元,其包含 一影像信号产生器,用以产生多个影像信号; 一时脉信号产生 器,用以产生一时脉信号,该时脉信号产生器包含多个触发器 相互串联,以及多个逻辑门;及多个控制信号产生器,分别用 以根据所接收的该影像信号以及该时脉信号,输出 一控制信号; 其中该多个控制信号产生器输出的多个该控制信号,分别具有 不同的占空比(Duty Cycle)。本发明所述的显示器控制电路,该时脉信号产生器更包含 一参考时脉源用以提供一参考时脉信号,以及一重置信号源用 以提供一重置信号。本发明所述的显示器控制电路,该多个触发器分别具有一 时脉输入端、 一第一输出端、 一第二输出端以及一重置信号输 入端,该多个触发器其中之一耦接至该参考时脉源,用以接收 该参考时脉信号并透过该第一输出端与该第二输出端输出一第 一时脉信号,其中该第 一输出端输出该第 一 时脉信号至该多个 逻辑门,该第二输出端输出该第 一 时脉信号至该多个触发器的 另 一 触发器的时脉输入端,其余的该多个触发器以上述方式串 联而成,每一该触发器的该第一输出端皆耦接至该多个逻辑门其中之一。本发明所述的显示器控制电路,该多个逻辑门为或门。 本发明所述的显示器控制电路,该多个触发器的该重置信号输入端分别耦接至该重置信号源,用以接收该重置信号。本发明所述的显示器控制电路,该多个控制信号产生器分别包含一逻辑阵列,用以决定该控制信号的占空比。本发明所述的显示器控制电路,该控制信号的该占空比用以决定该显示单元的亮度。本发明另提供一种时脉产生器,其是包含 一参考时脉源 用以输出 一参考时脉;多个触发器相互串联并耦接至该参考时 脉源,用以接收该参考时脉并对该参考时脉进行处理,其中每 一该触发器皆经由多个输出端输出一输出时脉信号;以及一逻 辑阵列,其中包含多个或门,该多个或门分别耦接至该多个触 发器,用以接收该多个触发器所输出的该输出时脉信号,该逻 辑阵列用以输出一时脉信号。本发明所述的时脉产生器,该多个触发器的数量可以决定 该时脉信号中两相邻脉冲的间隔。本发明所述的时脉产生器,该多个触发器分别具有 一 时脉 输入端、 一第一输出端、 一第二输出端以及一重置信号输入端, 该多个触发器其中之一耦接至该参考时脉源,用以接收该参考 时脉信号并透过该第一输出端与该第二输出端输出一第一输出 时脉信号,其中该第一输出端输出该第一输出时脉信号至该逻 辑阵列,该第二输出端输出该第一输出时脉信号至该多个触发 器的另 一 触发器的时脉输入端,其余的该多个触发器以上述方 式串联而成,每 一 该触发器的该第 一 输出端皆耦接至该逻辑阵 列。本发明所述的时脉产生器,更包含 一 重置信号源耦接至该 多个触发器,用以输出一重置信号。本发明所述的显示器控制电路及时脉产生器,可减少时脉 信号产生器的数量以降低成本,并且可缩小电路元件占用的空间,有效减小芯片的面积。


图l为本发明较佳实施例的应用于真空荧光显示器的显示 器控制电路。图2为本发明较佳实施例的时脉信号产生器结构图。
具体实施方式
请参阅图l,图l为本发明较佳实施例的应用于真空荧光显 示器的显示器控制电路,如图1所示,显示器控制电路l用以控 制真空荧光显示器的显示单元(未图示),包含数据产生电路U, 影像信号产生器12,控制信号产生器组13以及时脉信号产生器 14,其中控制信号产生器组13在此实施例中包含8个控制信号产 生器131 138,分别用以控制8组不同的显示单元。数据产生电路11耦接至影像信号产生器12,用以输出影像 数据lll,影像信号产生器12耦接至控制信号产生器组13中的每 一个控制信号产生器131 138,用以接收影像数据1U,经过处 理后,对应输出多个影像信号121 128至各控制信号产生器131 138,其中影像信号121输出至控制信号产生器131、影像信号 122输出至控制信号产生器132、影像信号123输出至控制信号产 生器133并以此类推。时脉信号产生器14耦接至控制信号产生器组13中的每 一 个 控制信号产生器131 138,用以输出 一时脉信号141至控制信号 产生器131 138,其中该时脉信号141为一时脉周期,即在特定 时间输出一脉冲。请参考图2,图2为本发明较佳实施例的时脉信号产生器结 构图,如图2所示,时脉信号产生器包含参考时脉源21、重置信号源22、触发器组23以及逻辑阵列24,在本实施例中,触发器 组23包含8个串联的触发器231 238,其中每一个触发器均包含 时脉输入端、第一输出端、第二输出端以及重置信号输入端。 参考时脉源21耦接至第 一 触发器2 31的时脉输入端,用以提供一 参考时脉信号211输入至第一触发器231,第一触发器231的第一 输出端耦接至逻辑阵列24的或门241,第二输出端耦接至第二触 发器232的时脉输入端,第 一触发器231接收参考时脉信号211 后经过处理,以第一输出端输出第一时脉信号2311至逻辑阵列 2 4的或门2 41,以第二输出端输出第 一 时脉信号2 311至第二触发 器232的时脉输入端;第二触发器232的第一输出端耦接至逻辑 阵列2 4的或门2 41,第二输出端耦接至第三触发器2 3 3的时脉输 入端,第二触发器232接收第一时脉信号2311后经过处理,以第 一输出端输出第二时脉信号2312至逻辑阵列24的或门241,以第 二输出端输出第二时脉信号2312至第三触发器233的时脉输入 端;第三触发器233的第一输出端耦接至逻辑阵列24的或门241, 第二输出端耦接至第四触发器234的时脉输入端,第三触发器 233接收第二时脉信号2312后经过处理,以第一输出端输出第三 时脉信号2313至逻辑阵列24的或门241,以第二输出端输出第三 时脉信号2313至第四触发器234的时脉输入端;第四触发器234 的第一输出端耦接至逻辑阵列24的或门241,第二输出端耦接至 第五触发器2 3 5的时脉输入端,第四触发器2 3 4接收第三时脉信 号2313后经过处理,以第一输出端输出第四时脉信号2314至逻 辑阵列24的或门241,以第二输出端输出第四时脉信号2314至第 五触发器235的时脉输入端;第五触发器235的第一输出端耦接 至逻辑阵列2 4的或门24 2,第二输出端耦接至第六触发器2 3 6的 时脉输入端,第五触发器235接收第四时脉信号2314后经过处 理,以第 一输出端输出第五时脉信号2315至逻辑阵列24的或门242,以第二输出端输出第五时脉信号2 315至第六触发器2 3 6的 时脉输入端;第六触发器2 3 6的第 一 输出端耦接至逻辑阵列2 4 的或门242,笫二输出端耦接至第七触发器237的时脉输入端, 第六触发器236接收第五时脉信号2315后经过处理,以第一输出 端输出第六时脉信号2316至逻辑阵列24的或门242,以第二输出 端输出第六时脉信号2 316至第七触发器2 3 7的时脉输入端;第七 触发器237的第一输出端耦接至逻辑阵列24的或门242,第二输 出端耦接至第八触发器238的时脉输入端,第七触发器237接收 第六时脉信号2316后经过处理,以第一输出端输出第七时脉信 号2317至逻辑阵列24的或门242,以第二输出端输出第七时脉信 号2317至第八触发器238的时脉输入端;第八触发器238的第一 输出端耦接至逻辑阵列24的或门242,第八触发器238接收第七 时脉信号2 317后经过处理,以第 一 输出端输出第八时脉信号 2318至逻辑阵列24的或门242。重置信号源22用以提供一 重置信 号221分别输入至触发器231 238,用以重置经过触发器231 238处理的参考时脉信号211归零。如上所述,本发明较佳实施例的时脉信号产生器14包含8 个触发器231 238,因此可将参考时脉源21所输出的参考时脉 信号211进行8次处理,经由逻辑阵列24的作用后,可以产生2 的8次方,即256个时钟(clock)输出一个脉冲的时脉信号141, 用以分别输入至影像信号产生器131 138。请再参考图1,时脉信号产生器14输入时脉信号141至影像 信号产生器131 138后,由影像信号产生器131 138分别对所 输入的时脉信号141进行处理,由于影像信号产生器131 138 分别具有不同的逻辑阵列,用以输出不同的控制信号,因此不 同影像信号产生器131 138所输出的控制信号具有不同的占空 比(Duty Cycle),利用每个影像信号产生器131 138输出控制信号的占空比来决定显示单元(未图示)被点亮的时间间隔,使显 示单元在视觉上造成不同的亮度。如前所述,由于显示器控制电路仅需要使用 一个时脉信号 产生器,便可以输出具有不同占空比的控制信号,分别控制不 同的显示单元显示不同的亮度,不但可以减少时脉信号产生器 的数量以降低成本,并且可以缩小电路元件占用的空间,有效 减小芯片的面积。以上所述仅为本发明较佳实施例,然其并非用以限定本发 明的范围,任何熟悉本项技术的人员,在不脱离本发明的精神 和范围内,可在此基础上做进一步的改进和变化,因此本发明 的保护范围当以本申请的权利要求书所界定的范围为准。附图中符号的简单说明如下1:显示器控制电路11:数据产生电路12:影像信号产生器13:控制信号产生器组14:时脉信号产生器131—138:控制信号产生器111:影像数据121 — 128:影像信号141:时脉信号21:参考时脉源22:重置信号源23:触发器组231 — 238:触发器24:逻辑阵列241、 242:或门211:参考时脉信号 2311 — 2318:时脉信号 221:重置信号
权利要求
1. 一种显示器控制电路,应用于真空荧光显示器,用以控制多个显示单元,其特征在于,包含一影像信号产生器,用以产生多个影像信号;一时脉信号产生器,用以产生一时脉信号,该时脉信号产生器包含多个触发器相互串联,以及多个逻辑门;及多个控制信号产生器,分别用以根据所接收的该影像信号以及该时脉信号,输出一控制信号;其中该多个控制信号产生器输出的多个该控制信号,分别具有不同的占空比。
2. 根据权利要求l所述的显示器控制电路,其特征在于, 该时脉信号产生器更包含 一 参考时脉源用以提供 一 参考时脉信 号,以及一重置信号源用以提供一重置信号。
3. 根据权利要求2所述的显示器控制电路,其特征在于, 该多个触发器分别具有一时脉输入端、 一第一输出端、 一第二 输出端以及一重置信号输入端,该多个触发器其中之一耦接至 该参考时脉源,用以接收该参考时脉信号并透过该第一输出端 与该第二输出端输出 一 第 一 时脉信号,其中该第 一 输出端输出该第 一 时脉信号至该多个逻辑门,该第二输出端输出该第 一 时 脉信号至该多个触发器的另 一 触发器的时脉输入端,其余的该 多个触发器以上述方式串联而成,每一该触发器的该第一输出 端皆耦接至该多个逻辑门其中之一 。
4. 根据权利要求3所述的显示器控制电路,其特征在于, 该多个逻辑门为或门。
5. 根据权利要求3所述的显示器控制电路,其特征在于, 该多个触发器的该重置信号输入端分别耦接至该重置信号源, 用以接收该重置信号。
6. 根据权利要求l所述的显示器控制电路,其特征在于,该多个控制信号产生器分别包含一逻辑阵列,用以决定该控制 信号的占空比。
7. 根据权利要求6所述的显示器控制电路,其特征在于, 该控制信号的该占空比用以决定该显示单元的亮度。
8. —种时脉产生器,其特征在于,包含 一参考时脉源用以输出一参考时脉;多个触发器相互串联并耦接至该参考时脉源,用以接收该 参考时脉并对该参考时脉进行处理,其中每 一 该触发器皆经由 多个输出端输出一输出时脉信号;以及一逻辑阵列,其中包含多个或门,该多个或门分别耦接至 该多个触发器,用以接收该多个触发器所输出的该输出时脉信 号,该逻辑阵列用以输出一时脉信号。
9. 根据权利要求8所述的时脉产生器,其特征在于,该多 个触发器的数量决定该时脉信号中两相邻脉冲的间隔。
10. 根据权利要求8所述的时脉产生器,其特征在于,该多 个触发器分别具有一时脉输入端、 一第一输出端、 一第二输出 端以及一重置信号输入端,该多个触发器其中之一耦接至该参 考时脉源,用以接收该参考时脉信号并透过该第一输出端与该 第二输出端输出一第一输出时脉信号,其中该第 一输出端输出该第一输出时脉信号至该逻辑阵列,该第二输出端输出该第一 输出时脉信号至该多个触发器的另 一触发器的时脉输入端,其 余的该多个触发器以上述方式串联而成,每一该触发器的该第 一输出端皆耦接至该逻辑阵列。
11. 根据权利要求8所述的时脉产生器,其特征在于,更包 含一 重置信号源耦接至该多个触发器,用以输出 一 重置信号。
全文摘要
本发明是关于一种显示器控制电路及时脉产生器,应用于真空荧光显示器,用以控制多个显示单元,其包含一影像信号产生器,用以产生多个影像信号;一时脉信号产生器,用以产生一时脉信号,该时脉信号产生器包含多个触发器相互串联,以及多个逻辑门;及多个控制信号产生器,分别用以根据所接收的该影像信号以及该时脉信号,输出一控制信号;其中该多个控制信号产生器输出的该控制信号,分别具有不同的占空比。本发明所述的显示器控制电路及时脉产生器,可减少时脉信号产生器的数量以降低成本,并且可缩小电路元件占用的空间,有效减小芯片的面积。
文档编号G09G3/22GK101281717SQ20071009111
公开日2008年10月8日 申请日期2007年4月4日 优先权日2007年4月4日
发明者周彦云 申请人:普诚科技股份有限公司
网友询问留言 已有0条留言
  • 还没有人留言评论。精彩留言会获得点赞!
1